E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
RTL
数字IC入门基础(汇总篇)
与异步通信跨时钟域的主要问题芯片工艺节点的含义哈佛结构与冯诺依曼结构数字逻辑定理跨时钟域分析数字IC设计流程集成电路(IC)设计完整流程详解及各个阶段工具简介1.确定项目需求设计芯片的spec2.系统级设计使用系统建模语言进行描述,划分模块功能3.前端设计1)
RTL
IC学习者
·
2024-01-03 23:04
数字IC
数字IC
使用
RTL
SDR 和VirtualRadar看飞机的问题解决记录
然后在VirtualRadar增加接收器的位置,2、连接接收器失败主要是端口问题,设置为
RTL
-1090快捷方式中设置的相同即可,默认应该是30003,如果设置这个应该不用改的。
zd200572
·
2024-01-01 19:23
IT
数字集成系统设计——逻辑综合
目录一、概述1.1综合的分类1.2逻辑综合的基本架构1.3逻辑综合的内部流程1.3.1
RTL
代码转译(Translation)1.3.2逻辑级优化(Optimization)1.3.3工艺映射(Mapping
apple_ttt
·
2024-01-01 13:53
数字集成系统设计
fpga
RTL
fpga开发
数字集成系统设计
逻辑综合
RTlinux3.2+linux2.4.23编程:insmod报错Couldn‘t find the kernel version the module was compiled for Linux
编写test.c文件内容#incluedepthread_tthread;void*start_routine(void*arg){
rtl
_printf("hello,world\n");return0
鱼月半
·
2023-12-30 23:58
linux
linux
rtlinux
C语言
学习springboot2的第3天(2021-12-02)08-底层注解-@Configuration详解
先准备好两个javabean:根据前面讲的:因为启动类:com.
rtl
.boot.MainApplication在这里所以其他组件应该在com.
rtl
.boot包下面或者子包下面。
有上进心的阿龙
·
2023-12-30 07:15
springboot2
springboot2
【SV的激励时序与接口_2023.12.26】
竞争有先有后产生毛刺解决方法:仿真时,一般采用加#0延时,多个#0无法判定→非阻塞赋值层次化事件队列仿真器对一个timeslot内语句的执行是按照一定的时间顺序执行的,sv对其进行了更丰富的区域划分sv中,为了区分验证和
RTL
iKUNqa
·
2023-12-28 14:57
IC验证
linux
IC验证
【验证概括 & SV的数据类型_2023.12.18】
前仿真,验证功能GLS-Gate(LevelSimulation):后仿真,验证功能和时序验证功能点产生激励分析DUT/DUV(designundertest/verification)(就是设计代码
RTL
iKUNqa
·
2023-12-28 14:53
IC验证
IC验证
linux
FPGA 低延时 TCP UDP IP协议栈兼容1G 10G 25G MAC
●完整的
RTL
层1、2、3和4,包括专有的
FPGA_Linuxer
·
2023-12-27 22:44
100G
tcp/ip
udp
网络协议
PHY芯片
RTL
8201F的基本原理及单片机应用
PHY芯片
RTL
8201F是一种常用的以太网物理层收发器(PHY)芯片,广泛应用于网络设备、嵌入式系统和单片机应用中。本文将介绍
RTL
8201F芯片的基本概念,以及如何在单片机中应用它。
UoEmacs_Lisp
·
2023-12-27 11:12
单片机
嵌入式硬件
基于Quartus Prime平台从新建工程开始以verilog HDL File保存为顶层文件并采用例化模块的设计方法,
RTL
Viewer、Sgnal Tap Logic Analyzer的使用
一、顶层文件的建立会建工程的读者可以跳过子目录新建工程新建工程注意存储地址以及文件名不能出现中文(电脑用户名是中文且喜欢把文件放在桌面的可以注意一下这个地方)然后一直next,直到:也可以点击Finish把新建文件保存为顶层文件在弹出的:另存为窗口中,默认给出的名字,点击保存顶层文件编写例化模块代码的基础语法二、RTLViewer的使用可以通过RTLViewer查看模块间的连接情况以及各个端口的数
致力于研究如何把螺丝拧紧问题的资深专家
·
2023-12-26 23:02
fpga开发
MW150UH驱动程序Linux,Ubuntu驱动Mecury MW150UH无线网卡总结
方法一:(1)无线网卡无法识别,使用lsusb命令查看系统中的USB设备8179RealtekSemiconductorCorpRealtek8179芯片对应的是
rtl
8188eu驱动(2)Realtek
星空之下 永远有路
·
2023-12-26 10:33
揭秘88E1518以太网芯片:比
RTL
8211更麻烦,配置多一步”
本文通过讲解88e1518以太网芯片,该芯片会比
RTL
8211之类的麻烦那么一点,具体体现在内部寄存器的配置,会多一个步骤。
电路_fpga
·
2023-12-24 17:56
fpga开发
单片机
嵌入式硬件
Vivado程序设计-仿真流程
目录一、基本流程二、新建工程三、文件输入3.1、文件创建3.2、端口设定补充3.3、
RTL
程序输入3.4、XDC约束文件建立3.5、快捷定义四、仿真4.1、文件创建4.2、激励文件编写4.3、开始仿真五
Bonjour读作本鸡噢~鲁
·
2023-12-23 23:53
FPGA-Vivado学习
fpga开发
关于时钟模块完备性验证方法第三章
二、使用步骤1.自动化check代码代码如下:2.代码解析总结前言之所以要进行时钟占空比检查,因为中后端对时钟建模的时候会要求时钟的最小脉冲宽度,当我们
RTL
产生时钟的时候,大部分情况会按照要求进行建模
love混世_魔王
·
2023-12-23 07:47
fpga开发
人工智能
开发语言
青少年编程
嵌入式硬件
单片机
RTL
8153B ,瑞昱千兆网卡芯片 ,扩展坞HUB千兆网口芯片。
凭借最先进的DSP技术和混合模式信号技术,
RTL
8153B-VB提供在CAT5UTP电缆或CAT3UTP(仅10Mbps)电缆上的高速传输。交叉检测、自动校
禾川兴科技
·
2023-12-23 07:32
RTL8153B网卡芯片
Linux arm 4.19.65 usb wifi(
rtl
8821cu) 适配工作
Linuxarm4.19.65usbwifi(
rtl
8821cu)适配工作_armlinuxkernelwifi-CSDN博客
嵌入式小白can
·
2023-12-22 11:10
linux
arm开发
运维
【RealTek sdk-3.4.14b】
RTL
8197FH-VG+
RTL
8812F WiFi Aliance WPA3R3 10359认证Fail问题分析及解决方案
问题描述WiFiAliance认证WPA310359项的时候出现Fail,认证结果如下MeasurementsNameDescriptionValueValidationResultH2E_ENABLEAPUTadvertisementofhash-to-elementsupportfalseFAILSAE_H2ESAEhash-to-elementusedforPWEderivationfals
wellnw
·
2023-12-22 08:38
WiFi
Driver
WiFi
【RealTek sdk-3.4.14b】
RTL
8197FH-VG+
RTL
8812F WiFi Aliance WPA3R3 10600、10601和10602认证Fail问题分析及解决方案
问题描述WiFiAliance认证WPA310600、10601和10602项的时候出现Fail10600认证结果MeasurementsNameDescriptionValueValidationResultBEACON_RSN_CAPS_MATCHIfthevaluesofRSNCapabilitiesintheBeaconframematchwiththevendordeclarationt
wellnw
·
2023-12-22 08:38
WiFi
Driver
RealTek
3.4.14b
sdk
RealTek
sdk
WiFi
【RealTek sdk-3.4.14b】
RTL
8197FH-VG+
RTL
8812F WiFi Aliance WPA3R3 10344认证Fail问题分析及解决方案
问题描述WiFiAliance认证WPA310344项的时候出现Fail,认证结果如下10344认证结果如下:MeasurementsNameDescriptionValueValidationResultSAE_AUTHSAEauthenticationexchangeduringconnectiontruePASSTRANSITION_DISABLE_KDE_B0TransitionDisab
wellnw
·
2023-12-22 08:07
WiFi
Driver
RealTek
3.4.14b
sdk
RealTek
sdk
WiFi
[Realtek sdk-3.4.14b]
RTL
8197FH-VG+
RTL
8812F WiFi使用功率限制功能使用说明
sdk说明**Gateway/APfirmwarev3.4.14b–Aug26,2019**WirelessLANdriverchangesas:RefineWiFiStabilityandPerformanceAdd8812FMU-MIMOAdd97G/8812Fmultiplemac-cloneAdd97G2T3RantennadiversityFix97G/8812F/8814B
wellnw
·
2023-12-22 08:00
WiFi
Driver
WiFi
爱芯派pro通过无线网卡
rtl
8188eu连接热点
爱芯派pro通过无线网卡
rtl
8188eu连接热点爱芯派pro目前的底板的pcie的复位有问题,所以pcie接口无法挂载上去,所以自己购买的
rtl
8822网卡也用不了,然后想起来自己还有正点原子的
rtl
8188eu
冰糖小新新
·
2023-12-21 21:16
软件使用
网络
exsi 6.5 添加
RTL
8111/8168/8411 网卡驱动重新打包
参考安装esxi时候的NoNetworkAdapters报错解决办法-CSDN博客lspci查看网卡型号
RTL
8111/8168/8411PCIExpress驱动下载地址ListofcurrentlyavailableESXipackages-V-FrontVIBSDepotWiki
linux实践操作记录
·
2023-12-21 21:55
linux
网络
运维
【自用】Ubuntu20.4从输入法到ddr200t运行HelloWorld
安装四、编译蜂鸟E203自测样例1.环境准备2.下载e203_hbirdv2工程文件3.尝试编译自测案例1.安装RISC-VGNU工具链2.编译测试样例4.用vivado为FPGA生成mcs文件1.准备
RTL
2
庚_
·
2023-12-21 03:01
linux
蜂鸟E203
Vivado
什么是屏幕坐标,什么是工作区坐标
在从右向左(
RTL
)的应用程序中,右上角为原点。
阿达King哥
·
2023-12-20 17:02
.NET技术
Windows
工作
vivado 创建合成约束
创建合成约束VivadoSynthesis将您设计的
RTL
描述转换为技术映射网表。这个过程分几个步骤进行,包括一些定时驱动优化。AMDFPGA包括许多可以以多种不同方式使用的逻辑功能。
cckkppll
·
2023-12-20 14:26
fpga开发
「Verilog学习笔记」根据
RTL
图编写Verilog程序
专栏前言本专栏的内容主要是记录本人学习Verilog过程中的一些知识点,刷题网站用的是牛客网观察题目给出的
RTL
图,主要的器件是两个D触发器,一个与门。D触发器含有异步复位信号,且为低电平有效。
KS〔学IC版〕
·
2023-12-20 12:36
Verilog学习笔记
学习
笔记
Verilog
vue element-ui 封装drawer 抽屉组件
task:{type:Object,default:()=>{}},drawer:{type:Boolean,default:false},direction:{type:String,default:'
rtl
前端cv大师
·
2023-12-20 09:22
vue.js
Eelement ui Drawer抽屉插入vue-element-admin子组件页面
脚本:data(){return{//抽屉属性drawerTitle:"标题",drawer:false,//false:不显示;true:显示direction:"
rtl
",//从右到左drawerSize
你好,甫岩
·
2023-12-20 09:51
vue.js
ui
elementui
【UVM】ral_model 前门访问和后门访问
参考资料:(1)uvm中直接操作
RTL
信号|骏的世界(lujun.org.cn)(2)记录一下关于uvm后门(uvm_hdl_read)使用时遇见的问题。
Bug_Killer_Master
·
2023-12-20 01:44
uvm
uvm
ral_model
ug871 Lab5
实验平台VitisHLS2021.2Windows10实验内容如何将顶级函数接口上的数组参数实现为许多不同类型的
RTL
端口。
伏羲天源
·
2023-12-19 03:21
fpga
ug871 Lab1
实验平台VitisHLS2021.2Windows10实验内容本实验展示了如何创建高级综合项目、验证C代码、将设计综合到
RTL
以及验证
RTL
。
伏羲天源
·
2023-12-19 03:51
#
FPGA
fpga
[RK-Linux] 移植Linux-5.10到RK3399(六)| 检查GMAC(
RTL
8211F)配置使能千兆以太网
ROC-RK3399-PCPro使用
RTL
8211FPHY芯片作为以太网收发器。
RTL
8211F是一种高性能的千兆以太网物理层收发器(PHY),广泛用于台式机、笔记本电脑、网络交换机等设备中。
嵌入式逍遥
·
2023-12-18 15:13
嵌入式Linux调试
linux
网络
运维
rk3399
mac
rtl8211f
gmac
紫光FPGA学习之常见报错
紫光pangodesignsuite报错:一、4005:[D:/**/
rtl
/burstORsingle.v(linenumber:47)]Logicforddr_head_addr_rrdoesnotmatchastandardflip-flop
@晓凡
·
2023-12-18 08:49
FPGA学习之路
fpga开发
学习
Verilog语法之函数function的讲解
可以用function与task,将重复性的行为级设计(就是
rtl
描述)进行提取,并在多个地方调用,来避免重复代码的多次编写,可使代码更加的简洁易懂。
核桃_warrior
·
2023-12-16 23:53
fpga开发
flutter绝对定位
Stack(textDirection:TextDirection.
rtl
,fit:StackFit.loose,alignment:Alignment.bottomLeft,clipBehavior:
初遇你时动了情
·
2023-12-16 06:32
flutter
flutter
如何分配FPGA管脚
一般较好的方法是在综合过程中通过时序的一些约束让对应的工具自动分配,但是从研发的时间段上来考虑这种方法往往是不可取的,
RTL
验证与验证板设计必须是同步进行的,在验证代码出来时验证的单板也必须设计完毕,也就是管脚的分配也必须在设计代码出来之前完成
程老师讲FPGA
·
2023-12-16 05:55
fpga开发
特权FPGA学习笔记
C/C++/systemC-----vivadoHLS------------->
RTL
门电路,省去了HDL语言的中间转换,可以看作是C向C#的演进,基于zynq面向以前使用C的开发人员,但是个人觉得,
chinxue2008
·
2023-12-15 11:25
fpga开发
学习
笔记
平头哥玄铁 E906 编译与使用
1、E906概述与玄铁E902一样,E906核的
RTL
代码也是开源的,开源仓库地址:https://github.com/T-head-Semi/opene906玄铁E906是一款完全可综合的中端MCU
杭州_燕十三
·
2023-12-15 01:30
risc-v
TailwindCSS 如何处理
RTL
布局模式
其中对于阿拉伯语、波斯语等语言的阅读书写习惯是从右向左的,在前端有一个专有名字
RTL
模式,即Right-to-Left。
乐闻x
·
2023-12-14 23:21
TailwindCSS
通关指南
前端
css3
css
TailwindCSS
平头哥玄铁 E902 编译与使用
E902核的
RTL
代码是开源的,开源版本仓库:h
杭州_燕十三
·
2023-12-14 22:03
risc-v
超大规模集成电路设计----FPGA时序模型及FSM的设计(八)
绝大部分资料来自中国科学院段成华教授PPT超大规模集成电路设计----
RTL
级设计之FSM(八)7.1CPLD的时序模型7.1.1XPLA3时序模型7.1.2具体时序组成(重点)1.PadtoPad(tPD
MinJohnson
·
2023-12-14 12:59
FPGA/Verilog
数字集成电路
fpga开发
verilog语法tips
1.if...else与caseif..else与case语句的作用都是选择,不同的是综合后的
RTL
视图下,我们可以看到if...else趋向于具有优先级的结构,而case则是并行结构,但是在TechnologyMapViewer
我喜欢唱跳rap打篮球
·
2023-12-06 15:35
练习十二:利用SRAM设计一个FIFO
FIFO1,任务目的2,设计要求3,FIFO接口的设计思路4,FIFO接口的测试,top.v5,FIFO接口的参考设计,fifo_interface.v6,SRAM模型,sram.v代码7,vivado生成的
RTL
向兴
·
2023-12-04 20:31
Verilog数字系统设计教程
fpga开发
芯片设计
练习十一:简单卷积器的设计
,卷积器的设计,
RTL
:con1.v4,前仿真和后仿真,测试信号:test_con1.v5,A/D转换器的VerilogHDL模型所需要的技术参数,
RTL
代码adc.v5.1问题:这个文件没找到,待解决中
向兴
·
2023-12-04 20:59
Verilog数字系统设计教程
fpga开发
芯片设计
Delphi语言怎样对自己定义类进行持久化保存及恢复 (性能远比json/xml高)
Delphi的
RTL
自身就带有一套非常好的资源持久化保存(IDE设计窗口时,保存为DFM格式及编译到EXE里面的资源文件)及恢复机制(EXE启动时对窗口资源的载入),那么应不是必需再额外用xml/json
qq_33577118
·
2023-12-04 20:20
json
xml
delphi
ONLYOFFICE 协作空间 2.0 现已发布:新增公共房间、插件、重新分配数据、
RTL
界面等功能
更新后的ONLYOFFICE协作空间新增诸多实用功能,全平台实现多项优化功能。请继续阅读,了解所有更新。ONLYOFFICE协作空间是什么ONLYOFFICE协作空间是一款开源效率平台,让您与同事、团队成员、客户、合作伙伴、承包商、赞助商和其他第三方更有效地协作处理办公文档。该平台提供了一个基于房间的环境,可根据您的需求或项目目标组织文件管理结构。灵活的访问权限和用户角色让您对整个空间或单独房间的
ONLYOFFICE
·
2023-12-04 20:08
onlyoffice
开源
编辑器
协作空间
软件更新
FPGA学习笔记【封装自定义IP核】
封装带AXI接口的自定义IP核为了更方便地使用外部接口驱动或进行系统级的设计时,可以考虑将
RTL
设计打包制作成自定义的IP核,Vivado会自动生成相关的IP核接口;或者为了在ZYNQ中使用AXI总线将硬核与
内 鬼
·
2023-12-04 19:19
FPGA
嵌入式
fpga
Xilinx
Vivado
Xubuntu16.04系统中使用
RTL
8822CE8821无线网卡
目录1.确认无线网卡是否安装正确2.安装
RTL
8822CE的驱动1.确认无线网卡是否安装正确无线网卡型号:
RTL
8822CE支持802.11a/b/g/n/ac查看硬件是否识别到了无线网卡lspci如果看到如下的关键词
boss-dog
·
2023-12-04 08:36
Xubuntu
Linux
RTL8822CE
驱动
Open TSN 3.2之TSNSwitch3.2内部TSS模块 FPGA代码笔记(一)
内部组成框图和代码
RTL
视图如下1.网络输入处理之NRX(NetworkRX,
汤圆好吃
·
2023-12-04 00:51
Open
tsn
时间敏感网络
Open
tsn3.2
笔记
fpga
网络
网络协议
Modelsim仿真操作指导
目录一、前言二、仿真分类三、
RTL
级仿真3.1创建库3.2仿真配置设置3.3运行仿真四、常见问题4.1#Errorloadingdesign4.2运行仿真时报错“can'tread"Startup(-L
知识充实人生
·
2023-12-02 07:50
modelsim
fpga开发
verilog
modelsim仿真
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他