E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Xilinx原语
进程管理笔记
程序的顺序执行1.2程序的并发执行1.3关于并发执行条件的理论探讨2进程的定义和描述2.1进程process的定义2.2进程的描述2.3进程与程序的关系2.4进程的特征2.5进程的状态转换2.6进程的控制***
原语
及分类进程的创建进程退出进程阻塞进程唤醒
Nemophilist
·
2023-11-07 21:09
操作系统
操作系统
操作系统期末题库
(单选题)有关
原语
的说法中,是正确的。A.
原语
是不可中断执行的用户过程B.
原语
是不可中断执行的操作系统过程C.
原语
是可中断执行的用户过程D.
原语
是可中断执行的操作系统过程我的答案:B正确答案:B
Crescent_P
·
2023-11-07 21:39
笔记
操作系统
苏州科技大学
该进程创建了多少个子进程,该语句执行结束后,该进程有多少个子孙进程
一个进程执行下列语句:for(i=0;i0;i--)fork();该语句的循环体执行的次数与
原语
句是一样的。
lhw---9999
·
2023-11-07 15:09
操作系统
操作系统
Redis能干啥?细看11种Web应用场景
一些Redis
原语
命令比如LPUSH、LTRIM和LREM等等能够用来帮助开发者完成需要的任务——这
小小哭包
·
2023-11-07 11:56
中间件
数据库
redis
数据库
缓存
Xilinx
Vivado IP许可申请
License许可申请地址1、注册登录账号;2、找到自己需要的IP核;3、生成License4、下载License
代码匠
·
2023-11-07 11:43
FPGA
Vivado
FPGA
【TES745D】青翼自研基于复旦微的FMQL45T900全国产化ARM核心模块(100%国产化)
该核心板将复旦微的FMQL45T900(与
XILINX
的XC7Z045-2FFG900I兼容)的最小系统集成在了一个87*117mm的核心板上,可以作为一个核心模块,进行功能性扩展,能够快速的搭建起一个信号平台
北京青翼科技
·
2023-11-07 07:48
fpga开发
图像处理
信号处理
arm开发
嵌入式实时数据库
智能硬件
Spark Streaming知识点总结
数据输入后可以用Spark的高度抽象
原语
如:map、reduce、join、window等进行运算。而结果也能保存在很多地方,如HDFS,数
「miraitowa」
·
2023-11-07 05:41
Spark
大数据
spark
xilinx
primitives(
原语
)
Xilinx
的
原语
分为10类,包括:计算组件,IO端口组件,寄存器/锁存器,时钟组件,处理器组件,移位寄存器,配置和检测组件,RAM/ROM组件,Slice/CLB组件,G-tranceiver。
意大利的E
·
2023-11-07 03:28
fpga开发
onedrive指定文件夹备份
命令C:\WINDOWS\system32>mklink/d“C:\Users\john\OneDrive\DOC”“D:\
xilinx
\DOC”为C:\Users\john\OneDrive\DOC>
人工智能和FPGA AI技术
·
2023-11-06 19:38
windows
onedrive
异构融合计算技术白皮书(2023年)研读1
1灵活性:GPU>FPGA>DSA>ASIC(1)GPU:CUDA编程模型(英伟达),(OpenCL编程模型
Xilinx
intel)这点叫平台支持(2)FPGA:基于FPGA的并行运算(csdn一个文章
danxutj
·
2023-11-06 16:10
FPGA
异构计算
fpga开发
AMD低时延电子交易加速卡调研
0概述最近看到AMD(
xilinx
)AlveoUL3524加速卡的介绍,它是2023年9月底刚推出的面向超低时延电子交易应用设计的新款金融科技(fintech)加速卡,看介绍是为自营交易所、做市商、对冲基金
danxutj
·
2023-11-06 16:04
FPGA
异构计算
fpga开发
go-sync-mutex
锁是一种并发编程中的同步
原语
(SynchronizationPrimitives),它能保证多个Goroutine在访问同一片内存时不会出现竞争条件(Racecondition)等问题。
我是你的小阿磊
·
2023-11-06 12:44
golang
java
数据库
操作系统(一):进程状态与进程调度
下面这篇文章主要介绍的是进程状态和调度,重点是几种调度算法的理解和掌握,希望对正在学习的小伙伴有帮助~~~文章目录前言一、进程基础1.1基本概念1.2进程与线程之间的关系二、进程控制2.1
原语
2.2进程状态
荔枝当大佬
·
2023-11-06 10:31
操作系统
操作系统
进程调度
进程控制
Zynq简介——FPGA学习笔记<7>
目录一.
xilinx
ZynqUltraScale+MPSoC1.MPSoC简介2.FPGA简介3.MPSoCPL简介(1)可编程输入/输出单元(2)基本可编程逻辑单元(3)嵌入式块RAM(4)丰富的布线资源
switch_swq
·
2023-11-06 04:43
FPGA
学习笔记
fpga开发
学习
笔记
Go语言设计与实现 -- singleflight
在使用它之前我们需要导包:gogetgolang.org/x/sync/singleflightgolang/sync/singleflight.Group是Go语言扩展包中提供了另一种同步
原语
,它能够在一个服务中抑制对下游的多次重复请求
胡桃姓胡,蝴蝶也姓胡
·
2023-11-06 01:16
Go设计与实现
golang
redis
开发语言
【FPGA】
XILINX
DDR3的MIG IP核的配置
XILINX
DDR3的MIGIP核的配置1.MIG的IP核引脚说明app_addr:地址线app_cmd:指令线(读写指令)app_en:MIG使能信号app_rdy:MIG能接受指令的指示信号app_hi_pri
原地打转的瑞哥
·
2023-11-05 20:23
fpga开发
Xilinx
DDR3 —— MIG IP核的配置(APP接口)
1.打开IPCatalog然后搜索mig,如下图所示:2.如下图所示,首先是确认工程的信息,主要是芯片信息和编译环境的信息,如果没什么问题,直接点击“Next”。3.如下图所示,选择“CreateDesign”,在“ComponentName”一栏设置该IP元件的名称,这里取默认软件的名称,再往下选择控制器数量,默认为“1”即可。当设为2时就代表驱动两个DDR。最后关于AXI4接口,因为本工程不去
XPii
·
2023-11-05 20:52
vivado
Verilog
fpga开发
verilog
Xilinx
的DDR4 IP
这几天在做
xilinx
的DDR4IP的faga实现,记录一下。
亮锅锅来啦
·
2023-11-05 20:22
Verilog
Xlinx
fpga开发
verilog
Xilinx
VIVADO 中 DDR3(AXI4)的使用(1)创建 IP 核
MIG(MemoryInterfaceGenerators)IP核是
Xilinx
公司针对DDR存储器开发的IP,里面集成存储器控制模块,实现DDR读写操作的控制流程。在默认情
chylinne
·
2023-11-05 20:22
fpga开发
使用VIVADO中的MIG控制DDR3(AXI接口)四——MIG配置及DDR3读写测试
因为DDR3的时序比较复杂,所以我们一般都会使用
Xilinx
官方提供的MIGIP核来控制DDR3,上一节简介了比较常用的Native接口的MIGIP核,而我么进这次实验是基于AXIIP核来对DDR3进行读写测试的
小靴子是社牛
·
2023-11-05 20:20
MIG
DDR3
AXI
fpga开发
网络协议
xilinx
fpga ddr mig axi
硬件参考:https://zhuanlan.zhihu.com/p/97491454https://blog.csdn.net/qq_22222449/article/details/106492469https://zhuanlan.zhihu.com/p/26327347https://zhuanlan.zhihu.com/p/582524766包括野火、正点原子的资料一片内存是1Gbit12
xiaguangbo
·
2023-11-05 19:40
fpga
fpga开发
基于上海复旦微电子FMQL20S400的全国产化核心模块
该款核心板的主芯片兼容
XILINX
的ZYNQ7010或ZYNQ7020系列FPGA。核心板上布了DDR3SDRAM、EMMC、SPI
测试专家
·
2023-11-05 13:30
国产化
fpga开发
Go 语言精进之路——Go 中常见并发模式总结
文章目录前言创建模式退出模式分离模式join模式notify-and-wait模式退出模式的应用管道模式扇出与扇入模式超时与取消模式前言在语言层面,Go针对CSP模型提供了三种并发
原语
。
一切如来心秘密
·
2023-11-05 13:23
Go
golang
go
并发模式
加速计算卡设计方案:389-基于KU5P的双路100G光纤网络加速计算卡
基于KU5P的双路100G光纤网络加速计算卡一、板卡概述基于
Xilinx
UltraScale+16nmKU5P芯片方案基础上研发的一款双口100GFPGA光纤以太网PCI-Expressv3.0x8智能加速计算卡
hexiaoyan827
·
2023-11-04 20:53
stm32
嵌入式硬件
加速计算卡
KU5P芯片
智能加速计算卡
软件无线电处理平台解决方案:330-基于FMC接口的Kintex-7 XC7K325T PCIeX4 3U PXIe接口卡
基于FMC接口的Kintex-7XC7K325TPCIeX43UPXIe接口卡一、板卡概述本板卡基于
Xilinx
公司的FPGAXC7K325T-2FFG900芯片,pin_to_pin兼容FPGAXC7K410T
hexiaoyan827
·
2023-11-04 20:53
fpga开发
软件无线电处理平台
图形图像硬件加速器
Net
FPGA
3U
PXIe接口卡
光纤加速卡设计方案:410-基于XCVU9P+ C6678的100G光纤的加速卡
基于XCVU9P+C6678的100G光纤的加速卡一、板卡概述二、技术指标•板卡为自定义结构,板卡大小332mmx260mm;•FPGA采用
Xilinx
VirtexUltralSCALE+系列芯片XCVU9P
hexiaoyan827
·
2023-11-04 20:23
fpga开发
光纤的加速卡
高速数据采集
无线通信
XCVU9P板卡
6U CPCI平台学习资料第116篇:基于5VLX110T FPGA FMC接口功能验证6U CPCI平台
基于5VLX110TFPGAFMC接口功能验证6UCPCI平台一、板卡概述本板卡是
Xilinx
公司芯片V5系列芯片设计信号处理板卡。
hexiaoyan827
·
2023-11-04 20:22
2020
6U
CPCI平台
数据采集和存储
数据显示和回放
图像数据处理和采集
接口功能验证
K7 XC7K325T板卡学习资料: KC705E 增强版 基于FMC接口的 Kintex-7 XC7K325T PCIeX8 接口卡136
KC705E增强版基于FMC接口的Kintex-7XC7K325TPCIeX8接口卡一、板卡概述本板卡基于
Xilinx
公司的FPGAXC7K325T-2FFG900芯片,pin_to_pin兼容FPGAXC7K410T
hexiaoyan827
·
2023-11-04 20:22
2020
Kintex-7
XC7K325T
Kintex-7
板卡
XC7K325T板卡
KC705E板卡
C6678信号处理板资料保存:基于
Xilinx
Virtex-6 XC6VLX240T 和TI DSP TMS320C6678的信号处理板204
基于
Xilinx
Virtex-6XC6VLX240T和TIDSPTMS320C6678的信号处理板1、板卡概述板卡由我公司自主研发,基于VPX架构,主体芯片为两片TIDSPTMS320C6678,两片Virtex
hexiaoyan827
·
2023-11-04 20:22
2020
C6678信号处理板
XC6VLX240T板卡
DSP
TMS320C6678
软件无线电通用处理卡
C6748子卡模块
202- K7 +C6678学习资料:基于TI DSP TMS320C6678、
Xilinx
K7 FPGA XC7K325T的高速数据处理核心板
基于TIDSPTMS320C6678、
Xilinx
K7FPGAXC7K325T的高速数据处理核心板一、板卡概述该DSP+FPGA高速信号采集处理板由我公司自主研发,包含一片TIDSPTMS320C6678
hexiaoyan827
·
2023-11-04 20:51
2020
TMS320C6678板卡
TMS320C6678
C6678板卡
C6678
高速图像采集卡
基于C6657+ZYNQ7045的DSP+ARM+FPGA主控板设计方案
6657Z45-EVM评估板规格书1评估板简介2典型应用领域3软硬件参数4开发资料5电气特性6机械尺寸7技术服务8增值服务1评估板简介基于TIKeyStoneC66x多核定点/浮点DSPTMS320C665x+
Xilinx
ZYNQ7045FPGA
深圳信迈科技DSP+ARM+FPGA
·
2023-11-04 20:21
ZYNQ
fpga开发
C6657
ZYNQ7045
202-基于TI DSP TMS320C6678、
Xilinx
K7 FPGA XC7K325T的高速数据处理核心板
基于TIDSPTMS320C6678、
Xilinx
K7FPGAXC7K325T的高速数据处理核心板一、板卡概述该DSP+FPGA高速信号采集处理板由我公司自主研发,包含一片TIDSPTMS320C6678
a7257825
·
2023-11-04 20:21
人工智能
C6678板卡学习资料:202-基于TI DSP TMS320C6678、
Xilinx
K7 FPGA XC7K325T的高速数据处理核心板
一、板卡概述该DSP+FPGA高速信号采集处理板由我公司自主研发,包含一片TIDSPTMS320C6678和一片
Xilinx
FPGAK7XC72K325T-1ffg900。
hexiaoyan827
·
2023-11-04 20:21
2019
C6678板卡
TMS320C6678板卡
XC7K325T板卡
图像子卡模块
高速数据处理核心板
基于ZYNQ wifi方案实现与测试
信迈XM-ZYNQ7045-EVM是一款基于
Xilinx
ZYNQSOC的软件无线电处理平台,该平台采用一片
Xilinx
的高性能ZYNQ系列SOCXC7Z020来实现2路AD9361无线射频信号的收发,SDR
深圳信迈科技DSP+ARM+FPGA
·
2023-11-04 20:51
ZYNQ
ZYNQ
WIFI
FMC子卡解决方案:FMC214-基于FMC兼容1.8V IO的Full Camera Link 输出子卡
适配
xilinx
不同型号开发板和公司内部各FMC载板。北京太速科技板卡适应用专业图像应用,模拟源输出等。二、技术参数板卡功能参
hexiaoyan827
·
2023-11-04 20:20
fpga开发
Camera
Link
子卡
工业图像输出
图像模拟源
FMC子卡
vivado如何评估_在Vivado下进行功耗估计和优化
Xilinx
新一代开发工具Vivado针对功耗方面有一套完备的方法和策略,本文将介绍如何利用Vivado进行功耗分析和优化。
weixin_39785723
·
2023-11-04 12:57
vivado如何评估
vivado如何评估_基于FPGA的Vivado功耗估计和优化
Xilinx
新一代开发工具Vivado针对功耗方面有一套完备的方法和策略,本文将介绍如何利用Vivado进行功耗分析和优化。功耗估计在Vivado下,从综合后的设计到布局布线后的设计,其间
weixin_39656513
·
2023-11-04 12:56
vivado如何评估
【vivado UG学习】UG906学习笔记:
Xilinx
官方时序分析教程,时序分析基础知识,Vivado时序分析方法,时序报告查看
目录5执行时序分析5.1时序分析的介绍5.1.1术语5.1.2时序路径5.2了解时序分析的基础知识5.2.1最小和最大延时分析5.2.2建立/恢复关系(Setup/RecoveryRelationship)5.2.3保持/移除关系(Hold/RemovalRelationship)5.2.4路径要求(PathRequirement)5.2.5时钟相位偏移(ClockPhaseShift)5.2.6
lu-ming.xyz
·
2023-11-04 12:21
#
Vivado
UG
vivado
【小技巧】如何利用vivado对系统进行功耗分析
SIMULINK系列教程》Simulink教程目录目录1.1功耗分析概述1.准备硬件平台和软件环境3.生成比特流文件4.进行功耗分析5.结果分析和优化1.2功耗分析具体操作1.1功耗分析概述Vivado是
Xilinx
fpga和matlab
·
2023-11-04 12:48
FPGA技巧整理专栏
fpga开发
vivado
功耗分析
Kubernetes 架构
Kubernetes的目标旨在消除编排物理/虚拟计算,网络和存储基础设施的负担,并使应用程序运营商和开发人员完全将重点放在以容器为中心的
原语
上进行自助运营。
Cloud成长者半期
·
2023-11-04 04:08
K8S
kubernetes
架构
容器
大数据之Spark(6)- SparkStreaming
数据输入后可以用Spark的高度抽象
原语
如:map、reduce、join、window等进行运算。而结果也能保存在很多地方,如HDFS,数据库
jackyan163
·
2023-11-04 03:34
Xilinx
vivado2020.1官网下载链接
VivadoDesignSuiteHLxEditions-AcceleratingHighLevelDesignThenewVivado®DesignSuiteHLxeditionssupplydesignteamswiththetoolsandmethodologyneededtoleverageC-baseddesignandoptimizedreuse,IPsub-systemreuse,i
RIGOU精电科技
·
2023-11-03 15:38
嵌入式
fpga/cpld
高并发、多线程、分布式都不懂,你拿什么跳槽阿里、腾讯、京东?
(1)synchronized的CPU
原语
级别是如何实现的?(2)无锁、偏向锁、轻量级锁、重量级锁有什么差别,升级过程如何?(3)线程间通信,同机器进程间通信,跨机器进程间通信,各有什么方法?
小课VIP
·
2023-11-03 13:29
FPGA HLS 的机理
Xilinx
最新的HLS是VitisHLS。在Vivado2020版本中替代原先的VivadoHLS,功能略有差异。HLS的机理简单地讲,HLS采样类似C语言来设计FPGA逻辑。
姚家湾
·
2023-11-03 05:57
zynq
fpga开发
zynq
ZYNQ7100+standalone+SD卡(fat32文件系统)
使用的板卡为CRZ01-ZYNQ7100,在此进行SD卡配置的总结参考:https://github.com/
Xilinx
/embeddedsw/tree/master/lib/sw_services/
鹏宝阿加西
·
2023-11-02 16:38
不一样的编程方式 —— 协程(设计原理与汇编实现)
主要通过以下9个方面来了解协程的原理:目录1、为什么使用协程1.3、协程的适用场景2、协程的
原语
操作3、协程的切换3.1、汇编实现4.协程的运行流程5.协程的结构体定义(我们其实可以参照线程或者进程的状态来设计
乖的小肥羊
·
2023-11-02 14:50
汇编
服务器
linux
c++
centos
c语言
Xilinx
zynqmp VCU使用
MPSoCVCUTRD2019.1ZynqUltraScale+MPSoCVCUTRD2019.1-VCUTRD:MultiStreamZynqUltraScale+MPSoCVCUTRD2019.1-RunandBuildFlow
Xilinx
DRMKMSDisplayPort1.4TXSubsystemDriver
Xilinx
DRMKMSHDMI-TxDrive
三遍猪
·
2023-11-02 05:34
Xilinx
linux
Xilinx
Kintex-7 FPGA视频案例|HDMI_capture_display案例
Xilinx
Kintex-7FPGA视频案例|HDMI_capture_display案例本文主要介绍基于FPGA+MicroBlaze裸机的视频开发案例的使用说明,适用开发环境:Windows7/1064bit
Tronlong创龙
·
2023-11-02 05:03
Xilinx
Kintex-7
工业级核心板
案例
Xilinx
Kintex-7
FPGA视频案例
HDMI案例
创龙科技
原子类AtomicInteger
介绍AtomicInteger是一个提供原子操作的Integer类,通过线程安全的方式操作加减CAS的全程为Compare-And-Swap,它是一条CPU并发
原语
CAS的核心是Unsafe类,Unsafe
天明少侠
·
2023-11-02 01:33
并发编程
AtomicInteger
CAS乐观锁
JAVA
行为模式5-命令模式
支持取消操作支持修改日志用构建在
原语
1操作上的高层操作构造一个系统。例如SQL事务。效果Command模式调用操作的对象与指导如何实现该操作的对象解耦。Co
sunblog
·
2023-11-01 23:29
上一页
9
10
11
12
13
14
15
16
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他