E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Xilinx原语
Xilinx
MicroBlaze定时器中断无法返回主函数问题解决
最近在使用
Xilinx
7系列FPGAXC7A100T时,运行MicroBlaze软核处理器,添加了AXITIMERIP核,并使能定时器溢出中断,发现定时器触发中断后,无法返回主函数的问题,最后发现修改编译器优化等级就正常了
whik1194
·
2023-10-26 11:49
FPGA
ARM
Xilinx
MicroBlaze
定时器
中断
Go sync.Pool 浅析
不过说实话sync.Pool并不是我们日常开发中使用频率很高的的并发
原语
。尽管用的频率很低,但是不可否认的是sync.Pool确实是Go的杀手锏,合理使用sync.Pool会让我们的程序性能飙升。
煎鱼(EDDYCJY)
·
2023-10-26 08:03
java
python
人工智能
golang
编程语言
基础设计二(IP核)——FPGA学习笔记<3>
目录一.IP核的使用1.PLLIP核PLL简介
xilinx
vivadoIP核配置
xilinx
vivadoIP核调用2.ROMIP核
xilinx
vivadoIP核配置⑴创建初始化文件.coe文件⑵单端口ROM
switch_swq
·
2023-10-26 00:36
FPGA
学习笔记
学习
笔记
fpga开发
嵌入式硬件
Go语言类库-sync
基本
原语
WaitGroup每个sync
jeremyke07
·
2023-10-25 23:10
Golang
golang
开发语言
Xilinx
PetaLinux 工具链交叉编译
xilinx
_axidma源码出现linux amba
xilinx
_dma.h No such file or directory问题的调查
Xilinx
PetaLinux工具链交叉编译
xilinx
_axidma源码出现fatalerrorlinuxamba
xilinx
_dma.hNosuchfileordirectory问题的调查文章目录
Xilinx
PetaLinux
PlutoZuo
·
2023-10-25 19:43
Linux
FPGA
linux
fpga开发
【技术干货】基于赛灵思FPGA板卡的高性能EtherCAT主站方案
该套件具有基于
Xilinx
16nmFinFET+可编程逻辑架构的Zynq®UltraScale+™MPSoC器件,提供一款四核ARM®C
Hack电子
·
2023-10-25 18:54
网络
java
linux
python
嵌入式
基于FPGA的FFT算法实现(2)
基于FPGA的FFTIP的实时配置项目简述FFT进行重配置FPGA代码FPGA逻辑代码FPGA测试代码MATLAB验证参考文献总结项目简述前面我们已经讲解过
Xilinx
中FFTIP的使用,但是使用的时候
朽月
·
2023-10-25 12:13
FPGA
fpga
vivado FFT ip 9.1 FPGA定点使用例子 C-Model
一、参考说明:C-model说明:http://
xilinx
.eetrend.com/content/2021/100062902.htmlC-model使用放法:https://blog.csdn.net
或—许
·
2023-10-25 11:42
Xilinx
P4使用方法--驱动篇
Xilinx
P4使用方法--驱动篇1文件说明2编译运行3底层实现3.1伪造底层函数3.2实现底层函数4函数关系4.1函数说明4.2初始化函数(TCAM)5常见错误本文主要介绍
Xilinx
P4驱动文件的使用和编译方法
ཌ斌赋ད
·
2023-10-25 11:11
Xilinx高级编程方法
fpga开发
硬件架构
Xilinx
P4使用方法--测试篇
Xilinx
P4使用方法--测试篇1测试架构2测试结果本文主要介绍
Xilinx
P4的测试架构和测试结果分析。
ཌ斌赋ད
·
2023-10-25 11:11
Xilinx高级编程方法
fpga开发
硬件架构
网络
Xilinx
AXI DataMover使用说明与测试
Xilinx
AXIDataMover使用说明与测试1架构说明2IP设置说明2.1接口说明2.2设置说明3测试说明3.1S2MM测试3.2MM2S测试本文主要介绍
Xilinx
AXIDataMover的使用和测试方法
ཌ斌赋ད
·
2023-10-25 11:11
#
Xilinx
IP说明和测试
fpga开发
硬件架构
Xilinx
XDMA说明和测试-MM
Xilinx
XDMA说明和测试-MM1测试工程2驱动安装2.1源文件说明2.2驱动编译安装3测试说明3.1设备管理3.2数据读写3.3测试结果1测试工程使用Vivado创建的XDMA测试工程如下图所示,
ཌ斌赋ད
·
2023-10-25 11:40
#
XIlinx
DMA说明和测试
fpga开发
Xilinx
QDMA说明和测试
Xilinx
QDMA说明和测试1测试工程2驱动安装2.1源文件说明2.2驱动编译安装3调试工具3.1设备管理3.2数据读写4测试分析4.1测试脚本4.2测试结果1测试工程使用QDMA的Example工程
ཌ斌赋ད
·
2023-10-25 11:10
#
XIlinx
DMA说明和测试
fpga开发
Xilinx
FFT IP使用总结
Xilinx
FFTIP使用总结一、概述二、FFTIP配置过程1、步骤一:配置FFT点数及工作模式2、步骤二:配置数据格式、输出数据顺序、循环前缀等信息3、步骤三:配置内部资源优化选项4、步骤四:查看生成了
wuzhirui志锐
·
2023-10-25 11:39
FFT
xilinx
IP核
matlab
FPGA图像处理项目(一)--FIFO与FFT
最近这个项目是要通过SRIO将图像解析数据送到
XILINX
FPGA通过FFT处理再用SRIO传回主控,我准备用FIFO来做一个数据的缓冲池,然后按行做FFT运算,中间结果按行存入RAM中,之后按列进行FFT
兔美酱xz
·
2023-10-25 11:07
FPGA项目
FIFO
FFT
Vivado中的
Xilinx
FFT/IFFT IP核详细使用流程介绍
Xilinx
公司在其Vivado开发工具中提供了FFT/IFFT的IP核,供开发人员很方便的调用和使用,因此,本文主要对Vivado中的
Xilinx
FFT/IFFTIP核使用流程展开详细介绍。
芯益求新
·
2023-10-25 11:03
通信
数字信号处理
Verilog
Xilinx
7系列FPGA PCB设计指导(二)
引言:我们继续介绍FPGAPCB设计相关知识,本章介绍7系列FPGA的配电系统(PDS),包括去耦电容器的选择、放置和PCB几何结构,并为每个7系列FPGA提供了一种简单的去耦方法。另外,还介绍了PDS的基本设计原则,以及仿真和分析方法。本章包括以下部分:PCB去耦电容器基本PDS原则仿真方法PDS测量噪声故障排除1PCB去耦电容1.1各型FPGA器件推荐的PCB去耦电容表1-1~1-4分别列出了
FPGA技术实战
·
2023-10-25 11:58
Xinx
FPGA硬件设计
FPGA
PCB
硬件
Xilinx
FFT使用说明和测试
Xilinx
FFT使用说明和测试1IP接口信号2IP基本配置3IP功能测试本文主要介绍
Xilinx
FFTIP的使用方法1IP接口信号FFT用于计算N点的DFT或者IDFT,N为2m,其中m=2~16。
ཌ斌赋ད
·
2023-10-25 11:53
#
Xilinx
IP说明和测试
1024程序员节
马士兵《多线程与高并发》电子版,附笔记+代码+最新大厂面试真题
synchronized关键字的字节码
原语
无锁、偏向锁、轻量级锁、重量
小宁学JAVA
·
2023-10-25 02:08
Linux多线程服务端编程:使用muduo C++网络库 学习笔记 第一章 线程安全的对象生命期管理
编写线程安全的类不是难事,用同步
原语
(synchronizationprimitives)保护内部状态即可。但对象的生与死不能由对象自身拥有的mutex(互斥器)来保护。
吃着火锅x唱着歌
·
2023-10-25 00:54
C++网络库
linux
c++
学习
C++多线程Linux多线程服务端编程使用muduo C++网络库:线程同步精要
网络库的学习笔记线程同步的四项原则首要的原则是最低限度地共享对象,减少需要同步的场合其次是使用高级的并发编程构建,如TasjQueue、Producer-ConsumerQueue、CountDownLatch等等最后不得已使用同步
原语
时
dreamsfire
·
2023-10-25 00:19
乱七八糟
Design Advisory for Zynq-7000: FSBL Authentication Attack
https://support.
xilinx
.com/s/article/76974?
非鱼知乐
·
2023-10-24 17:05
【TES605】基于Virtex-7 FPGA的高性能实时信号处理平台
板卡概述TES605是一款基于Virtex-7FPGA的高性能实时信号处理平台,该平台采用1片TI的KeyStone系列多核DSPTMS320C6678作为主处理单元,采用1片
Xilinx
的Virtex
北京青翼科技
·
2023-10-24 10:22
fpga开发
图像处理
信号处理
arm开发
嵌入式实时数据库
基于DSPC6678与FPGA协同处理的双目交汇视觉图像处理平台
是北京青翼科技的一款基于FPGA与DSP协同处理架构的双目交汇视觉图像处理系统平台,该平台采用1片TI的KeyStone系列多核浮点/定点DSPTMS320C6678作为核心处理单元,来完成视觉图像处理算法,采用1片
Xilinx
北京青翼科技
·
2023-10-24 10:22
信号处理板
TMS320C6678
FPGA
视频图像处理
【TES605】基于Virtex-7 FPGA的高性能实时信号处理板
板卡概述TES605是一款基于Virtex-7FPGA的高性能实时信号处理平台,该平台采用1片TI的KeyStone系列多核DSPTMS320C6678作为主处理单元,采用1片
Xilinx
的Virtex
北京青翼科技
·
2023-10-24 10:21
信号处理
实时信号处理产品
雷达与基带信号处理
fpga开发
信号处理
XC7VX690T
DSP
TMS320C6678
Kintex UltraScale FPGA+C6678 DSP 基带信号处理板
TES640是一款基于KintexUltraScale系列FPGA+C6678DSP的基带信号处理平台,该平台采用2片TI的KeyStone系列多核DSPTMS320C6678作为主处理单元,采用2片
Xilinx
F_white
·
2023-10-24 10:51
软件无线电验证平台
雷达与中频信号处理;
服务器加速运算
4 路 FMC 接口基带信号处理板(2 个FMC接口、2个FMC+接口)
TES641是一款基于VirtexUltraScale+系列FPGA的高性能4路FMC接口基带信号处理平台,该平台采用1片
Xilinx
的VirtexUltraScale+系列FPGAXCVU13P作为信号实时处理单元
F_white
·
2023-10-24 10:51
软件无线电验证平台
雷达系统半实物仿真
雷达与中频信号处理;
fpga开发
FMC(HPC)接口高性能实时信号处理板(通用信号处理板 Virtex-7 FPGA(XC7VX690T)+ DSP TMS320C6678)
TES605是一款基于Virtex-7的高性能实时信号处理平台,该平台采用1片TI的KeyStone系列多核浮点/定点运算DSPTMS320C6678作为主处理单元,采用1片
Xilinx
的Virtex-
F_white
·
2023-10-24 10:21
软件无线电验证平台
视频与图像采集处理
数据中心
【TES641】基于VU13P FPGA的4路FMC接口基带信号处理平台
板卡概述TES641是一款基于VirtexUltraScale+系列FPGA的高性能4路FMC接口基带信号处理平台,该平台采用1片
Xilinx
的VirtexUltraScale+系列FPGAXCVU13P
北京青翼科技
·
2023-10-24 10:49
arm开发
图像处理
信号处理
嵌入式实时数据库
Xilinx
的FIR滤波器IP的设计与仿真
active)语言:VerilogHDL参考文件:pg149.下载地址FIRCompilerLogiCOREIPProductGuide•FIRCompiler(PG149)•阅读器•AMD自适应计算文档门户(
xilinx
.com
爱漂流的易子
·
2023-10-24 09:23
fpga开发
matlab
整理——
xilinx
FPGA 在线升级
一:
xilinx
FPGA在线升级方案:(系统搭建:MicroBlaze软核处理器,uart控制器,Axi-lite-user用户通信接口,MIGDDR3控制器,中断控制器等,以太网控制器)1.跑一个microblaze
燎原星火*
·
2023-10-24 04:24
fpga开发
Tcl基础知识
静态时序分析中多用的SynopsysTcl语言,主要服务于IC设计,其他的FPGA厂商比如
Xilinx
的.ucf文件.xdc文件也都是Tcl语言编写,这与Synopsys半导体公司的Tcl语言基本相同。
apple_ttt
·
2023-10-24 02:10
fpga基础
fpga开发
Tcl
fpga
eda
【翻译】Linux 锁的种类和规则
原文地址:Linux内核文档介绍内核提供了多种锁定
原语
,可以将其分为几类:睡眠锁CPU本地锁自旋锁本文档从概念上描述了这些锁类型,并提供了它们的嵌套规则,包括在PREEMPT_RT下使用的规则。
WqyJh
·
2023-10-23 23:43
qt-everywhere-opensource-src-5.6.2 编译
2、QMAKESPEC环境变量的设置,指定QT/qtbase/mkspecs下编译器描述文件夹的路径3、mkspecs下创建自己服务器交叉编译器描述目录,我的目录为
xilinx
,所以为arm-
xilinx
idealearn
·
2023-10-23 21:29
linux
c++
芯片手册自用
技术参考手册Zynq7000SoCTechnicalReferenceManual•Zynq7000SoCTechnicalReferenceManual(UG585)•阅读器•AMD自适应计算文档门户(
xilinx
.com
NoNoUnknow
·
2023-10-23 14:10
FPGA学习
读书笔记
fpga开发
XIlinx
提供的DDR3 IP与 UG586
DDR系统需要关注的三样东西:控制器、PHY、SDRAM颗粒,但这是实现一个DDR3IP所需要的,如果只希望调用IP的话,则只需要调用IP即可,目前时间紧急,我先学一学如何使用IP,解决卡脖子的问题,自研日后再说。使用的DDR3器件:MT41J128M16JT-093K总览DDR3IP配置第一部分CreateDesign选择此选项可生成内存控制器。生成内存控制器将创建RTL、XDC、impleme
NoNoUnknow
·
2023-10-23 14:09
tcp/ip
服务器
网络协议
计算机操作系统-第十二天
目录进程控制的基本概念什么是进程控制如何实现进程控制如何实现
原语
的”原子性“与进程控制相关的
原语
进程创建中的
原语
进程终止中的
原语
进程的阻塞和唤醒中的
原语
进程的切换中的
原语
知识滚雪球-程序是如何运行的?
无聊看看天T^T
·
2023-10-23 01:10
计算机操作系统
服务器
linux
运维
Java 8怎么了之二:函数和
原语
本文主要介绍了Java8中的函数与
原语
,由国内ITOM管理平台OneAPM编译呈现。TonyHoare把空引用的发明称为“亿万美元的错误”。也许在Java中使用
原语
可以被称为“百万美
OneAPM官方技术
·
2023-10-22 03:55
Java开发
函数
java
软件研发
图像信号处理板设计原理图:2-基于6U VPX的双TMS320C6678+
Xilinx
FPGA K7 XC7K420T的图像信号处理板
一、板卡概述图像信号处理板包括2片TI多核DSP处理器-TMS320C6678,1片
Xilinx
FPGAXC7K420T-1FFG1156,1片
Xilinx
FPGAXC3S200AN。
hexiaoyan827
·
2023-10-22 01:04
软件无线电系统
基带信号处理
无线仿真平台
高速图像采集
高速图像处理
中国最尴尬城市,讲广东话,却不属于广东
但很少人知道的是,粤语的起源地并不是广州,粤语是中
原语
言与当地语言结合的产物,秦汉以来,大量的中原移民来到岭南定居繁衍,岭南地区主要包括广东、广西和海南三省。
生姜老斯基
·
2023-10-22 00:30
k8s 架构浅析
Kubernetes的电梯间演讲Kubernetes是一个面向应用的容器集群部署、管理及编排系统,旨在为最终用户屏蔽物理/虚拟计算、网络、存储基础设施的复杂度,关注以应用为核心、以容器为
原语
的自动化运营平台
小蜗牛爬楼梯
·
2023-10-21 23:46
CUDA编程- __syncthreads()函数
基本概念__syncthreads()是CUDA编程中非常关键的一个同步
原语
。它的功能是确保在某个线程块中的所有线程在执行到这个函数之前都已完成它们之前的所有指令。
青衫客36
·
2023-10-21 22:27
算法
CUDA
操作系统:进程控制和内存管理模拟实现
操作系统:进程控制和内存管理模拟实现要求设计代码运行结果测试要求(1)设计一个允许n个进程并发运行的OS进程管理模拟程序,模拟实现创建新进程
原语
、阻塞进程
原语
、唤醒进程
原语
,终止进程
原语
、调度进程
原语
等功能
wu zi an
·
2023-10-21 19:44
操作系统
操作系统
操作系统【OS】进程的通信
低级通信基于数据结构的共享速度慢、限制多高级通信基于存储区的共享数据的形式、存放的位置由通信进程控制速度快消息传递进程间的数据交换以格式化的消息为单位消息头:发送进程的ID接受进程的ID消息长度等通过“发送消息/接受消息”,两个
原语
进行数据交换
FOUR_A
·
2023-10-21 19:07
操作系统
操作系统
考研
408
axi时序图_S02_CH12_ AXI_Lite 总线详解
12.2AXI总线与ZYNQ的关系AXI(AdvancedeXtensibleInterface)本是由ARM公司提出的一种总线协议,
Xilinx
从6系列的FPGA开始对AXI总线提供支持,此时AXI已经发展到了
我不上层楼了
·
2023-10-21 19:59
axi时序图
ZYNQ之FPGA学习----RAM IP核使用实验
1RAMIP核介绍RAM的英文全称是RandomAccessMemory,即随机存取存储器,它可以随时把数据写入任一指定地址的存储单元,也可以随时从任一指定地址中读出数据,其读写速度由时钟频率决定
Xilinx
7
鲁棒最小二乘支持向量机
·
2023-10-21 15:52
笔记
一起学ZYNQ
fpga开发
RAM
IP核
ZYNQ
经验分享
操作系统——进程互斥的软件实现算法(王道视频p27、课本ch6)
1.总结概览:2.单标志[turn]法——算法代码:可能违反“空闲让进”3.双标志[flag[2]]先检查法——算法代码:如果不能利用硬件的
原语
的话,就可能出现违反“忙则等待”的问题:4.双标志[flag
诚威_lol_中大努力中
·
2023-10-21 13:21
操作系统概念
操作系统概念
如何还
原语
言栏
语言栏应当在声音栏和日期中间,但不知为什么跑到了最前面,真让人头疼。工具/原料一台电脑方法/步骤按Windows+I打开设置。搜索”高级键盘设置“并点击选项。把”使用桌面语言栏“反勾掉。这时,语言栏就应该还原了。步骤阅读注意事项此经验用于Win10版本1909,如果是更低版本请勿使用此步骤。
荹兲
·
2023-10-21 13:53
RedShift: Transparent SNARKs from List Polynomial Commitments学习笔记
RedShift:TransparentSNARKsfromListPolynomialCommitments》,提出了:名为“ListPolynomialCommitment(LPC)”的新的IOP
原语
mutourend
·
2023-10-21 11:40
零知识证明
零知识证明
操作系统-------信号量和死锁
用一对
原语
来对信号量进行操作:wait(S)
原语
和signal(S)
原语
,简称为P、V操作-------P(S)、V(S)整型信号量用一个整数型的变量作为信号量,来表示系统中某种资源的数量不满足让权等
容辞
·
2023-10-21 08:20
操作系统
windows
上一页
11
12
13
14
15
16
17
18
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他