E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Zynq(ARM+FPGA)
基于
ZYNQ
-7000开发板的调试系列(2)
1.创建Block1.创建一个
ZYNQ
ProcessingSys
zemelzhao
·
2020-07-06 12:14
FPGA
基于
ZYNQ
-7000开发板的调试系列(6)
程序中断(3)该部分是基于基于
ZYNQ
-7000开发板的调试系列(5)继续展开的。这一部分主要是完成两个外部中断,一个是基于MIO的外部中断,另一个是基于EMIO的外部中断。
zemelzhao
·
2020-07-06 12:14
FPGA
fpga
基于
ZYNQ
-7000开发板的调试系列(5)
程序中断(2)这一部分是基于基于
ZYNQ
-7000开发板的调试系列(4)继续展开的,主要的部分是需要两个定时器开启中断开始。这一部分主要是需要使用TTC,完成2组流水灯的同时工作,两组的频率也不一致。
zemelzhao
·
2020-07-06 12:14
FPGA
基于
ZYNQ
-7000开发板的调试系列(3)
3.基于PS的串口通讯这一部分分为两个部分:串口发送数据串口接收数据该部分最后会设计一个自动收发装置,即当上位机通过串口向开发板发送数据后,开发板会发回所有的数据。假定上位机发送的数据小于256位,这样可以用一个u8型即可以完成索引。基于PS的串口通讯该部分主要是使用串口收发数据,使用的资源是PS中MIO12、13两个IO口确定的UART1通道。然后其余无需任何其他资源。故而可以将AXI总线关闭。
zemelzhao
·
2020-07-06 12:14
FPGA
基于
ZYNQ
-7000开发板的调试系列(1)
1.基于PL调试流水灯最近在调试
ZYNQ
-7000的开发板,需要学习的部分如下:GPIO口控制PLPS串口通讯Uart中断单计时器中断TTC计时器中断GPIO中断SPI通讯PS、PL共享数据使用1000M
zemelzhao
·
2020-07-06 12:42
FPGA
zynq
虚拟开发环境搭建
下载官方的软件包使用git安装,没有安装git的要先安装gitgitclonegit://github.com/Xilinx/qemu.git然后进入qemu-
zynq
的目录,配置$.
eusaaa
·
2020-07-06 12:25
zedboard开发
EBAZ4205
ZYNQ
7Z010 裸机程序NAND固化 JTAG调试方法
简书https://www.jianshu.com/p/b83c663ecaaaEBAZ4205是ebit的控制板,价格便宜。EBAZ4205使用XILINXXC7Z010-1CLG400Isoc包含两个硬核ARMA9,以及ARTIX-7逻辑。板子有一颗128Mx16bitDDR3CLK800Mhz,一块128M字节NANDFLASH,PS33.333Mhzosc,MIIPHY、两个LED、三个排
helrori
·
2020-07-06 11:18
Xilinx
ZYNQ
系统移植学习笔记 day2
day2Ubuntu安装vivado2017.04附设置全局变量安装好Ubuntu之后,建立共享文件夹,在虚拟机设置中》选项》共享文件夹建立好共享文件夹之后,把vivado2017.4复制进改文件夹中(最好是解压好之后复制进去,减少在Ubuntu中解压的步骤)。在Ubuntu系统中路径:计算机/mnt/hgfs/winshare/下(或直接在桌面打开终端,输入cd/mnt/hgfs/winshar
落默莫
·
2020-07-06 11:27
ZYNQ
开发流程
ZYNQ
的开发也是先硬件后软件的方法。具体流程如下:1)在Vivado上新建工程,增加一个嵌入式的源文件。2)在Vivado里添加和配置PS和PL部分基本的外设,或需要添加自定义的外设。
yundanfengqing_nuc
·
2020-07-06 11:21
AX7100开发板
将opencv2.4.9移植到
ZYNQ
开发板上(ZC702)
首先要说明一点:虽然移植的教程很多,也有比较全。但是都是只说了一部分,我本人按照他们的做,多多少少都会遇到这样或者那样的问题,然后就再找其他的博客或者论坛。很不方便。所以就想根据自己的亲身经历,也算给自己留一点资料。不过可能不会太详细,最近工作忙,有时间再把图补上吧。对于opencv,大家都知道是做图像处理的。所以就需要一些图像解码的库。比如:|--------zlib|--------jpeg|
小_小实习生
·
2020-07-06 11:55
C++
ZYNQ
7020AMP使用方法总结
本人使用的sdk版本为2015.4本人的方法适用于15.4之后的版本
Zynq
开发双核分为两种方法,第一种双核裸跑,第二种linux+裸跑。
空闲的程序员
·
2020-07-06 11:10
zynq
linux
Quartus 软内核NIOS II 入门指导
在
ARM+FPGA
或者DSP+FPGA的嵌入式应用领域下,当用户既要实现强大的CPU来完成大量工作;又需要利用FPGA的超高速短延时实现并行设计的情况。
菊厂码农
·
2020-07-06 11:30
FPGA
PL 读写DDR
zynq
-7000的地址映射,PL作为主设备访问ddr时所用的地址是0x40000000-0x7FFFFFFF;所以在搭建环境的时候要注意pl所给的地址为0x40000000-0x7FFFFFFF才能访问到
yqq654101
·
2020-07-06 11:21
下载技术文档
第六节,
ZYNQ
的UART
ZYNQ
的UART1UART的特点
ZYNQ
的串口模块是一个全双工的异步接收和发送器,支持宽范围广的软件可编程模块,支持编程配置波特率和数据格式,同时提供自动的奇偶校验和错误检测方案,此外,还为APU提供了接收和发送
youbin2013
·
2020-07-06 11:48
zynq学习
ZYNQ
linux下AXI_BRAM的使用方法,PS与PL端数据交互
ZYNQ
上的总线协议有AXI4,AXI4-Lite,AXI4-Stream三种总线协议。而PS与PL之间的接口(AXI-GP、AXI-HP、AXI-ACP)只支持AXI4与AXI4-Lite这两种总
yohe12
·
2020-07-06 11:31
ZYNQ学习
ZYNQ
UltraScale 双核裸机系统搭建
ZYNQ
UltraScale硬件平台vivado2018.1开发平台实现裸机双核系统,vivado工程正常建立即可SDK工程中,分别选择不同Processor建立ApplicationProject建立
yobuwen
·
2020-07-06 11:26
LWIP协议栈中更改tcp_poll()回调函数调用频率和协议循环处理事件频率
定时器中断发生会调用platform_
zynq
mp.c中的timer
yobuwen
·
2020-07-06 11:55
搭建Win10与Ubuntu虚拟机的共享文件夹 -
ZYNQ
7021学习
在进行
ZYNQ
的linux的开发的时候,当程序代码很大的时候,Ubuntu下的编辑器不能随意跳转函数,这是一个很大的麻烦,软件调试修改时候非常不方便。
逸璞丷昊
·
2020-07-06 10:22
嵌入式开发
Linux开发
Linux上电自动挂载SD卡和文件系统的修改 -
ZYNQ
7021学习
参照黑金例程在
ZYNQ
开发板上移植好Linux系统后,默认是没有加载SD卡的。
逸璞丷昊
·
2020-07-06 10:22
嵌入式开发
Linux开发
Linux移植
ZYNQ
7020在linux下双串口之EMIO实现UART0 -
ZYNQ
7021学习
配置
ZYNQ
核首先我们先双击
ZYNQ
核,修改UART0的引脚。如图添加约束文件添加引脚约束文件,注意:这里的UART0_rxd和UART0_txd要
逸璞丷昊
·
2020-07-06 10:50
嵌入式开发
Linux开发
linux开发环境的搭建与petalinux的安装 -
ZYNQ
7021学习
参考:https://www.cnblogs.com/vacajk/p/6146146.html,针对遇到的问题作出解决。开发环境Win10、VMware12、Ubuntu16.0464bit、Vivado2015.4。Step1:VMwareTools问题我在同时在台式机和笔记本上都配置过开发环境,都没有遇到这个问题,鉴于前人的经验,这里还是说明一下。VMware自动安装ubuntu后,VMwa
逸璞丷昊
·
2020-07-06 10:49
嵌入式开发
Linux开发
Linux移植
ZYNQ
7020在linux下UART0、UART1双串口的实现 -
ZYNQ
7021学习
首先我们先双击
ZYNQ
核勾选UART0的引脚如下图所示,其他配置均不用修改,点击OK完成。
逸璞丷昊
·
2020-07-06 10:49
嵌入式开发
Linux开发
通过共享文件夹高效调试ARM上Linux的C/C++程序 -
ZYNQ
7021学习
这是一篇博客主要讲如何使用windows和Ubuntu虚拟机联合高效调试ARM上linux的C/C++项目,是在做ARM上linux的C/C++应用程序开发的小总结。开发环境系统:Windows10Pro64位Ubuntu16.0464位软件:MicrosoftVisualStudio2010问题描述当进行稍微大型一点的ARM上的linux的C/C++项目开发时,用惯了windows下的函数跳转等
逸璞丷昊
·
2020-07-06 10:18
嵌入式开发
Linux开发
在
Zynq
7000平台上使用Linux spidev.c驱动,调试spi设备
具体原理参考大侠文章:http://blog.csdn.net/jackyard/article/details/41515037如果要通过SPI控制外部器件,还需要添加SPI的设备驱动以实现SPI的对外控制逻辑。在Linux内核的driver/spi目录下有许多外设的设备驱动可以参考,这篇博客主要介绍如何使用其中的spidev,c这个设备驱动来实现对外设的控制。spidev是一个通用的SPI外设
yihui8
·
2020-07-06 10:09
zynq
开发中如何向文件系统里添加自己的程序
如何想往
zynq
开发板里的文件系统里添加一些自己的驱动或可执行文件时,可以做如下操作:1.解压uramdisk.image.gz,去掉64字节的头部命令:ddif=.
风雅飘零
·
2020-07-06 10:50
zynq开发
Zynq
-7000烧写FPGA逻辑单元PL Image
在
Zynq
-7000上编程PL大致有3种方法:用FSBL,将bitstream集成到boot.bin中用U-BOOT命令在Linux下用xdevcfg驱动。
风雅飘零
·
2020-07-06 10:50
zynq开发
【
ZYNQ
_LINUX】如何使用GPIO
参考Xilinx
ZYNQ
-7000APSOC开发实用指南http://xilinx.eetrend.com/blog/4908http://www.wiki.xilinx.com/Linux+GPIO+
叶子长新芽
·
2020-07-06 10:36
ZYNQ_LINUX
学习
【
ZYNQ
_LINUX】设备树分析
目前使用的内核中有zed的设备树,每次编译设备树命令为:
zynq
-zed.dts/**Copyright(C)2011-2014Xilinx*Copyright(C)2012NationalInstrumentsCorp
叶子长新芽
·
2020-07-06 10:05
Zynq
定时器系统(上)—全局和私有定时器
1.平台说明硬件平台:
ZYNQ
7z202clg400-2的创龙核心板官方参考文档:《UG585-
Zynq
-7000SoCTechnicalReferenc
Ye__sea
·
2020-07-06 10:00
Xilinx_Zynq开发
Zynq
的AMP开发流程说明(基于OCM)
目录一.平台说明二.软件安装三.基本开发流程3.1.AMP模式介绍3.2.开发流程框图四.具体开发流程4.1.下载官方Demo源码4.2.Vivado工程创建(Windows64位环境)4.2.1.工程创建4.2.2.配置ARM系统:4.2.3.工程编译并导出4.3.Petalinux工程(Ubuntu16.04环境)4.4.SDK工程(Windows64位环境)4.4.1.CPU1程序(app_
Ye__sea
·
2020-07-06 10:00
Xilinx_Zynq开发
ZYNQ
调试遇到的问题
1.'arm-xilinx-eabi-gcc'不是内部或外部命令,也不是可运行的程序或者commandnotfound.(1)开发平台:软件版本14.3ISEDesignSuiteEmbededEdition(14.3)+VivadoDesignEdition(2012.3).下载文件名称:Xilinx_ISE_DS_Win_14.3_P.40xd.6.0下载链接:https://china.xi
Ye__sea
·
2020-07-06 10:00
Xilinx_Zynq开发
zynq
中纯PL编程
没接触
zynq
之前,只用过FPGA,在FPGA中用verilog编程简单明了,后来稍微学习过一点niosii,就在FPGA中也用过一点点niosii。
蜗牛一步一步往上爬
·
2020-07-06 10:18
zynq
zynq
PS控制PL端流水灯
ps_to_pl_gpio该例程是在ZC706开发板上实现的,在vivado中如下所示:参考ZC706开发板的数据手册,对led的管脚进行约束,数据手册如下图所示:这里有一个问题,按照数据手册设置LVCOMS25报错,因为在
zynq
yanxiaopan
·
2020-07-06 10:02
zynq7000
zynq
7000 SD卡的读写
参考博客:https://blog.csdn.net/husipeng86/article/details/52262070参考上述博客中的程序,报错:ERROR:f_writereturned1写失败,又参考了以下博客:https://blog.csdn.net/fanwenjieok/article/details/37693625将原博客中f_open函数中用的标志由FA_CHACK_ALW
yanxiaopan
·
2020-07-06 10:01
zynq7000
zynq
linux找不到网卡
背景我遇到的应该是比较奇葩的情况,板子是
zynq
,我更新了内核之后发现系统里找不到网卡了,ifconfig-a也没有,查看启动log,发现了macbe000b000.ethernet:can'trequestregionforresource
yanhe156
·
2020-07-06 10:23
zedboard
linux
一些嵌入式linux问题
(四)QEMU仿真启动
zynq
7
/oe-init-build-env2、MACHINE=qemu-
zynq
7bitbakecore-image-minimal3、runqemuqemu-
zynq
7runqemu-INFO-AssumingMACHINE
黎杨
·
2020-07-06 10:32
Yocto
(八)
zynq
7通过Ubuntu NFS运行hello world
一、配置NFS1、安装NFSapt-getinstallnfs-kernel-server2、修改配置文件2、修改配置文件sudovim/etc/exports修改内容如下:/nfsroot*(rw,sync,no_root_squash)各段表达的意思如下,根据实际进行修改/nfsroot:共享的目录*:指定哪些用户可以访问*所有可以ping同该主机的用户192.168.1.*指定网段,在该网段
黎杨
·
2020-07-06 10:01
Yocto
zynq
7启动方式
一直对
ZYNQ
7的启动方式不是很明白,只知道有flash、SD、JTAG三种主流的启动方式,然而对这三种启动方式的启动过程以及所需要的文件对不是特别清楚。
黎杨
·
2020-07-06 10:01
Yocto
【大道至简】
Zynq
7020 AXI GPIO
【大道至简】
Zynq
7020AXIGPIO#include"xparameters.h"#include"xgpio.h"#include"xil_exception.h"#include"xscugic.h"staticu16GlobalIntrMask
sdyang.chd
·
2020-07-06 10:54
【大道至简】Zynq
Zynq
入门基础实验一之Helloworld
一.实验平台我们采用的是自己设计的
Zynq
实验板,与Xilinx官方的Zedboard基本兼容。
yangzhiyuan0928
·
2020-07-06 10:37
ARM/Zynq7020
ROS学习笔记(一):自己动手写一个ROS程序
最近老板安排任务,要把ROS框架在
ARM+FPGA
平台上实现。但是使用ROS创建程序步骤繁琐,所以这次将官方文档上面的Demo简化写下来,方便以后查看。
雅可
·
2020-07-06 10:18
ros
Zedboard移植USB无线网卡驱动心得
开发板:
Zynq
Zedboard操作系统:Ubuntu12,04交叉编译器:arm-Xilinx-linux-gnueabigccWIFI模组:TP-LINKTL-WN725N2.0移
雅可
·
2020-07-06 10:17
USB网卡驱动
移植
zedboard的裸机中断实验(一)
学习了
zynq
的中断系统后,这里做一个简单的中断实验,第一个中断的实验是一个简单的按键中断实验。开发环境:XPS14.6+SDK14.6一:硬件配置1.启动xps,创建工程,选择好平台。
iverson1991
·
2020-07-06 09:54
zedboard学习
zedboard中断
zynq
gpio
中断实验
zynq裸机中断
zynq
正确使用GPIO
在
zynq
的开发中,有两种GPIO,一种是
zynq
自带的外设(MIO/EMIO),存在于PS中,第二种是PL中加入的AXI_GPIOIP核。
iverson1991
·
2020-07-06 09:23
zedboard学习
zedboard
zedboard--zedboard学习小结
转载请注明:来自http://blog.csdn.net/xzyiverson平台简介
Zynq
可以认为是带处理器的FPGA,xilinx出了7010,7015,7
iverson1991
·
2020-07-06 09:23
zedboard学习
zedboard
zedboard--Demo学习(五)
Zynq
-7000实现了双核Cortex-A9MPcore和最新的28nm7系列可编程逻辑的紧密集成。
iverson1991
·
2020-07-06 09:23
zedboard学习
zedboard
zedboard--单独PL实验(四)
Zynq
是带FPGA的处理器,这个实验是学习在不使用ARMPS的情况下,只对
zynq
的PL的编程方法。至于ise14.2的安装不是一件很难的事情,这里就跳过了。
iverson1991
·
2020-07-06 09:22
zedboard学习
zedboard
[转]ZC702与ZedBoard开发板的比较
元起步,多少随意声明:本文只用于个人学习交流,若不慎造成侵权,请及时联系我,立即予以改正锋影email:
[email protected]
与ZedBoard开发板基本上是同期推出的XILINX
ZYNQ
锋影Q
·
2020-07-06 09:20
操作系统平台
QNX
blackberry
OS_BSP
【
Zynq
UltraScale+ MPSoC解密学习5】
Zynq
UltraScale+的RPU
目录一、简单介绍二、Cortex-R5的结构(单核)2.1DataProcessingUnit2.2Load/StoreUnit2.3PreFetchUnit2.4L1memorysystem2.4.1Icache和Dcache2.4.2MemoryProtectionUnit(MPU)2.4.3Tightly-CoupledMemory(TCM)接口2.4.4Errorcorrectionand
xinxulsq
·
2020-07-06 09:25
Zynq
UltralScale+
【
Zynq
UltraScale+ MPSoC解密学习10】
Zynq
UltraScale+的PS互连
目录一、功能介绍二、互连框图2.1FPDMainSwitch2.2Cache一致性互连2.2.1FullCoherency2.2.2I/OCoherency2.2.3ACPCoherency2.3互连子模块三、互连寄存器一、功能介绍PS互连由多个Switch组成,这些Switch通过高级可扩展接口(AXI接口)点对点连接系统资源,用于master口和slave口之间传输地址、数据以及响应事务。AR
xinxulsq
·
2020-07-06 09:25
Zynq
UltralScale+
上一页
25
26
27
28
29
30
31
32
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他