E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Zynq(ARM+FPGA)
Zynq
初识
本文内容学习自正点原子的
Zynq
教学视频:正点原子
ZYNQ
教学视频-B站1.
Zynq
是什么?
Daniel_Banana
·
2020-07-06 03:52
FPGA
ZYNQ
Vivado
Vivado18.3-Vivado Simulator仿真 学习笔记
本视频学习自正点原子
ZYNQ
领航者FPGA视频-P91.VivadoSimulator仿真简介Vivado设计套件内部集成了仿真器VivadoSimulator,能够在设计流程的不同阶段运行设计的功能仿真和时序仿真
Daniel_Banana
·
2020-07-06 03:52
FPGA
Vivado
ZYNQ
PYNQ-Z2零基础学习详解
简介:PYNQ是“pythonproductivityfor
zynq
”的缩写,它是一块开发板,是赛灵思公司出品,能用python来简化开发赛灵思公司的
zynq
的芯片的。
机械攻城狮兼电子制作
·
2020-07-06 03:20
PYNQ-Z2
zynq
之lwip 之tcp调试
目录下位机发送间隔10s下位机测试发送的核心代码测试结果测试结果原因结论下位机发送间隔设定1s下位机代码片段测试结果测试结论发送测试设定100us发送测试设定延时10us上位机测试代码测试结果测试原因修改去掉printf后延时10us测试结果原因剖析根本原因溯源解决方案修改defineTCP_SND_QUEUELEN大小修改tcp_send_buf的大小同样不能解决问题再一次溯源查询参考资料例程设
没有水杯和雨伞的工科男
·
2020-07-06 03:10
tcp
网络通信
zynq
zynq
-7z035实现PS对PL端的BRAM的读写实验
0、参考资料原子哥网站的一些教学pdf1、实验任务通过PS的串口,向PS发送数据,PS将收到的数据给PL并且写入到BRAM中,然后同时,也能够读取BRAM中的数据返回到串口中。同时为了,实现ILA的在线的分析的功能,新增加手动的bram控制模块,对bram进行读写的控制。2、实验结构图具体的接口如下图所示3、实验过程3.1建立vivado工程(示例版本)1、建立工程,并且选择对应的器件2、建立一个
没有水杯和雨伞的工科男
·
2020-07-06 03:10
zynq
移植Python2.7到ARM-LINUX嵌入式平台
最近组内项目需求,要在
zynq
-7035的arm板子里面搭建python的运行环境,来运行webserver程序,板子的linux系统是参考米联客的移植教程,移植后是精简版的linux系统,只支持基本的
九城风雪
·
2020-07-06 03:28
嵌入式
ZYNQ
下LINUX+FREERTOS同时运行
目录前言一、在windows下的xilinxsdk创建cpu1的freeeros应用程序二、将CPU1的应用程序与linux的BOOT.BIN文件合并三、试验效果前言本试验基于《PetaLinux学习笔记三》中移植成功的LINUX系统,并在petalinux-config-crootfs中将peekpoke配置进去,再重新编译,打包,拷贝到SD卡。peekpoke:用于启动cpu1上的应用程序。一
Ta o
·
2020-07-06 03:00
LINUX
ZYNQ-7000
ZYNQ
_LINUX的根文件系统设置为QSPI_FLASH,JFFS2。
目录一、问题二、解决办法1.创建工程2.配置参数3.编译3.打包4.下载三、附录(开机启动信息)一、问题看下面这个链接,出现的问题和我一样。当把根文件系统设置为INITRAMFS是好的,改为JFFS2就有问题。https://forums.xilinx.com/t5/Embedded-Linux/Modifying-filesystem-Petalinux/td-p/869056MTD:MTDde
Ta o
·
2020-07-06 03:00
ZYNQ-7000
LINUX
ZYNQ
软件复位重启、程序跳转的实现方法(Multiboot)
如何实现软件复位1.原理2.实验步骤四、Multiboot机制1.原理2.涉及到的两个寄存器3.实验一4.实验现象5.对实验现象的分析6.实验二7.实验三一、参考资料UG585中26章ResetSystem
Zynq
7020multiboot
Ta o
·
2020-07-06 03:00
ZYNQ-7000
ZYNQ
定时器—DT(global timer)全局定时器
ZYNQ
定时器——DT(globaltimer)全局定时器/***********************************************************************
Ta o
·
2020-07-06 03:00
ZYNQ-7000
PYNQ例程一:1.3 PYNQ Overlays
Xilinx®
Zynq
®AllProgrammabledevice是基于ARM®Cortex®-A9双核处理器(简称处理系统或PS)集成FPGAfabric(简称可编程逻辑或PL)的SOC。
桐桐花
·
2020-07-06 03:32
PYNQ
PYNQ例程一:1.2深入学习LED、按钮、开关
SignalNamePLPINBTN0D19BTN1D20BTN2L20BTN3L19LEDs这四个单独的LED是阳极连接到
Zynq
PL通过330欧姆电阻.将逻辑高度应用于适当的引脚将打开LED。
桐桐花
·
2020-07-06 03:32
PYNQ
ZCU104开发板:开发板介绍1
简介嵌入式视觉低成本(EVLC)开发套件使汽车,AR/VR,无人机,机器视觉和工业视觉开发人员能够在
Zynq
®UltraScale+™MPSoCXCZU7EV-2FFVC1156器件上构建设计原型和测试他们的设计
成电一枝花
·
2020-07-06 03:44
FPGA学习
verilog中case使用及资源消耗
分析:由于当前使用的
zynq
是6输入的lut,设计一个较简单的12bit独热码转换为4bit的二进制。根据如下代码可以知道每一个bit都可以用一个lut解决问题。
Rddd
·
2020-07-06 03:58
FPGA
ZYNQ
中ARM架构简析(1)——Cache和Branch Prediction
zynq
7000系列作为xilinx公司最具性价比的SOC系列,在消费市场大受欢迎。
Rddd
·
2020-07-06 03:58
ARM
ZYNQ
CACHE
BRANCH
PREDICTION
GPIO的同步性约束
测试环境:
ZYNQ
7020的黑金开发板测试过程:代码:modulegpio_jitter_test(inputclk_osc,//50Moutputld_0,outputld_1,outputld_2)
Rddd
·
2020-07-06 03:58
FPGA
ZYNQ
ZYNQ
-实现PL和PS端的协调设计
学习内容建立BD工程关联LED和SW进行PS和PL端的协同设计开发环境vivado、sdk开发板:zedboard、PYNQ-Z2STEP1:BD设计和上次的工程类似这里的话不在重复,大家新建BD后进行添加
ZYNQ
7
Vuko-wxh
·
2020-07-06 03:56
#
ZYNQ
Zynq
MPSoC翻译-A02FPGAs,
Zynq
和
Zynq
MPSoC
2.FPGAs,
Zynq
和
Zynq
MPSoC!文章目录2.FPGAs,
Zynq
和
Zynq
MPSoC!
chono001
·
2020-07-06 03:25
Zynq
MPSoC
嵌入式
Zynq
MPSoC翻译-01简介
1简介文章目录1简介1.1为什么要研究这些1.2Xilinx的SoC产品的发展-简介
Zynq
MPSoC全称Multi-ProcessorSystemonChip(MPSoC)。单芯片集成多处理器系统。
chono001
·
2020-07-06 03:25
嵌入式
Zynq
MPSoC
zynq
下emmc 加入文件系统
暂时不清楚是不是
zynq
下ps接口sdio是不是不支持中断模式的操作。由于ucos下自带的文件系统不支持emmc的读写。所以只能使用其他的文件系统对emmc进行读写操作。
challengewxg
·
2020-07-06 02:41
31
zynq
PL中断PS的原理和是实现
知识点:一、PL中断PS的概况。中断是一种外设通过打断正在进行CPU处理的程序,而立即执行中断服务程序,来实现外设与处理器之间的深度耦合方式。我们再回头再看看外设U585。这里看到虚框内的PL部分可以通过SPI这部分,产生中断,最终可以通过ICD灵活分配到两个处理器上。每一个中断源或者一组中断源都对应一个中断ID,处理器运行程序通过ID号来区分是哪个具体中断源产生的中断,UG585列出了中断源与中
xl@666
·
2020-07-06 02:17
zynq
2019.9.4 Xilinx FPGA
Zynq
petaLinux 保留内存并制作BOOT.BIN、uimage 及文件系统
本文参考:https://xilinx-wiki.atlassian.net/wiki/spaces/A/pages/18841683/Linux+Reserved+Memory如有错误之处还请不吝赐教!软件版本:Vivado2018.2,petalinux2018.2,Ubuntu16.041、安装petalinux2018.2和Vivado2018.2petalinux安装教程:https:/
Kang.lee
·
2020-07-06 02:12
FPGA
嵌入式linux
2020.5.20 Xilinx FPGA
Zynq
DMA驱动
PL端参考本文:http://www.fpgadeveloper.com/2014/08/using-the-axi-dma-in-vivado.htmlhttps://blog.csdn.net/qq_20091945/article/details/70194026github:*使用vivado2018.2,linaro15.4,设备树卡一半内存,设置一半留给操作系统,一半留给FPGA做共享
Kang.lee
·
2020-07-06 02:12
pynq
FPGA
嵌入式linux
2018.9.1 初识FPGA --xilinx
zynq
为例
–文中参考xilinxdatasheet以及百度百科,如有错误之处还请不吝赐教!1.什么是FPGAFPGA(Field-ProgrammableGateArray),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。2.FPGA内部
Kang.lee
·
2020-07-06 02:41
FPGA
ZYNQ
AXI4(AXI-full)总线学习(二) 建立仿真
1.简述使用vivado自定义封装axi-fullmasterIP,同时也封装一个slaveIP方便仿真观察信号。2.封装IP1)打开vivado,进行如下操作2)选择axi选项3)改下名字4)选择full类型,选择Master,点击next5)最后默认选择将IP添加到IP库,现在不用编辑。6)slave的和上面一样流程,记得改名,最后设置如图默认。3.建立bd工程过程我就不说了,大家应该都会。4
宏强子
·
2020-07-06 02:49
zynq学习记录
zynq
axi
总线
vivado自定义axi
IP
zynq
FPGA 的双目视觉毕业设计(二)之高精度 棋格标定板的制作
1.简述双目对标定板要求很高,精度不好,标定数据就有很大问题,最后双目效果肯定很差。俗话说得好,欲善其事,必先利其器。某宝有高精度标定板售卖,但是价格很高,对于个人几百很难承担,所以就要自己做。刚开始是打印图片,打印出来全是虚边,根本不能用,后面想到自己手画(很天真的想法),也不行,不管是用黑色墨水还是马克笔,边缘还是用虚边,纸是会浸染。后来老师说CAD图纸可以,突然人就豁然开朗,还是老师厉害。后
宏强子
·
2020-07-06 02:49
双目视觉
毕业设计
zynq
SD卡写入摄像头图像(图片格式)
1.简述由于
zynq
arm自带SD接口,而且有现成的API,不会像纯FPGA逻辑实现简单很多。我也是利用PS端SD卡接口实现摄像头图像写入SD卡,方便我后面导入matlab使用。
宏强子
·
2020-07-06 02:49
zynq学习记录
ZYNQ
--从入门到起飞--AXI总线接口分析(LITE)
在
ZYNQ
中有支持三种AXI总线,拥有三种AXI接口,当然用的都是AXI协议。
ZKERK
·
2020-07-06 02:16
ZYNQ
P2中
ZYNQ
的PS控制PL端LED
第一个
ZYNQ
的实验,用于熟悉开发环境和板卡,通过GPIO控制LED,由于P2在ps端没有LED,所以需要通过axi总线控制PL端LED。
LYC_0504
·
2020-07-06 02:34
ZYNQ
PYNQ2之
ZYNQ
的PS读写DDR
1、前期准备和前面的不一样这里需要用到DDR,所以需要在PS中正确配置DDR,这也是看别人zedboard板卡教程自己却一直实行不了的原因。问题一:串口打印问题首先是串口驱动问题,网上下载驱动,安装一直提示未正确安装驱动,设备工作不正常。解决方法:板卡接上电脑,开机,然后联网,打开360驱动大师,然后会出现一个未安装驱动的USB设备,然后点击安装驱动,有时候可能需要反复安装多个驱动,直到提示正确安
LYC_0504
·
2020-07-06 02:03
ZYNQ
ZYNQ
_SDK报错解决_"AP transaction error, DAP status f0000021"
ZYNQ
_SDK报错解决_"APtransactionerror,DAPstatusf0000021"前言思路定位解决总结前言最近调试时反复遇到的一个问题,开发板是PYNQ_Z2,win10系统下Vivado2018.2
今天没喝水
·
2020-07-06 02:20
pynq
zynq
基于
ZYNQ
的嵌入式学习笔记二(7段数码管显示我的生日)
一、七段数码管电路原理:从图可知要让某个数字亮起必须满足两个逻辑条件:1.对应的LED_SEL必须为’0’;2.代表对应笔画的LEDX_BUSX必须为’1’;例如需要最左边的数码管亮起数字0,则首先必须让LED_SEL0为’0’,然后LED0_BUS上对应的8位二进制数应该为”00111111”,换算成16进制就是0x3F。因此在3个8位总线上LED0_BUS输出0x3F,LED1_BUS输出0,
万万VV
·
2020-07-06 02:12
基于
ZYNQ
的嵌入式学习笔记七(HSL设计基本刷新显示)
一、简介HLS——HighLevelSynthesis高等级综合。HLS主要应用:在于某些算法工程或软件工程师尽管学习了HDL(HardwareDescriptionLanguage),但由于对硬件理解不够,仍然无法熟练掌握硬件编程。而想采用机器学习的很多算法,把他们映射到FPGA上,高等级综合可以把C/C++转换为硬件电路,在使用时通过添加IP的方式,CPU只需调度,由硬件完成计算。例如高清的图
万万VV
·
2020-07-06 02:12
Xilinx
ZYNQ
GPIO INTC学习笔记
GPIO中断1、中断ID:2、中断设备初始化:首先来看已经封装好的两个设备的结构体:在SDK中,对于每一个外设,如gpio、spi、timer、intc、tft等等,都提供了三种层次的驱动函数,无论在哪一种层次上编程都应该能实现期望的功能。最低层次是,只提供了读写寄存器的函数,函数参数需要外设地址、寄存器偏移地址、掩码等。当然也提供了寄存器偏移的宏变量,与gpio的数据手册中的寄存器描述是一致的。
万万VV
·
2020-07-06 02:12
基于
ZYNQ
的嵌入式学习笔记四(矩阵键盘实现电子琴)
本次要实现的是利用
ZYNQ
-7000板子上自带的16个矩阵键盘来实现每按一次发出一个音符的声音,从而实现电子琴的效果。
万万VV
·
2020-07-06 02:12
CNN在
ZYNQ
上的实现
ZYNQ
简介
ZYNQ
系列是Xilinx推出的高端嵌入式SoC,其在片上集成了ARM处理器和FPGA。
ZYNQ
与传统的嵌入式CPU相比,具有强大的并行处理能力。
W,Haixin
·
2020-07-06 02:39
FPGA与硬件加速
ZYNQ
平台软硬件协同设计总结
我们的参赛作品是基于
ZYNQ
的视频总结与检索系统,由于视频摘要与视频总结中运用了大量的图像处理算法,而大部分图像处理算法需要处理二维数据,对于实时性要求高的系统,顺序运行的CPU难以胜任,这时有两种选择
weixin_38848977
·
2020-07-06 02:07
技术
Xilinx的
Zynq
系列,ARM和PL通过DMA通信时如何保证DDR数据的正确性。
使用
ZYNQ
或者MPSoC的好处是可以通过PL逻辑设计硬件加速器,对功能进行硬件加速。加速器和ARM之间的交互信息一般包含自定义加速指令传递、待计算数据以及计算结果。
拾贝壳的大男孩
·
2020-07-06 02:56
FPGA设计总结
SOC
玩转PYNQ系列:一、板卡简介与资源整理
本帖最后由枫雪天于2018-12-3110:53编辑非常幸运能够获得这次的试用机会,对Xilinx的
Zynq
系列FPGA心仪已久,正准备趁年关学习一下,与电子发烧友本次发布的PYNQ-Z2试用活动不期而遇
果乐果香
·
2020-07-06 02:39
FPGA学习
ZYNQ
入门(二)-PS(programmable system)端的开发流程
ZYNQ
_PS(programmablesystem)端的开发流程文章目录
ZYNQ
_PS(programmablesystem)端的开发流程新建工程添加system的ip-core添加
zynq
7ProcessingSystemip
hhhhorrible
·
2020-07-06 02:44
fpga
DSP
ZYNQ
入门(一)-AXI总线
ZYNQ
_AXI总线文章目录
ZYNQ
_AXI总线AcceleratorCoherencyPort,AXI_ACP(加速一致性接口)HighPerformance,AXI_HPGeneralPort,AXI_GPaxi_interconnectchannelprotocolsummaryAXI
hhhhorrible
·
2020-07-06 02:01
DSP
fpga
ZYNQ
学习之UART中断库函数解读
通用异步收发传输器(UniversalAsynchronousReceiver/Transmitter),通常称作UART。百度百科原理介绍:https://baike.baidu.com/item/UART/4429746?fr=aladdin1.初始化函数:XUartPs_CfgInitialize(UartInstPtr,Config,Config->BaseAddress);首先是对结构变
Bronceyang131
·
2020-07-06 01:40
学习笔记
ZYNQ
中断
ZYNQ
学习笔记——AXI_GPIO
AXIGPIO触发中断,控制PS端的LED亮灭/**main.c**Createdon:2020年3月12日*Author:*/#include"xparameters.h"#include"xgpiops.h"#include"xgpio.h"#include"xil_exception.h"#include"xscugic.h"#include"xil_printf.h"#include"sl
Bronceyang131
·
2020-07-06 01:40
学习笔记
ZYNQ
ZYNQ
_QSPI_FLASH烧写教程
1.在BLOCK上的
ZYNQ
system的MIOConfigure添加QuadSPIFlash部分,注意一定要勾选Feedbackclk;2.Clockconfigure中的设置QSPI时钟,就把它设置为
Bronceyang131
·
2020-07-06 01:40
ZYNQ
Zynq
Net解析(六)内存的实现
背景:在
zynq
Net项目之中,程序到底如何分配DRAM上的地址作为globalMemory。以及如何分配相应程序的内存。
祥瑞Coding
·
2020-07-06 01:24
FPGA
机器学习
c/c++
zynqNet
vivado设计一:建立第一个入门工程(基于zybo)
vivado设计一:建立第一个入门工程(基于zybo)0赞发表于2014/6/1723:03:25阅读(8777)评论(4)软件:vivado2013.4电脑:xp系统硬件:zybo(基于xilinx的
zynq
weixin_34321977
·
2020-07-06 01:27
Zynq
-7000 FreeRTOS(二)中断:PL中断请求
总结
Zynq
-7000的PL发送给PS一个中断请求,为FreeRTOS中断做准备。UG585的P225显示了系统的中断框图,如下图所示。
weixin_34279184
·
2020-07-06 01:31
Xilinx
Zynq
-7000嵌入式系统设计与实现 学习教程(1)
学习资料下载地址:http://www.edawiki.com开篇体会;Xilinx的
ZYNQ
系列FPGA是二种看上去对立面的思想的融合,ARM处理器的串行执行+FPGA的并行执行,着力于解决大数据处理
weixin_34224941
·
2020-07-06 00:38
PYNQ = Python +
ZYNQ
——
ZYNQ
部分功能的Python化
PYNQ优点:1、Python用于
ZYNQ
开发,Python库和FPGA硬件库可以直接调用,极大加快开发进程、缩短开发周期、降低开发难度,更方便、快捷;2、用PYNQ开发,当Python有更加有效的可用库时
weixin_34097242
·
2020-07-06 00:10
嵌入式:一文看懂ASIC和FPGA的区别
FPGA流派的代表公司如Xilinx主推的
Zynq
平台,而ASIC流派的代表公司有Movidius。两大流派各有长短,下面让小编来细细分说。FPGA——现场可编程门阵列ASIC具有高性
weixin_34021089
·
2020-07-05 23:29
上一页
27
28
29
30
31
32
33
34
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他