E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Zynq(ARM+FPGA)
Vivado清理和压缩工程的方法
ISE在支持老版本器件的基础上,目前也支持7系列/
ZYNQ
的设计,但是效率不能和Vivado相比。关于vivado的基本使用这里不多说,主要把一些问题点整理成“错题集”,把一些小技巧进行归纳。
长弓的坚持
·
2020-07-15 09:32
FPGA开发
vivado + zedboard 初体验
/29/3876683.htmlvivado:2017.1(下载地址:https://www.0daydown.com/04/731603.html)zedboard:AES-Z7EV-7Z020-G
Zynq
韩荆宇
·
2020-07-15 07:18
嵌入式
VIVADO2017.4无法下载QSPI解决方案
(1)“指定fsbl”文件修改根据文档说明,从VIVADO2017.3版本开始,Xilinx官方为了使
Zynq
-7000和
Zynq
UltraScale+实现流程相同,在QSPIFLASH使用上做了变化,
Huskar_Liu
·
2020-07-15 07:41
vivado
zynq
在线逻辑分析仪的使用
1、添加调试用IPCOREILA针对上图的BD设计文件,我们现在要掌握一些调试方法,方便后面在开发过程中用到问题进行调试和仿真。Step1:单击“+”,添加ilaCORE的IP。Step2:双击打开ILACOREStep3:双击打开ILACORE,进行如下配置,设置结束点击OK。GeneralOptions设置:选择Native;NumberofProbes:1SampleDataDepth:10
xl@666
·
2020-07-15 06:05
zynq
2019.6.17 Xilinx FPGA
Zynq
DMA驱动 Linux测试
PL端参考本文:http://www.fpgadeveloper.com/2014/08/using-the-axi-dma-in-vivado.htmlhttps://blog.csdn.net/qq_20091945/article/details/70194026github:*使用vivado2018.2,linaro15.4,设备树卡一半内存,设置一半留给操作系统,一半留给FPGA做共享
Kang.lee
·
2020-07-15 06:33
FPGA
嵌入式linux
2019.9.10 Xilinx FPGA
Zynq
通过FPGA Manager加载比特流
使用/dev/字符设备加载比特流本文参考:https://xilinx-wiki.atlassian.net/wiki/spaces/A/pages/18841750/Solution+
Zynq
+PL+
Kang.lee
·
2020-07-15 06:02
FPGA
【原创】
zynq
-7010下运用I2C总线完成对LSM303D传感器的数据读取
介绍这是本人第一次写博客,我的毕设在用FPGA去读取LSM303D传感器的中的三轴的磁场强度数据,这也是我第一次用
zynq
-7010板子,第一次接触Vivado,我用了将近两个月的时间摸索,中间经历了很多失败的尝试
Tyc_小胖
·
2020-07-15 06:22
ZYNQ
Vivado设计二:
zynq
的PS访问PL中的自带IP核(基于zybo)
双击,
ZYNQ
7ProcessingSystem下面的就和设计一中有一些不一样了:选择PS-PLConfiguration,EnableM_AXI_GP0interface选择General,EnableClockR
weixin_34381666
·
2020-07-15 05:39
Zynq
-7000 FreeRTOS(一)系统移植配置
软件版本:VIvadoHLx2018.2从FreeRTOS的官网中下载源代码:https://www.freertos.org/a00104.html图:FreeRTOS的官网上图中,点击能支持的MCU,找到Xilinx的,如下图:图:SupportMCUs支持Xilinx的页面可以看到,支持的工具是GCC(后面我们保留源码文件夹就只保留GCC的就OK。)。我下载的是v10.0.0的版本(因为在2
weixin_34116110
·
2020-07-15 05:47
Vivado如何使用命令行创建工程
新版使用bat文件启动vivado创建
zynq
工程。每次只需修改bat中的路径,tcl脚本路径无需修改。修改完成直接双击bat执行即可。假定存在如下目录:F:\project\Deve
weixin_30951231
·
2020-07-15 04:08
ZedBoard学习(5)-ZedBoard和System Generator
Zynq
中包含了一个FPGA内核和两个Cortex-A9内核,尽管功能十分的强大,又非常的时髦,但是本质上讲和之前Xilinx的FPGA硬核PowerPC没什么区别,无非是PowerPC换成了更加有前景的
weixin_30872671
·
2020-07-15 03:04
(转) 使用vivado创建工程 1
Whenwehavecompletedlab1,wewillknowhowtodothefollowing:CreateanewprojectinVivadotargetingthe
Zynq
ZedboardAddane
weixin_30807677
·
2020-07-15 03:04
Zedboard学习(三):PL下流水灯实验 ...
zynq
系列FPGA分为PS部分和PL部分。PL:可编程逻辑(ProgarmmableLogic),就是FPGA部分。
メイ
·
2020-07-15 03:27
Xilinx
zynq
-7000系列FPGA移植Linux操作系统详细教程
Xilinx
zynq
-7000系列FPGA移植Linux操作系统详细教程一:前言最近手上压了一块米联客的Miz7035,一块xilinx
zynq
-7000系列的开发板,想着正好学习一下linux在ARM9
weixin_30653023
·
2020-07-15 03:52
如何单独打开Xilinx SDK项目工程
URL:http://www.cnblogs.com/dragen/archive/2013/05/28/3103720.html对于一个
ZYNQ
的项目,我们在根目录下有如下文件:PROJECT.cachePROJECT.dataPROJECT.sdkPROJECT.srcsPROJECT.ppr.PPR
公孙璃
·
2020-07-15 02:36
Zynq学习笔记
(一)zedboard点亮LED流水灯(PS+PL)
2.添加
zynq
的IP,然后自动连线。因为要访问LED,所以要添加AXI的IP(因为PS和PL之间的通信是通过AXI总线实现的),这些步骤其相当于配置一个CPU。
wahahaguolinaiyou
·
2020-07-15 02:52
zedboard
zynq
7020不使用xSDK的简单开发
本文主要介绍如何在不使用sdk的情况下进行
zynq
7020的编程。本实验为点亮一盏LED灯,使用MIO0引脚。废话不多说,开始正题。本文使用正点原子启明星
zynq
7020开发板进行开发。
110本源
·
2020-07-15 01:54
Kconfig是了解Petalinux配置参数的极好文件
文件位置:文件内容:mainmenu“misc/configSystemConfiguration”configSUBSYSTEM_TYPE_LINUXbooldefaultyselectSYSTEM_
ZYNQ
MPconfigSYSTEM_
ZYNQ
MPbool
嵌入式领域
·
2020-07-15 00:28
Ubutun
FPGA
Linux
Zynq
在Linux下的开发
Zynq
在Linux下的开发转载2017-03-2820:26:45转自:http://blog.sina.com.cn/s/blog_b35897360102x5lu.html注:在此介绍
Zynq
Linux
ReStart_11
·
2020-07-14 23:02
ZYNQ
zedboard(
zynq
XC7Z020)入门实验之PS_GPIO的使用(MIO)
本人开发环境(其他
zynq
开发环境也可以的):WIN7;ISE14.4(14.1以上就可以);Zedboard开发板;
zynq
里含有双核cortex-a9,那么如何使用arm自带的GPIO口而不通过AXI
tianhen791
·
2020-07-14 23:45
zynq
zynq
u-boot配置
比如:dadi@wellav:~/dadi/hevc_workspace/kernel/u-boot-xlnx-xilinx-v2014.4$catinclude/configs/
zynq
_zed.h/
tea1896
·
2020-07-14 23:11
xilinx-zynq系列开发
嵌入式linux
ZYNQ
MPSOC Xilinx SDK 编译器选项 (extra_compiler_flags extra compiler flags 选项含义)
最近参考xapp1078实现
ZYNQ
AMP模式双核运行(
ZYNQ
AMP模式双核运行视频教程:https://www.ixigua.com/i6836328174431765005/),需要设置USE_AMP
tech06
·
2020-07-14 23:11
MYIR-
ZYNQ
7000系列-zturn教程(1)-从新建工程到下载bit文件
开发板环境:vivado2017.1,开发板型号xc7z020clg400-1(工程末尾提供了工程源代码大家可以去网盘下载)Step1点击File->NewProject新建一个vivado工程点击Next填写工程名和工程保存路径点击Next点击Next点击Next按下图填写Package为clg400,Speedgrade为-1,点击Next点击Finish,完成vivado创建已经创建好的vi
虚无缥缈vs威武
·
2020-07-14 23:05
ZYNQ7000
在
ZYNQ
-ZEDBOARD上搭建LINARO文件系统
在
ZYNQ
-ZEDBOARD上搭建LINARO文件系统本文记录如何在ZEDBOARD上搭建LINARO文件系统,目前还不支持HDMI输出,只能够在串口打印下测试,由于修改了默认的RAMDISK文件系统,
sss10_leon
·
2020-07-14 23:18
vivado+zedboard之流水灯
正文:本文将分为三个部分:1.使用VivadoIDE创建一个工程,并构建一个
Zynq
嵌入式处理系统2.在上述基础上,将完成后的硬件导入到SDK中进行
smilencezq
·
2020-07-14 22:02
zedboard
vivado
petalinux编译
zynq
的linux
source一下petalinux的环境使用petatlinux建立工程,petalinux-creat--typeproject--template
zynq
--new文件名就会在当前目录先建立文件名的文
summer_8989
·
2020-07-14 22:58
zynq
ZYNQ
Vivado address editor
可以为每个从总线接口定义一个存储器映射,它由一个或多个地址块,存储区和子空间映射元素组成。可以通过从属接口访问存储器映射。映射总线从站为总线的地址空间贡献的内存。下表描述了寻址上下文中常用的术语。重要的是要熟悉这些术语,因为IPIntegrator标记的任何与寻址相关的消息都应使用这些术语。理解这些术语将有助于采取适当措施来解决所有相关问题。BusInterfaceIP与总线的接口。通过将总线接口
shinn476391300
·
2020-07-14 22:02
zynq
petalinux编译用户自定义系统
Design Flow Step Tool/Workflow Hardware Platform Creation VivadoCreate PetaLinux Project petalinux-create -t projectInitialize PetaLinux Project
shichaog
·
2020-07-14 22:54
玩转
Zynq
连载21——Vivado中IP核的移植
特权同学玩转
Zynq
连载21——Vivado中IP核的移植1概述Vivado标准IP核的移植可谓简单至极。
ove学习使我快乐
·
2020-07-14 21:43
ZYNQ
的学习记录 - SOC(2.5) SDK库函数
打开SDK后,新建一个空的工程。工程建完后可以找到bsp文件夹:在bsp文件夹中的libsrc中可以看到xilinx给我提供的官方库函数,找到gpiopo文件夹:文件夹内有gpio控制的、初始化的、中断的等等。我们可以打开xgpiops.h,里面有所有gpio函数的声明点击一个函数,SDK会自动弹出函数的声明、含义以及其内部各参数的作用:下面新建C文件:注意新建文件需要添加.c后缀伪代码如下:#i
全栈程序汪
·
2020-07-14 19:54
学习记录/随笔
FPGA/Verilog语言
ZYNQ
-裸PS工程调试以及固化流程
zynq
IP需要配置的几项:1.PS输入时钟2.CPUPLL时钟3.PLFabricClocks-FCLK_CLK0:100MHZ这个时钟可以用于提供给PLL使用4.PS内存配置(DDR控制器配置)5.
哈塞给,套离开套
·
2020-07-14 19:17
ZYNQ
PYNQ初体验--AXI_GPIO实验
PYNQ上跑的一个AXI_GPIO小例程PYNQ简介PYNQ是什么PYNQ是一个新的开源框架,使嵌入式编程人员能够在无需设计可编程逻辑电路的情况下即可充分发挥Xilinx
Zynq
AllProgrammableSoC
来不及了,快上车
·
2020-07-14 18:03
PYNQ
02_PYNQ Library详解 - PS与PL接口
可进qq群进行相关Verilog知识交流:1073030956前言USB端口和其他的标准接口可以连接现成的USB和其他外部设备到
Zynq
PS上,并可以通过Python/Linux进行操控。
悟影生
·
2020-07-14 18:40
PYNQ-Z2
ZYNQ
搭建Qt+OpenCV开发环境
开发环境:ubuntu14.04
zynq
7020开发板1、安装交叉编译器1、xilinx开发环境Linux版本的Vivado中的SDK自带交叉编译器,可以选择安装Linux版本的vivado。
第一次遇见你
·
2020-07-14 17:02
传统方式移植linux到
zynq
gcc:petalinux-2017.4自带的u-boottag:xilinx-v2017.1vivado:2017.4downloadu-bootgitclonehttps://github.com/Xilinx/u-boot-xlnxgitcheckoutxilinx-v2017.1注意:github上下载特别慢,可以先clone到gitee,然后从gitee下载快很多。MakfileARCH
qq_21353001
·
2020-07-14 17:38
zynq
ZedBoard--(4)嵌入式Linux下的LED实验(PS + PL)
参考资料:http://www.eefocus.com/binbincool/blog/12-11/288982_736af.html(1)新建
ZYNQ
工程Viva
SEU_MJ
·
2020-07-14 17:18
ZedBoard
ZYNQ
开发_Vivado_裸机开发流程
ZYNQ
开发_Vivado_裸机开发流程文章信息开发环境开发流程文章信息撰写日期2019.07.07完稿日期2019.07.07最近维护2019.07.07本文作者multimicro联系方式multimicro
multimicro
·
2020-07-14 15:23
Zynq
zynq
7000平台UIO驱动的使用
这几天因为一个项目用回了
zynq
7020平台,需要用到PL端的中断,所以考虑使用Linux下的uio驱动。
mr_xiaogui
·
2020-07-14 15:41
linux
Zynq
研发(3)——
Zynq
核心板
项目硬件基于
ARM+FPGA
,因此选择
Zynq
Soc,ARM处理器和FPGA架构紧密集成,比之前分离芯片方便许多。有现成的
Zynq
核心板可以选择,集成了DDR等模块,不用考虑设计核心电路部分。
单片机社区
·
2020-07-14 15:58
Zynq(ARM+FPGA)
zynq
zc706 Linux系统移植笔记
1、uboot源码
zynq
u-bootgithub地址:https://github.com/xilinx2、
zynq
下启动流程3、uboot编译#makedistclean#make
zynq
_zc702
星月夜语
·
2020-07-14 14:51
Linux系统&移植
仿照ZEDboard设计板子调试
后来借了一个原装的下载线,可以识别出server了,但是却找不到target,仔细排查了一遍,发现一个问题:CFGBVS引脚拉低了,在没有写代码的情况下,
Zynq
的功耗就很大,几乎触手就会有点烫的感觉,
水田在奋斗
·
2020-07-14 14:20
Zynq
调试
Vivado HLS(2015.4版本)使用教程(
zynq
7010系列)
1.新建一个项目。第一步:新建第二步:核心算法文件。(可以跳过该步骤)第三步:测试激励文件添加。(可以跳过)第四步:解决方案和开发板型号选择。2.编写程序文件。(一般source文件(.h和.cpp)存到新建的src文件下,testbench文件(.cpp)存放到新建的test文件下。)3.程序编写完成后,进行C仿真(simulation)。出来一个界面,直接默认跳过即可。4.对接口进行约束。第一
liqunhua4413
·
2020-07-14 14:52
vivado-HLS
DMA简介(一)
在
ZYNQ
中,AXIDMA就是FPGA访问DDR3的桥梁,不过该过程受ARM的监控和管理。
lijq94
·
2020-07-14 13:04
zynq
裸机双核启动文件制作
步骤:1.首先在vivadoSDK中分别建立两个工程注意:如上图所示,Core0工程建立时选择ps7_cortexa9_0,Core1工程建立时选择ps7_cortexa9_1完成后如下图所示:2.配置Core1即从核中的BSP文件在下图中画圈处,配置:-DUSE_AMP=13配置Core0和Core1的DDR空间分配通过修改lscript.ld文件中的内容,可以改变在存储器中的执行位置,因为EL
crazyMadKing
·
2020-07-14 13:44
vivado
vivado中TCL的使用
Tcl介绍Vivado是Xilinx最新的FPGA设计工具,支持7系列以后的FPGA及
Zynq
7000的开发。与之前的ISE设计套件相比,Vivado可以说是全新设计的。
kobesdu
·
2020-07-14 13:59
zynq
ZYNQ学习之路
Zynq
-Linux移植学习笔记之31-用户自定义I2C驱动
1、背景介绍板子上通过
ZYNQ
的I2C-0控制器连接了三片DBF芯片和一片Ti的226测功耗芯片,示意图如下:如上图所示,三块DBF芯片的I2C地址分别为2,4,8,Ti226芯片的I2C地址为0x40
Felven
·
2020-07-14 12:46
Felven在职场
Zynq
-Linux移植学习笔记之13-i2c驱动配置
1、背景介绍板子上通过I2C总线与
zynq
相连的是三片1848如上图所示,
zynq
通过I2C总线与3片CPS-1848交换芯片相连,3片1848芯片的I2C地址分别为2,4,8.目前
zynq
上linuxI2C
Felven
·
2020-07-14 12:46
Felven在职场
Zynq
-Linux移植学习笔记之14-RapidIO驱动开发
在对
zynq
进行linux驱动开发时,除了需要针对
zynq
内ARM自带的控制器适配驱动外,还需要对
zynq
PL部分的IP核进行驱动开发。
Felven
·
2020-07-14 12:15
Felven在职场
Zynq
-Linux移植学习笔记之五-rootfs配置
这一篇讲一讲
zynq
移植linux操作系统时需要使用的rootfs1、rootfs简介rootfs用于生成linux启动时ramdisk.image,其和devicetree,linux-kernel产生的
Felven
·
2020-07-14 12:14
Felven在职场
国产
ZYNQ
Linux开发环境搭建步骤
1、背景介绍目前国产
ZYNQ
采用的是复旦微电子的FMQL系列,该FMQL系列中两款芯片中FMQL10S400对标的Xilinx的7010,FMQL45T900对标的是Xilinx的7045。
Felven
·
2020-07-14 12:14
Felven在职场
上一页
23
24
25
26
27
28
29
30
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他