E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Zynq®
米尔基于
Zynq
-7010/20开发平台工业网关设计应用
随着工业物联网的飞速的发展,5G时代的到来,工业控制系统在生产领域应用越来越广泛,工业物联网为未来工业控制系统灵活性和可扩展性的需求提供了支持。工业物联网使我们的生产数据可以进行规模化集中存储,并利用高速采集、云计算等技术对这些大数据进行分析、挖掘,进而优化生产效率。工业网关是跨系统互联的桥梁,对接口的类型和数量要求多样化,对设备的可靠性、处理性能、信息安全等要求高,而一般的MCU芯片解决方案已经
Jason_zhao_MR
·
2023-11-10 21:37
zynq
嵌入式硬件
芯片
物联网
ZYNQ
_project:key_breath
[Synth8-327]inferringlatchforvariable'led_breath_reg'["C:/Users/warrior/Desktop/
ZYNQ
/pl/key_breath/rtl
warrior_L_2023
·
2023-11-10 13:57
正点原子领航者7020
fpga开发
AD9371+
ZYNQ
结构中JESD204B IP核的AXI_STREAM接口数据结构
以fpga端的rx为例:
ZYNQ
jesd204b中rx的axi_stream接口的位宽n与配置的LANE数量L有关,n=32L,如下图所示(L为2):去解析rx_tdate的数据时需要参考AD9371的
哈塞给,套离开套
·
2023-11-09 20:58
ZYNQ
fpga开发
FPGA配置采集AR0135工业相机,提供2套工程源码和技术支持
前言免责声明2、AR0135工业相机简介3、我这里已有的FPGA图像处理解决方案4、设计思路框架AR0135配置和采集图像缓存视频输出5、vivado工程1–>Kintex7开发板工程6、vivado工程1–>
Zynq
7100
9527华安
·
2023-11-09 09:25
菜鸟FPGA图像处理专题
fpga开发
AR0135
Ubuntu 20.04 安装STM32开发环境 (Ubuntu+STM32CubeMX + Vscode+Makefile+Openocd)
小记:最近在学习I.MX6U和
Zynq
比较多,又都是在linux系统下,然后又不想丢下STM32单片机,所以就想到了可不可以在Ubuntu操作系统中编写STM32的代码,来替代Win操作系统中MDK编译器的功能呢
NoahPan333
·
2023-11-09 07:01
#
STM32
DEBUG
vscode
stm32
ubuntu
ZYNQ
petalinux设置固定IP地址
背景:
zynq
petalinux在开机自启动以后ifconfig设置ip,然后运行应用程序;如果设备没有串口且程序在启动过程中用Wireshark抓取不到信息,这时,就要使用固定IP地址进行测试了。
Alex-L
·
2023-11-08 22:21
Ubuntu
ZYNQ
_project:key_led
条件里是十进制可以不加进制说明,编译器默认是10进制,其他进制要说明。实验目标:模块框图:时序图:代码:`include"para.v"modulekey_filter(inputwiresys_clk,inputwiresys_rst_n,inputwire[`key_length-1:0]key_in,outputreg[`key_length-1:0]key_flag);reg[`key_l
warrior_L_2023
·
2023-11-08 20:38
fpga开发
ZYNQ
_project:key_beep
通过按键控制蜂鸣器工作。模块框图:时序图:代码:/*1位按键消抖*/modulekey_filter(inputwiresys_clk,inputwiresys_rst_n,inputwirekey_in,outputregkey_flag);//参数定义parameterMAX_CNT_10MS=500_000;localparamIDLE=4'b0001,FILTER_UP=4'b0010,S
warrior_L_2023
·
2023-11-08 20:36
正点原子领航者7020
fpga开发
Zynq
-linux PL与PS通过DMA数据交互
一、目标在米尔科技的z-turn板上,采用AXIDMA实现
zynq
的PS与PL数据交互。
天使之猜
·
2023-11-08 11:15
zynq
DMA
PL-PS数据交互
ZYNQ
linux驱动
Xilinx 产品制程工艺
B–28nm供货至2035年spartan-7\artix-7\kintex-7\virtex-7\
Zynq
™7000SoC工艺节点上的持续创新使新器件能够以更低的功耗在整个产品系列中实现最佳性能,以满足关键应用的要求
hcoolabc
·
2023-11-08 08:46
FPGA
fpga开发
基于
Zynq
的GNULinux在线编译调试记录
--201712281、实验环境硬件环境:联想ThinkPadE430(内存加到10G)、显示屏×2、VGA线×1、HDMI线×1、鼠标×2、键盘×1、USB分线器×1、ZedBoard开发板套件×1、AD-FMCOMMS2-EBZ×1、网线×1、SD卡×1。windows软件环境(E430运行软件):Window7、VMwareWorkstationPro12、串口调试助手、Win32DiskI
weixin_30362233
·
2023-11-08 07:20
运维
开发工具
c/c++
ZYNQ
_project:led
本次实验完成:led流水间隔0.5s闪烁间隔0.25s。名词解释:analysis分析:对源文件进行全面的语法检查。synthesis综合:综合的过程是由FPGA综合工具箱HDL原理图或其他形式源文件进行分析,进而推演出由FPGA芯片中底层基本单元表示的电路网表的过程。通俗的讲就是将自己的设计映射到FPGA中。Implementation设计实现:加入一些约束文件。然后可以进行后仿真。bitstr
warrior_L_2023
·
2023-11-07 12:48
正点原子领航者7020
fpga开发
linux flash擦除命令,Linux下flash操作读、写、擦除步骤
描述1、背景介绍在板上,
ZYNQ
PL部分通过EMC连接一片NORFLASH,地址空间如下:可以看到NORFLASH的起始地址为0x80000000,这是物理地址,可以把数据存放在以该地址起始的一段区域。
ZH洺
·
2023-11-07 09:16
linux
flash擦除命令
ubuntu挂载共享目录的方法
NFSsudoapt-getinstallnfs-kernel-server配置NFS创建work共享目录:(本人将此文件放在桌面)sudomkdirworksudogedit/etc/exports添加:/home/
zynq
yekui006
·
2023-11-07 08:01
ubuntu
Zynq
简介——FPGA学习笔记<7>
目录一.xilinx
Zynq
UltraScale+MPSoC1.MPSoC简介2.FPGA简介3.MPSoCPL简介(1)可编程输入/输出单元(2)基本可编程逻辑单元(3)嵌入式块RAM(4)丰富的布线资源
switch_swq
·
2023-11-06 04:43
FPGA
学习笔记
fpga开发
学习
笔记
ZYNQ
核心板设计和引脚关系
背景无论是
zynq
,还是FPGA,它们的引脚映射都让人眼花缭乱。比如前期在学习
zynq
时,我硬是不理解EMIO与实际引脚的关系是什么,从而让我觉得苦恼。同时我个人在学习时,总是偏好于先理解低层硬件。
开拓Ktor
·
2023-11-05 15:07
zynq
fpga开发
基于上海复旦微电子FMQL20S400的全国产化核心模块
该款核心板的主芯片兼容XILINX的
ZYNQ
7010或
ZYNQ
7020系列FPGA。核心板上布了DDR3SDRAM、EMMC、SPI
测试专家
·
2023-11-05 13:30
国产化
fpga开发
基于C6657+
ZYNQ
7045的DSP+ARM+FPGA主控板设计方案
评估板规格书1评估板简介2典型应用领域3软硬件参数4开发资料5电气特性6机械尺寸7技术服务8增值服务1评估板简介基于TIKeyStoneC66x多核定点/浮点DSPTMS320C665x+Xilinx
ZYNQ
7045FPGA
深圳信迈科技DSP+ARM+FPGA
·
2023-11-04 20:21
ZYNQ
fpga开发
C6657
ZYNQ7045
基于
ZYNQ
wifi方案实现与测试
信迈XM-
ZYNQ
7045-EVM是一款基于Xilinx
ZYNQ
SOC的软件无线电处理平台,该平台采用一片Xilinx的高性能
ZYNQ
系列SOCXC7Z020来实现2路AD9361无线射频信号的收发,SDR
深圳信迈科技DSP+ARM+FPGA
·
2023-11-04 20:51
ZYNQ
ZYNQ
WIFI
Zynq
UltraScale+ XCZU7EV 纯VHDL解码 IMX214 MIPI 视频,2路视频拼接输出,提供vivado工程源码和技术支持
目录1、前言免责声明2、我这里已有的MIPI编解码方案3、本MIPICSI2模块性能及其优越性4、详细设计方案设计原理框图IMX214摄像头及其配置D-PHY模块CSI-2-RX模块Bayer转RGB模块伽马矫正模块VDMA图像缓存VideoScaler图像缓存DP输出5、vivado工程详解PL端FPGA硬件设计PS端VitisSDK软件设计6、工程移植说明vivado版本不一致处理FPGA型号
9527华安
·
2023-11-04 06:02
FPGA解码MIPI视频专题
菜鸟FPGA图像处理专题
fpga
Zynq
UltraScale+
XCZU7EV
VHDL
IMX214
MIPI
ZYNQ
7100+standalone+SD卡(fat32文件系统)
使用的板卡为CRZ01-
ZYNQ
7100,在此进行SD卡配置的总结参考:https://github.com/Xilinx/embeddedsw/tree/master/lib/sw_services/
鹏宝阿加西
·
2023-11-02 16:38
ZYNQ
实验---IQ调制实现SSB PART1
参考文献软件无线电多模式调制解调HDLDigitalUp-Converter(DUC)复信号与IQ调制HackRFOneTI超外差接收与零中频接收一、基本理论 软件无线电中,各种调制信号都是用一种通用数字信号来实现的。采用复数IQ信号结合DAC芯片的实现各种调制。理论上,各种信号都可以用正交调制的方法实现。IQ调制公式如下调制信号的信息都包括()和()内,可以对上式子进行数字化处理IQ调制(复数
伊丽莎白鹅
·
2023-11-02 15:22
ZYNQ学习笔记
学习
fpga开发
ZYNQ
实验 FIFO读写实验(如何平衡跨时钟域的读写)
一、实验介绍基本原理参考文章:
ZYNQ
实验—IQ调制实现SSBPART1,本实验将实现参考文章中的PS-PL间的数据转发功能。
伊丽莎白鹅
·
2023-11-02 15:22
ZYNQ学习笔记
fpga开发
ZYNQ
实验---IQ调制实现SSB PART2
一、前言 本文实验在
ZYNQ
实验—IQ调制实现SSBPART1的基础上进行优化完善。
伊丽莎白鹅
·
2023-11-02 15:17
ZYNQ学习笔记
单片机
嵌入式硬件
Xilinx
zynq
mp VCU使用
参考
Zynq
UltraScale+MPSoCVCUTRD2019.1
Zynq
UltraScale+MPSoCVCUTRD2019.1-VCUTRD:MultiStream
Zynq
UltraScale+MPSoCVCUTRD2019.1
三遍猪
·
2023-11-02 05:34
Xilinx
linux
AD7606/AD7616使
ZYNQ
在能源电力领域如虎添翼,可实现16/32/64通道AD同步采样
1AD7606/AD7616介绍AD7606是ADI公司的16位、8通道同步采样AD芯片,并行采样率高达200KSPS(AD7616是16位、16通道、1MSPS)。在电力线路测量和保护系统中,需要对多相输配电网络的大量电流和电压通道进行同步采样,AD7606是目前电力系统中最常用的ADC采样芯片之一。AD7606片上集成模拟输入箝位保护、二阶抗混叠滤波器、跟踪保持放大器、16位电荷再分配逐次逼近
Tronlong创龙
·
2023-11-02 05:03
能源
fpga开发
嵌入式硬件
嵌入式
arm
【TES720D】青翼科技基于复旦微的FMQL20S400全国产化ARM核心模
该款核心板的主芯片兼容XILINX的
ZYNQ
7010或
ZYNQ
7020系列FPGA。核心板上布了DDR3SDRAM、E
北京青翼科技
·
2023-11-01 07:41
fpga开发
arm开发
图像处理
信号处理
嵌入式实时数据库
架构
Xilinx
Zynq
MP相关
VivadoDesignSuite-HLx版本生产力成倍加速VivadoDesignSuiteHLx版本-加速高层次设计Vivado®DesignSuiteHLx现已提供部分可重配置功能,该功能随VivadoHLDesignEdition和HLSystemEdition免费提供。保修期内的客户可重新生成其许可证,获得该特性。部分重配置可以降价提供给VivadoWebPACK™版本。VivadoHL
hbcbgcx
·
2023-10-31 19:14
FPGA
TI C6000 TMS320C6678 DSP+
Zynq
-7045的PS + PL异构多核案例开发手册(4)
本文主要介绍
ZYNQ
PS+PL异构多核案例的使用说明,适用开发环境:Windows7/1064bit、XilinxVivado2017.4、XilinxSDK2017.4。
Tronlong创龙
·
2023-10-31 19:43
TMS320C6678
案例
嵌入式ARM
软硬件原理图规格资料平台
fpga开发
嵌入式
嵌入式硬件
arm开发
dsp开发
Zynq
UltraScale+ XCZU5EV 纯VHDL解码 IMX214 MIPI 视频,2路视频拼接输出,提供vivado工程源码和技术支持
目录1、前言免责声明2、我这里已有的MIPI编解码方案3、本MIPICSI2模块性能及其优越性4、详细设计方案设计原理框图IMX214摄像头及其配置D-PHY模块CSI-2-RX模块Bayer转RGB模块伽马矫正模块VDMA图像缓存VideoScaler图像缓存DP输出5、vivado工程详解PL端FPGA硬件设计PS端VitisSDK软件设计6、工程移植说明vivado版本不一致处理FPGA型号
9527华安
·
2023-10-31 13:21
FPGA解码MIPI视频专题
菜鸟FPGA图像处理专题
fpga开发
Zynq
UltraScale+
XCZU5EV
VHDL
IMX214
MIPI
ZYNQ
连载01-
ZYNQ
介绍
ZYNQ
连载01-
ZYNQ
介绍1.
ZYNQ
参考文档:《ug585-
zynq
-7000-trm.pdf》
ZYNQ
分为PS和PL两大部分,PS即ARM,PL即FPGA,PL作为PS的外设。
lljwork2021
·
2023-10-30 08:28
ZYNQ
ZYNQ
Linux
FreeRTOS
zynq
/vitis 应用笔记(1)
买了一块
ZYNQ
开发板Z7-NANO,开始了
ZYNQ
开发的苦难之旅。尽管按照厂商提供的开箱检查指南,将image拷贝到sd卡上插入板上后板子工作起来了。但是如何开发应用软件呢?
姚家湾
·
2023-10-29 21:42
fpga开发
ZYNQ
嵌入式硬件
【
ZYNQ
】XDMA PS端配置 -- 第一个“Hello World”
目录前言具体操作1从PL导出.xsa文件2将.xsa文件导入Vitis中3添加中断触发结束补充说明前言上一篇文章主要介绍了PL端XDMA的配置,这篇主要介绍PS端搭建设置具体操作Vivado2020.2与以往的Vivado版本不同需要手动关联.xsa文件,具体流程如下:1从PL导出.xsa文件生成bit文件后,ExportHardware,在这个界面下我们可以看到Vivado2020.2这个版本已
Openharmony初学者
·
2023-10-29 21:11
ZYNQ
fpga开发
模块测试
55_
ZYNQ
7020开发板SDK_下使用Free RTOS
一、实现Vivado工程为"freeos_test"本节开始搭建FreeRTOS实时操作系统运行环境,本实验以FreeRTOSHelloWorld举例,实现两个LED灯以不同的间隔持续闪烁。本实验基于“双核AMP的使用”工程,硬件环境不需要修改。二、新建工程,OSPlatform选择freetos901_xilinx三、选择FreeRTOSHelloworld举例四、生成后如下五、查看main.c
一米八零的昊哥
·
2023-10-29 21:10
ZYNQ嵌入式系统1
ZYNQ
移植使用freeRTOS系统运行程序
ZYNQ
可以移植多种操作系统,freeRTOS,RT-thread,wxworks,linux,UCOSII,这些操作系统可以单独运行,也可以使用openAMP双核模式两两组合运行,也可以和裸机SDK组合
寒听雪落
·
2023-10-29 21:38
操作系统
ZYNQ
FreeRTOS系统使用和固化
相对于复杂的Linux,FreeRTOS等实时操作系统给我们带来更灵活更方便的开发,更直接的和底层FPGA进行交互。1,新建工程,OSPlatform选择freertos901_xilinx2,本实验选择FreeRTOSLwipEchoServer示范3,下载界面设置,run
寒听雪落
·
2023-10-29 21:38
移植FreeRTOS到 Xilinx
ZYNQ
Microblaze IP核
1,运行环境vivado2019.2,win10,
ZYNQ
7000系列2,FreeRTOS官网源码下载https://www.freertos.org/,3,FreeRTOS是一个迷你的实时操作系统内核
寒听雪落
·
2023-10-29 21:38
zynq
-fpga
vitis新建项目时报错failedtocreateplateformforapplicationproject报错报错原因报错anexceptionoccurredwhiletryingtoadddomain.failedtogeneratethebspsourcesfordomain.hsi55-1433报错原因文件名过长。将路径中较长的文件名修改短一点即可。并不是xsa文件有问题,因为viv
街角~云蝎
·
2023-10-29 20:06
fpga开发
ZYNQ
UltraScale+ MPSoC Linux + ThreadX AMP玩法
ZYNQ
UltraScale+MPSoCLinux+ThreadXAMP玩法
ZYNQ
UltraScale+MPSoC与
ZYNQ
7000架构比较目标一.创建Linux1、修改kernel2、修改设备树编译
李易达
·
2023-10-29 20:05
ThreadX
ZYNQ
ThreadX
AMP
ZYNQ
FreeRTOS使用双网口笔记与爬坑
正点原子领航者7020的开发板上有两个网口,想着用起来。上面一个是PS网口,一个是外挂在PL网口。使用vitis版本为2019.2PL网口通过emio挂载在网络控制器1上,PS网口挂载在网络控制器0上。配置串口0。踩坑1:在vivado里面单独配置网络0或者网络1,都能够ping通,但是两个都配置,通过vitis生成tcpclient的例程,初始化的时候在xemac_add函数里面,选择XPAR_
dai410257573
·
2023-10-29 20:33
ZYNQ
网络
嵌入式硬件开发学习教程——基于
Zynq
-7010/7020 系列Xilinx vivado hls案例(matrix_demo、matrix_demo)
前言本文主要介绍HLS案例的使用说明,适用开发环境:Windows7/1064bit、XilinxVivado2017.4、XilinxVivadoHLS2017.4、XilinxSDK2017.4。XilinxVivadoHLS(High-LevelSynthesis,高层次综合)工具支持将C、C++等语言转化成硬件描述语言,同时支持基于OpenCL等框架对Xilinx可编程逻辑器件进行开发,可
Tronlong创龙
·
2023-10-29 20:31
Cortex-A9
Xilinx
Zynq-7000
工业级核心板
嵌入式硬件
硬件工程
arm
fpga开发
linux
ZYNQ
连载04-Vitis创建FreeRTOS工程
ZYNQ
连载04-Vitis创建FreeRTOS工程1.创建工程2.测试程序#include#include"FreeRTOS.h"#include"task.h"staticTaskHandle_ttask1
lljwork2021
·
2023-10-29 20:28
ZYNQ
ZYNQ
Linux
FreeRTOS
瑞芯微RK3399/RK3568+FPGA硬件加速设计方案
FPGA支持
ZYNQ
/A7/K7等,亦支持国产的安路、高云。
深圳信迈科技DSP+ARM+FPGA
·
2023-10-29 17:44
瑞芯微
tensorflow
人工智能
FPGA
PCIE
RK3399
zynq
AXI
AXI总线在
ZYNQ
中有支持三种AXI总线,拥有三种AXI接口,当然用的都是AXI协议。
xifengw
·
2023-10-29 16:51
VIVADO
ZYNQ
vivado 第一个sdk工程
为你创建ps部分,2.
ZYNQ
配置界面说明配置ps和pl的参数总线和外设接口配置2.ps——clk都是固定的引脚,ps需要时钟驱动,其他都是io口。看原理图ps_srstb这些引脚
shabby爱学习
·
2023-10-29 04:52
ZYNQ
fpga开发
集创赛备赛:Robei八角板7020简介
今年集创赛准备参加Robei杯,和队友凑钱买了Robei的
zynq
7020八角板(好小一块就近2000,学生党落泪~)看了官网的资料,感觉不是很详细,于是准备查阅资料自己列一张,方便比赛的时候查阅。
Albert_yeager
·
2023-10-28 12:54
FPGA求学之路
fpga开发
zynq
配置成jtag模式_详细解读
Zynq
的三种启动方式(JTAG,SD,QSPI)
本文介绍
zynq
上三种方式启动文件的生成和注意事项,包括只用片上RAM(OCM)和使用DDR3两种情况。
JJ Ying
·
2023-10-27 16:28
zynq配置成jtag模式
ZYNQ
基础知识
1.
ZYNQ
介绍全称为
Zynq
-7000AllProgrammableSoc1.
Zynq
是赛灵思(Xilinx)推出的新一代全可编程片上系统,将处理器的软件可编程性和FPGA的硬件可编程性完美结合。
FPGA小白758
·
2023-10-27 09:00
#
ZYNQ系列
fpga开发
VIVADO 2017.4烧写QSPI FLASH
开发
ZYNQ
时,在VIVADO2017.4在烧写QSPIFLASH时必须指定FSBL文件,貌似是17.3后新增的特性,指定默认生成的FSBL文件,提示烧写失败。
zkf0100007
·
2023-10-26 22:55
FPGA
Zynq
UltraScale+ XCZU15EG 纯VHDL解码 IMX214 MIPI 视频,2路视频拼接输出,提供vivado工程源码和技术支持
目录1、前言免责声明2、我这里已有的MIPI编解码方案3、本MIPICSI2模块性能及其优越性4、详细设计方案设计原理框图IMX214摄像头及其配置D-PHY模块CSI-2-RX模块Bayer转RGB模块伽马矫正模块VDMA图像缓存VideoScaler图像缓存DP输出5、vivado工程详解PL端FPGA硬件设计PS端VitisSDK软件设计6、工程移植说明vivado版本不一致处理FPGA型号
9527华安
·
2023-10-26 14:10
FPGA解码MIPI视频专题
菜鸟FPGA图像处理专题
fpga开发
Zynq
UltraScale+
XCZU15EG
VHDL
IMX214
MIPI
上一页
2
3
4
5
6
7
8
9
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他