E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
fpga基础学习
【紫光同创国产
FPGA
教程】——(PGL22G第一章)LED流水灯实验例程
www.meyesemi.com)适用于板卡型号:紫光同创PGL22G开发平台(盘古EU22K)一:盘古EU22K开发板简介盘古EU22K开发板共有11个翠绿LED灯,其中1个是电源指示灯(POWER);2个是
FPGA
小眼睛FPGA
·
2024-01-03 06:00
fpga开发
金字塔原理与Python
基础学习
总结
今天继续看了一点书,金字塔原理。不打算继续看完它了,基本的思想我想自己已经get到了。基本讲的就是写文章或者平常讲话要有结构性,有自上而下的逻辑思维过程,如果你有5个以上需要记忆的东西,那么需要把它们分类汇总变成5个以下的点,这样才更容易被记忆。感觉我这个总结很不精准,怎么像豆瓣上的书评一样总结的那么精准呢,是我目前需要学习的重点,毕竟指导思想是有了,实践才能出真知。粘贴豆瓣上人家写的总结1、金字
燕尤心
·
2024-01-03 03:22
CPU/
FPGA
/专用 IC 访问外挂存储器等必须进行时序分析
CPU、
FPGA
(现场可编程门阵列)和专用集成电路(IC)访问外挂存储器时必须进行时序分析的原因是为了确保数据的正确性和系统的稳定性。
手搓机械
·
2024-01-03 02:31
fpga开发
设计规范
【转】为什么
FPGA
难学?是因为你还没搞清背后的根源
经常看到有初学者的提问,本人零基础,想学
FPGA
,求有经验的人说说,我应该从哪入手,应该看什么教程,应该用什么学习板和开发板,看什么书等,希望有经验的好心人能够给我一些引导。
FPGA
到底怎么学呢?
刻一
·
2024-01-02 22:08
随笔
fpga开发
FPGA
——三段式状态机(1)
状态机全称是有限状态机(FiniteStateMachine、FSM),是表示有限个状态以及在这些状态之间的转移和动作等行为的数学模型。状态机可根据控制信号完成预定的状态转换,由组合逻辑电路和寄存器组成,可由状态转换表或状态转换图描述。输出只和当前状态有关而与输入无关成为Moore型状态机,输出和当前状态、输入都有关称为Mealy型状态机。1、状态机标准好的状态机的标准很多,最重要的几个方面如下:
发光中请勿扰
·
2024-01-02 19:44
FPGA学习笔记
fpga开发
FPGA
状态机(FSM)的三段式推荐写法
用一段式建模FSM的寄存器输出的时候,必须要综合考虑现态在何种状态转移条件下会进入哪些次态,然后在每个现态的case分支下分别描述每个次态的输出,这显然不符合思维习惯;而三段式建模描述FSM的状态机输出时,只需指定case敏感表为次态寄存器,然后直接在每个次态的case分支中描述该状态的输出即可,根本不用考虑状态转移条件。本例的FSM很简单,如果设计的FSM相对复杂,三段式的描述优势就会凸显出来。
neufeifatonju
·
2024-01-02 19:44
FPGA
状态机
三段
FPGA
系统性学习笔记连载_Day16【状态机:一段式、二段式、三段式】 【原理及verilog仿真】篇
一、状态机再次给出状态机的示意图:1.1、摩尔型,输出只与状态寄存器的输出状态有关1.2、米粒型,输出不仅与状态寄存器的输出状态有关,还与组合逻辑的输入有关二、一段式、二段式、三段式区别根据状态机的结构,状态机描述方式可分为:一段式、二段式、三段式1.1、一段式整个状态机写到一个always模块里面。在该模块中既描述状态转移,又描述状态的输入和输出。1.2、二段式用两个always模块来描述状态机
ONEFPGA
·
2024-01-02 19:43
fpga开发
学习
【二段式状态机】 fsm 输出打一拍写法
https://blog.csdn.net/ONE
FPGA
/article/details/125297745fsm2processmoduleauto_sell(inputclk,inputrst_n
黄埔数据分析
·
2024-01-02 19:43
fpga开发
再见2023,你好2024
(请看VCR)学习夯实基础、拓展视野kotlin、Java、Android
基础学习
、实践、总结性能优化了解学习底层知识、新领域知识每日刷题沟通输出写写日记,记录想法总结工作产出输出技术文章思考新工作:大厂
青杉`
·
2024-01-02 15:35
年终总结
FPGA
1—ROM存储经千兆以太网口到Qt上位机显示2022-10-23
1.场景:将存储在
FPGA
片上BlockRAM中的图片数据通过网口传输到上位机显示,目标是
FPGA
通过网口发送图片,其大小为1920*1200,位深为8bit,30fps,上位机可以实时显示即可。
晓晓暮雨潇潇
·
2024-01-02 13:49
FPGA积累——小项目
fpga开发
1024程序员节
C1--Vivado配置VS Code文本编辑器环境2022-07-21
文本编辑器有很多选择,例如Notepad、SublimeText、VSCode等,选择一款适合自己的编辑器,有助于养成自己的代码风格并为
FPGA
开发提供极大方便。
晓晓暮雨潇潇
·
2024-01-02 13:48
FPGA积累——基础篇
fpga开发
vivado
E10—10G subsystem Ethernet IP实现万兆以太网上下位机通信
1.简介当前多数PC集成的网卡多数是千兆以太网卡,因此通过介质实现PC与
FPGA
的通信需要使用专用的转接卡,转接卡就是将光介质进来的数据通过PCIE接口传递给CPU,以此实现通信。
晓晓暮雨潇潇
·
2024-01-02 13:46
FPGA积累——基础篇
FPGA
eth
万兆以太网
MySQL
基础学习
: linux系统mysql 密码插件 validate_password安装
1、没有安装mysql密码插件,执行命令:SHOWVARIABLESLIKE‘validate_password%’;2、安装mysql密码插件,执行命令:installpluginvalidate_passwordsoname‘validate_password.so’;3、再次执行:SHOWVARIABLESLIKE‘validate_password%’;4、卸载mysql密码插件,执行命令
玉成226
·
2024-01-02 12:13
【MySQL】
mysql
MySQL
基础学习
: 第一章 数据库概述
一、数据库介绍数据库就是存储、维护和管理数据的仓库。数据库管理系统DBMS就是用来操作维护和管理数据库的大型软件。二、数据库的分类1、关系型数据库Oracle:收费MySQL:免费SQLSERVER:收费hiveTIDB人大金仓(KINGBASE)达梦(dm)dorisoceanbase2、非关系型数据库RedisHbaseElasticsearchInfluxdbks3三、字符集1、介绍众所周知
玉成226
·
2024-01-02 12:43
【MySQL】
数据库
mysql
学习
中科亿海微UART协议
FPGA
(现场可编程门阵列)作为一种灵活可编程的硬件平台,为实现高度定制化的UART通信提供了强大的功能。本文旨在介绍
FPGA
中UART协议的实现原理和技术细节。
小五头
·
2024-01-02 09:48
fpga开发
书籍分享 | 分享一本
FPGA
开发学习书籍
《基于
FPGA
的数字图像处理原理及应用》是一本专注于数字图像处理领域的经典著作。
SteveRocket
·
2024-01-02 06:19
FPGA进阶
书籍
fpga开发
JAVA程序媛编程
基础学习
笔记,方法体与一维数组
Java是一种可以撰写跨平台应用软件的面向对象的程序设计语言。Java技术具有卓越的通用性、高效性、平台移植性和安全性,广泛应用于PC、数据中心、游戏控制台、科学超级计算机、移动电话和互联网,同时拥有全球最大的开发者专业社群。给你学习路线:html-css-js-jq-javase-数据库-jsp-servlet-Struts2-hibernate-mybatis-spring4-springmv
Java小辰
·
2024-01-02 05:30
ArkTS
基础学习
笔记
ArkTS基础基于:HarmonyOS开发者3.1/4.0版本配套的开发者文档,对应API能力级别为API9Release文章目录ArkTS基础基本语法基本语法概述声明式UI描述创建组件配置属性配置事件配置子组件自定义组件自定义组件的基本结构自定义组件通用样式生命周期@Builder装饰器:自定义构建函数装饰器使用说明@BuilderParam装饰器:引用@Builder函数状态管理渲染控制资源访
Glubin
·
2024-01-02 00:03
HarmonyOS开发
学习
笔记
移动
FPGA
使用Verilog图像处理verilator模拟和ice40执行
该项目围绕一个中央图像处理模块image_processing.v展开,该模块可以包含在使用verilator的模拟环境中,也可以包含在ice40Ultraplus
fpga
的top.v中。
亚图跨际
·
2024-01-02 00:50
嵌入式
fpga开发
图像处理
verilog
Verilog视频信号图形显示
FPGA
(iCE40)
您需要一块带视频输出的
FPGA
板。我们将在640x480下工作,几乎任何视频输出都可以在此像素工作。它有助于轻松地对
FPGA
板进行编程并相当熟悉Verilog。
亚图跨际
·
2024-01-02 00:17
嵌入式
FPGA
fpga开发
Verilog
视频信号
正点原子
FPGA
学习笔记1——搭建一个时钟IP核,基于达芬奇开发板 A7
目录实验要求:1.电荷泵锁相环(CPPLL),重要名词:PFD、CP、LF、VCO2.AXI4-Lite协议、DRP接口——动态调整输出时钟频率的作用3.查看时钟输出实验要求:正点原子,利用时钟IP核,得到4个时钟输出:1.电荷泵锁相环(CPPLL),重要名词:PFD、CP、LF、VCO学习文章地址:http://t.csdn.cn/SYGIr2.AXI4-Lite协议、DRP接口——动态调整输出
Sean--Lu
·
2024-01-01 23:52
FPGA开发入门
时钟ip核
fpga开发
数字逻辑与计算机设计实验
FPGA
数字钟(Verilog)
改自wolai笔记
FPGA
数字钟(Verilog)项目源代码已上传至github:houhuawei23/DDCA_2022目录实验9
FPGA
数字钟实验分析:实现思路:硬件支持:硬件描述语言代码编写:1
华仔142
·
2024-01-01 23:52
数字逻辑与计算机设计
fpga开发
FPGA
项目(13)——基于
FPGA
的电梯控制系统
随着EDA技术的发展,
FPGA
已广泛应用于各项电子设计中,本设计即利用
FPGA
来实现对电梯控制系统的设计。
嵌入式小李
·
2024-01-01 23:22
FPGA项目
fpga开发
电梯控制
fpga
加载程序慢_
FPGA
设计经验谈 —— 10年
FPGA
开发经验的工程师肺腑之言
FPGA
设计经验谈——10年
FPGA
开发经验的工程师肺腑之言2014年08月08日作者:friends从大学时代第一次接触
FPGA
至今已有10多年的时间。
张腾岳
·
2024-01-01 23:22
fpga加载程序慢
基于Basys3设计的
FPGA
多功能电子琴
基于Basys3设计的多功能电子琴——复旦大学《数字逻辑基础(H)》2022年秋设计报告文章目录基于Basys3设计的多功能电子琴——复旦大学《数字逻辑基础(H)》2022年秋设计报告一,项目简介1.1项目描述1.2项目背景1.3独立设计声明二,硬件设计思路2.1Basys3开发板2.1.1琴键分配——参考古筝2.1.2模式选择开关2.1.3总体分配图2.2VGA2.3蜂鸣器三,代码编写思路3.1
冯之烨
·
2024-01-01 23:51
fpga开发
FPGA
/数字IC手撕代码8——秒表计数器
深度学习/机器视觉/数字IC/
FPGA
/算法手撕代码目录总汇目录秒表计数器1.程序2.测试3.仿真结果4.分析
fpga和matlab
·
2024-01-01 23:21
fpga开发
FPGA/数字IC手撕代码
秒表计数器
FPGA
项目(14)——基于
FPGA
的数字秒表设计
1.功能设计设计内容及要求:1.秒表最大计时范围为99分59.99秒2.6位数码管显示,分辨率为0.01秒3.具有清零、启动计时、暂停及继续计时等功能4.控制操作按键不超过二个。2.设计思路所采用的时钟为50M,先对时钟进行分频,得到100HZ频率的信号,然后在该信号的驱动下,对秒表的各个单位进行累加分频的代码为:modulefenpin(inputclk_in,//输入的时钟50Minputrs
嵌入式小李
·
2024-01-01 23:19
FPGA项目
fpga开发
电子秒表
C++内存管理
个人名片:作者简介:一名乐于分享在学习道路上收获的大二在校生❄个人主页:GOTXX个人WeChat:ILXOXVJE本文由GOTXX原创,首发CSDN系列专栏:零
基础学习
C语言-----数据结构的学习之路每日一句
GOTXX
·
2024-01-01 21:43
c++的学习之路
c++
开发语言
redis和缓存及相关问题和解决办法 什么是缓存预热、缓存穿透、缓存雪崩、缓存击穿
欢迎来到dream_ready的博客,相信您对这篇博客也感兴趣o(ˉ▽ˉ;)Redis学习笔记,超基础,适合零基础和弱
基础学习
目录1、Redis最主要的用途2、什么是缓存?
dream_ready
·
2024-01-01 20:44
Redis
缓存
redis
java
mysql
数据库
后端
spring
boot
【2023年终总结】 | 时光之舟:乘载着回忆与希望穿越2023,抵达2024
文章目录1回忆2希望1回忆2023年对我来说是非常梦幻的一年,我在2023年初的时候确认去做AI方向,在这之前我尝试了前端开发,移动App开发,云
FPGA
等方向,但是感觉自己都不是很喜欢,然后就开始尝试新的方向
Qodi
·
2024-01-01 19:01
记录点
数据库
LMX2571 芯片配置Verliog SPI驱动
前言本实验使用ZYNQ的PL(
FPGA
)对LMX2571芯片进行配置,以下连接为相关的原理和软件使用资料。
伊丽莎白鹅
·
2024-01-01 17:09
ZYNQ学习笔记
fpga开发
CSS2_
基础学习
CSS2_
基础学习
一、css基础知识二、css选择器2.0选择器的优先级2.1CSS基本选择器2.2复合选择器2.2.1.交集选择器2.2.2.并集选择器2.2.3.后代选择器(加空格)2.2.4.子代选择器
小白学习记录
·
2024-01-01 17:58
前端
人工智能
前端
全景丨0
基础学习
VR全景制作,后期篇第二章:调色原理和色彩分析
大家好,欢迎观看蛙色VR系列全景摄影课程!正式开讲之前需要先引出一个概念:到底什么是调色?比如说上面这张照片,你可能会具体的指出照片中的元素有天空、山脉、草地等……如果我们跳出我们的固有思维,把这张照片打散,就像是一张拼图,这张照片其实也是由一个个像素组成的,只不过这张拼图的单元特别微小,每个单元(像素)有自己的亮度和颜色。然后把这些带有亮度(有些比较暗,有些比较亮)和颜色信息(蓝色、白色、红色、
蛙哥有话说
·
2024-01-01 17:22
vr
学习
Intel金融加速卡计算库及
FPGA
期权定价应用
作者:喻伟东方证券
FPGA
加速应用负责人/黄琦Intel
FPGA
金融加速产品经理联系邮箱:
[email protected]
/个人微信号:yuwei_1119近年来,在互联网、大数据、人工智能和云计算为代表的现代科技迅猛发展下
yuwei1119
·
2024-01-01 17:52
fpga开发
零基础Java小白该怎么学?
2、重视
基础学习
java的基础知识并不断夯实,不要被新技术迷惑,盲目追求热门技术转而抛弃基础内容。
芝麻小叮当
·
2024-01-01 13:22
FPGA
时序分析与约束(0)——目录与传送门
一、简介关于时序分析和约束的学习似乎是学习
FPGA
的一道分水岭,似乎只有理解了时序约束才能算是真正入门了
FPGA
,对于
FPGA
从业者或者未来想要从事
FPGA
开发的工程师来说,时序约束可以说是一道躲不过去的坎
apple_ttt
·
2024-01-01 13:23
关于时序分析的那些事
fpga开发
fpga
时序分析
时序约束
常见时钟约束(源同步)
FPGA
和外部芯片的同步通信接口,根据时钟来源可以分为系统同步接口和源同步接口。
FPGA
与外部芯片之间的通信时钟都由外部同一时钟源(系统时钟)产生时,称为系统同步接口。
be to FPGAer
·
2024-01-01 12:17
fpga开发
基于
FPGA
的时钟(简易版)
实现功能:1.上电后从00-00-00开始计时;2.通过串口可以改变时钟,同时以修改后的数值为基础继续计时;欢迎大家一起探讨!!!//-----------------------------------------------------------------------------//Copyright(c)2022-2023Allrightsreserved//--------------
be to FPGAer
·
2024-01-01 12:17
FPGA
fpga开发
学习
我是小猫咪 第1天学习#翼丰会年度内训抖音涨粉@百度霸屏
我是小猫咪第1天打卡今天任务目标:推广公司产品,目前先推广祛痘产品,后期推广中药面膜,腰椎间盘突出,风湿,静脉曲张等产品总结:零
基础学习
,要学习的东西好多,拿着小本子做好笔记,准备跟着小迈老师一路学习到底
帅气萝莉妹
·
2024-01-01 10:56
Java
基础学习
——变量类型、修饰符
Java变量类型Java语言支持的变量类型有:类变量:独立于方法之外的变量,用static修饰。实例变量:独立于方法之外的变量,不过没有static修饰。局部变量:类的方法中的变量。publicclassVariable{staticintnum=0;//类变量Stringstr="helloworld";//实例变量publicvoidmethod(){inti=0;//局部变量}}Java局部
jonas_c
·
2024-01-01 04:40
Tri Mode Ethernet MAC的配置及使用
以太网技术是当今被广泛应用的网络技术之一,Xilinx
FPGA
提供了可参数化、灵活配置的千兆以太网IPCore解决方案,可以实现以太网链路层和物理层的快速接入。
卖红薯的小孩
·
2024-01-01 02:47
fpga开发
网络
FPGA
平台以太网学习:涉及1G/2.5G Ethernet 和Tri Mode Ethernet MAC两个IP核的学习记录(二)——IP学习使用
文章目录一、传输速率二、网口标准选择三、核功能选择四、共享逻辑五、总结(重点) 学习不能稀里糊涂,要学会多思考,发散式学习以及总结:
FPGA
作为一种器件,只是实现目的的一种方法,过度追求实现的技术细节
FPGA_青年
·
2024-01-01 02:44
学习记录
FPGA
fpga开发
FPGA
平台以太网学习:涉及1G/2.5G Ethernet 和Tri Mode Ethernet MAC两个IP核的学习记录(三)——接口与框架
文章目录一、IP核接口介绍二、框架搭建学习不能稀里糊涂,要学会多思考,发散式学习以及总结:
FPGA
作为一种器件,只是实现目的的一种方法,过度追求实现的技术细节(用hdl还是hls,用啥芯片,用啥接口
FPGA_青年
·
2024-01-01 02:44
学习记录
FPGA
fpga开发
FPGA
平台以太网学习:涉及1G/2.5G Ethernet 和Tri Mode Ethernet MAC两个IP核的学习记录(四)——实例仿真分析
文章目录一、时钟二、复位三、配置(回环测试还是外接)四、状态(链路状态)五、数据、使能 学习不能稀里糊涂,要学会多思考,发散式学习以及总结:
FPGA
作为一种器件,只是实现目的的一种方法,过度追求实现的技术细节
FPGA_青年
·
2024-01-01 02:44
FPGA
学习记录
fpga开发
学习
FPGA
平台以太网学习:MAC与PHY间通信
文章目录一、物理层PHY介绍二、SGMI在以太网中的应用三、以太网中使用GT高速接口一、物理层PHY介绍1、PHY(物理层): MII/GMI/RMII/RGMII/SGMIII(介质独立接口子层),PLS/PCS(物理编码子层),PMA(物理介质连接子层),PMD(物理介质相关子层),AN(自动协商),MDI(媒介相关接口)。2、PLS/PCS(物理编码子层): (PLS)对MAC给的信息进
FPGA_青年
·
2024-01-01 02:14
FPGA
学习记录
fpga开发
FPGA
——HC-05蓝牙串口实验
HC-05蓝牙模块买来的模块背面就长这样子,总共有六个引脚,实际只用四个脚(RXD、TXD、GND和VCC)就可以进行数据的收发,以默认的9600bps的波特率,由于目前项目对速度要求不高,因此也没有深入研究AT指令等。关于蓝牙模块的协议其实就是一个串口协议,在蓝牙配对成功后,就相当于以无线的方式进行串口通信。关于串口协议可参考我之前的一篇博客:串口回环蓝牙串口实验做这个实验的目的就是更好地理解蓝
Spider X
·
2024-01-01 02:13
FPGA
蓝牙
fpga
ZYNQ使用Tri Mode Ethernet MAC千兆网光通信
一,原理SFP接口的
FPGA
开发板可以通过安装SFP转RJ45模块或者直接通过光纤进行以太网通信。
寒听雪落
·
2024-01-01 02:12
fpga
基于低功耗蓝牙和微信小程序的门禁系统(
FPGA
课设设计)
基于低功耗蓝牙和微信小程序的门禁系统(
FPGA
课设设计)文章目录基于低功耗蓝牙和微信小程序的门禁系统(
FPGA
课设设计)一、低功耗蓝牙(BLE)的配置和与
FPGA
通信代码1.1低功耗蓝牙的介绍及配置1.2
A DOG BY MY SIDE
·
2024-01-01 02:11
fpga开发
微信小程序
FPGA
--ZCU106通过SFP+/SGMII模块传输数据-第一讲(全网唯一)
1引言距离上次文章已经过去了一个半月,但并没有停止研究
fpga
的脚步,今天给大家带来的是基于ZCU106开发板的通过SFP+/SGMII口通过光纤或网线与PC机传输数据的内容,本系列教程计划写三篇,如有不对之处还请海涵
发光的沙子
·
2024-01-01 02:10
Verilog
fpga开发
udp
tcp/ip
8—基于
FPGA
(ZYNQ-Z2)的多功能小车—软件设计—寻迹模块、寻光模块、跟随模块
目录1.寻迹模块2.寻光模块3.跟随模块1.寻迹模块寻迹模块的实现需要两个TCRT5000传感器。简单地说,检测到黑线输出低电平,检测到白线输出高电平。因此两个TCRT5000放在黑色地面的白线循迹线左右,左边检测到白线左转,右边检测到白线右转,都是黑的前进,都是白线停止。算法比较容易实现。OUT信号输出,黑色为0,白色为1VCC5V供电GND接地代码如下://寻迹模式elseif(data==8
贡橙小白鼠
·
2024-01-01 02:38
fpga开发
数学建模
上一页
22
23
24
25
26
27
28
29
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他