E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
quartusII
小梅哥AC620开发板NIOS II LWIP实现HTTP网页控制数码管的显示内容
QuartusII
13.0工程下载地址:https://pan.baidu.com/s/1_Vg6WjFp4GcsjzssqoEKCA(提取码:vtue)【程序运行效果】浏览器访问板子首页(http:/
巨大八爪鱼
·
2021-04-12 21:53
FPGA
NIOS
Altera
FPGA
lwip
TSE
Quartus II 13.1的安装及使用
QuartusII
的安装及使用前言一、
QuartusII
的下载二、
QuartusII
的安装三、
QuartusII
的注册四、
QuartusII
的使用(一)相关驱动的配置(二)使用流程的认识(三)使用过程1
HarrietLH
·
2021-03-25 14:58
FPGA
quartus
Matlab与FPGA数字信号处理系列——DDS信号发生器——Vivado利用 ROM 存储波形实现DDS(1)
相关文章1.Matlab与FPGA数字信号处理系列——DDS信号发生器——
Quartusii
原理图法利用ROM存储波形实现DDS(1)2.FPGA仿真必备(1)——Matlab生成.mif文件——JPG
DengFengLai123
·
2021-01-02 17:33
笔试面试
FPGA
DDS信号发生器
fpga
matlab
verilog
数字信号处理
数字通信
下载 Quartus II 13.1以及添加cyclone V的器件库
我用#CSDN#这个app发现了有技术含量的博客,小伙伴们求同去《
QuartusII
13.1c(64-bit)与仿真器的安装与
学工科的皮皮志^_^
·
2020-11-03 20:39
Verilog
时钟控制模块ALTCLKCTRL
时钟控制块:每片有20个,驱动GCLKs,位于器件的每一边上,靠近时钟输入管脚,两个作用:动态GCLK时钟源选择、GCLK网络power-down(两种方法:静态(由
quartusII
产生的配置文件来设置配置
xz30mzq
·
2020-09-17 05:35
FPGA时钟的相关总结
FPGA时钟的相关总结Xilinx7系列FPGA专用时钟引脚标志
QuartusII
将普通引脚引用的时钟连接到全局时钟网络FPGA时钟单双端转换参考文献总结本篇博客,博主将总结FPGA时钟方面的问题。
朽月
·
2020-09-17 04:25
FPGA
fpga
Quartus II 15安装教程
点击以下文件进行安装:QuartusSetup-15.0.0.145-windows.exe继续选择下一步点击以下程序文件选着破解文件完成扫描关注以下公众号,回复“
QuartusII
15”获取下载链接:
YHFHing
·
2020-09-13 19:18
物联网
fpga
实验报告二:例2-19 一位全加器
广工计算机组成原理实验实验二要求:例2-19一位全加器,要做出仿真波形提交完整详细的代码,元件图,测试波形,说明文字一、实验目的学习、掌握
QuartusII
开发平台的基本使用设计一个一位全加器,并验证全加器的功能二
sun_悦
·
2020-09-13 19:30
广工计组实验报告
Windows下Quartus II 修改默认的编辑器
的板子用来学习为何不用自带的编辑器emm,自从用习惯了VSCode之后,对这些硬件开发的编辑器没什么好感界面丑自动补全弱鸡(其实主要是VSCode里面的TabNine这个插件香然后经过我不断的钻研(百度),我发现
QuartusII
涵墨轻笙
·
2020-09-13 19:18
FPGA
fpga
QuartusII
13.1 和 Modelsim添加外部编辑器GVIM、Notepad++、UltraEdit等
这里我提供GVIM、Notepad++或者UltraEdit几个我自己用的编辑器下载安装链接:https://download.csdn.net/download/qq_33231534/12245896
QuartusII
13.1
phflovelt
·
2020-09-13 19:40
FPGA学习
#
代码编辑工具
vim
notepad++
verilog
fpga/cpld
Modelsim——工程建立和常用设置
一、联合仿真联合仿真,即
Quartusii
自己调用Modelsim,Modelsim自动出现仿真波形。1.Modelsim软件的路径设置,一次设置好,以后就不用重复设置了。
djue7752
·
2020-09-13 18:17
Quartus ii 与 Verilog入门教程(1)——Verilog实现8位计数器
下载:
Quartusii
与verilog实现8位计数器,Modelsim仿真工程1.计数器原理在时钟作用下,输出信号从0开始,每个时钟的上升沿输出加1。当复位信号有效时,输出清零。
DengFengLai123
·
2020-09-13 18:07
FPGA
Verilog
fpga
verilog
ModelSim SE中Altera仿真库的添加
下面以Altera器件为例,介绍如何在ModelSim中加入Altera的仿真库,
QuartusII
软件中自带有Altera的仿真库,只要把它拿到ModelSim中
xiaqiang2006
·
2020-09-13 17:30
硬件设计/CPLD/FPGA
library
文本编辑
语言
file
存储
工作
vhdl timing requirements not met 错误
quartusII
中
vhdltimingrequirementsnotmetAssignment/timingwiardtool中设置in的时钟周期等属性即可。设置好了自己需要的参数,一直下一步下一步即可。
big pineapple
·
2020-09-13 09:36
FPGA
CycloneIII设计向导-第二篇.早期系统规划
http://www.altera.com.cn/support/devices/estimator/cy3-estimator/cycloneiii_epe_72sp1.xls如果设计已经基本完成,
QuartusII
weixin_30686845
·
2020-09-12 17:22
CycloneIII设计向导-第四篇.设计和编译
一.设计入口
QuartusII
支持原理图和HDL语言的输入。原理图更适合简单的设计,HDL语言适合复杂的设计。但要注意,如果想使用第三方的综合工具,就必须用HDL语言。
weixin_30512043
·
2020-09-12 17:14
CycloneIII设计向导-第四篇.设计和编译 (上)
一.设计入口
QuartusII
支持原理图和HDL语言的输入。原理图更适合简单的设计,HDL语言适合复杂的设计。但要注意,如果想使用第三方的综合工具,就必须用HDL语言。
weixin_30241919
·
2020-09-12 17:03
xilinx ISE 软件仿真时出现 Error: (vlog-19) Failed to access library 'rtl_work' at "rtl_work"解决办法
通常情况下一台电脑上即装有ISE,又装有
quartusii
且二者的仿真库都在modelsim里编译好,在用modelsim仿真过
quartusii
工程之后再用modelsim仿真ISE工程就会出现如题所示错误
秋风雨打铁
·
2020-09-12 17:54
硬件开发
关于quartus II 13.1 的USB-Blaster和ModelSim-Altera 10.1d的问题
今天下了个
quartusII
13.1,但在下载测试时,发现下载不了,但能被电脑识别。
秋风雨打铁
·
2020-09-12 17:54
硬件开发
FPGA
quartus
II
13.1
ModelSim-Altera
QuartusII
15.0 中解决仿真报错 Error : vism-19 Faild to access library问题
QuartusII
15.0中解决仿真报错Error:vism-19Faildtoaccesslibrary问题问题描述解决方式参考问题描述使用
QuartusII
15.0,简单的画好器件连接图后新建VWF
крон
·
2020-09-12 16:10
Quartus
Quartus
仿真
Failed
to
access
library
modelsim仿真ISE工程时出现# ** Error: (vlog-19) Failed to access library 'rtl_work' at "rtl_work
通常情况下一台电脑上即装有ISE,又装有
quartusii
且二者的仿真库都在modelsim里编译好,在用modelsim仿真过
quartusii
工程之后再用mo
文鸿开源工作室
·
2020-09-12 16:36
modelsim
modelsim仿真ISE工程时出现# ** Error: (vlog-19) Failed to access library 'rtl_work' at "rtl_work"
通常情况下一台电脑上即装有ISE,又装有
quartusii
且二者的仿真库都在modelsim里编译好,在用modelsim仿真过
quartusii
工程之后再用modelsim仿真ISE工程就会出现如题所示错误
ltlantou
·
2020-09-12 16:10
[转载]Matlab矩阵运算
http://www.doc88.com/p-313767611863.htmlhttp://www.doc88.com/p-897906298547.html用MATLAB生成*.mif、*.hex(
QUARTUSII
weixin_30701575
·
2020-09-12 09:41
matlab
php
(原創) 如何自己用SOPC Builder建立一個能在DE2-70上跑μC/OS-II的Nios II系統? (SOC) (Nios II) (μC/OS-II) (DE2-70)...
Abstract本文使用
QuartusII
、SOPCBuilder、NiosIIEDS從0開始打造一個能在DE2-70上跑μC/OS-II的NiosII系統,初學者可借此範例熟悉
QuartusII
、SOPCBuilder
Rank92
·
2020-09-12 07:02
modelsim产生:# MACRO ./DDC_run_msim_rtl_verilog.do PAUSED at line 14 错误
问题:HDL程序在
QuartusII
中仿真综合均不会出错,但在通过
QuartusII
软件调用modelsim软件进行仿真时出现错误:#MACRO.
FPGA入门到头秃
·
2020-09-11 22:53
学习记录
quartusii
modelsim
rom
IP核
Verilog
HDL
【Modelsim易错点归纳】【一】You selected ModelSim-Altera as Simulation Software in EDA Tool Settings,however N
howeverNativeLinkfoundModelSiminthepata–correctpathorchangeEDAToolSettingsandtryagain.问题原因该工程设置的仿真工具名称与在
QuartusII
mdllll
·
2020-09-11 12:13
FPGA学习
13.0SP1资源(2020.4.6更新)
edition=subscription&platform=windows组合文件下载:(1)
QuartusII
软件(不包括芯片)Quartus-13.0.1.232-windows.tar大小:3.0GBMD5
z123459985
·
2020-09-10 21:13
Quartus软件下载
关于在Quartus II和ModelSim中进行FPGA仿真报错的问题
今天晚上在用
QuartusII
设计好FPGA代码后,尝试在ModelSim中进行前仿真以验证设计功能的时候,总是报错。
学海拾贝
·
2020-09-10 18:42
fpga学习
Vivado 2017.2 安装教程(含多版本各类安装包)
这里也为各位大侠附上其他厂商及版本的安装包获取方式,如下:IntelalteraQuartus系列:Quartus版本获取安装包回复内容
QuartusII
9.1
QuartusII
9.1安装包Quart
FPGA技术江湖
·
2020-09-10 16:52
FPGA学习系列
一表透彻 二进制转BCD之大四加三算法
altera系列第二十三篇二进制转BCDFPGA学习altera系列第二十四篇BCD转二进制大四加三算法二进制(8’hFF)转换为BCD(12’h255)END后续会持续更新,带来Vivado、ISE、
QuartusII
FPGA技术江湖
·
2020-09-10 16:19
FPGA学习系列
fpga
二进制转BCD
大四加三算法
Quartus II 9.0下载与安装
据说
QuartusII
9.0版本是比较稳定的版本,其实我也不知道,我习惯用9.0而已,下面的链接是Altera公司的官方FTP,里面各种版本,各种软件。
qq306013411
·
2020-09-10 15:54
FPGA
Quartusii
链接Altera-Modelsim进行功能仿真
下文介绍利用Altera-Modelsim来进行功能仿真的步骤
quartusii
版本:17.0altera-modelsim版本:ModelSim-IntelFPGAStarterEdition10.5b
huan09900990
·
2020-09-10 14:27
modelsim仿真
Intel Altera PCIE IP介绍
目前最高端的agilex系列fpga已经能支持到PCIE5.0即32Gbpsx16.在
quartusii
里可以通过两种方式来生成PCIE,一种是利用HardIPForPCIExpress,这种方式生成的
huan09900990
·
2020-09-10 14:26
Pcie接口
Quartus II9.0 在Win7的安装
安装好
QuartusII
9.0后,发现驱动不行,要自己安装,然后发网上很多网友的经验都是错误的!
Alex-铭
·
2020-08-24 16:25
FPGA
QuartusII9.0驱动
【转载】modelsim简单入门
http://hi.baidu.com/zhxl125/blog/item/296fe14b36a5bff182025c81.html1、至今还没有弄明白为什么要用ModelSim,因为看波形
QuartusII
dycuswine2
·
2020-08-24 14:48
基于FPGA的电机控制设计(PWM)
本程序可以在vivado或者
quartusII
下使用。本代码有verilog和vhdl两个版本。同时在modelsim和vivado自带仿真器都仿真正确。工程文件中包括测试文件,用来仿真,产生波形图。
QQ_778132974
·
2020-08-24 13:42
设计专栏分享
FPGA开发--Quartus II常见警告说明及解决方案
FPGA开发–
QuartusII
常见警告说明及解决方案作者:Alex.Duan日期:2017-04-01文章摘要:本文对
QuartusII
中常见的警告说明及解决方案的汇总。
qq_26700939
·
2020-08-24 09:44
FPGA学习笔记7-Quartus II其余的部分TCL指令(翻译)
议程-其他一些TCL指令-访问命令行选项-在
QuartusII
中使用TCL脚本-获取帮助PS:里面提到的命令行和可执行命令实际上一部分指在
quartusII
软件中,还有部分在windowscmd命令行中也可以使用
iteye_3619
·
2020-08-24 05:30
使用Quartus II进行FPGA实验之Switches, Lights, and Multiplexers
在编译后,一般还需要做仿真验证,然后下载至硬件,有两种仿真方式:-功能仿真-时序仿真https://blog.csdn.net/alexanderrr/article/details/51615254
QuartusII
早睡身体好~
·
2020-08-23 08:22
FPGA实验
FPGA学习手记(四)ModelSim入门及Testbench编写——合理利用仿真才是王道
本文使用了ModelSim10.0c+
QuartusII
10.0,其他版本基本雷同,请自行研究。看不清图的点开看大图!
weixin_33973609
·
2020-08-23 08:39
[转帖]如何在Quartus II 里使用Modelsim(从Quartus中导出testbench为modelsim用)
2012/07/08/2581223.htmlQuartusII调用modelsim无缝仿真来源:http://bbs.ednchina.com/BLOG_ARTICLE_1988820.HTM问题:
QuartusII
weixin_30788619
·
2020-08-23 07:58
FPGA实现“打字机”(VGA & UART)
我一开始学FPGA,是从数字电路开始入门的,然后就是学习使用
QuartusII
,编写Ve
大熊FPGA
·
2020-08-23 06:01
FPGA
基于VHDL的
QuartusII
和Modelsim联合仿真
网上
QuartusII
和Modelsim联合仿真教程大多都是用的Verilog,这里整理的是基于VHDL的仿真,过程貌似差不多。第一次联合仿真时需要设置ModelSim的安装路径。
Utopia_sy
·
2020-08-23 05:47
FPGA
QuartusII
程序固化,超内存大小解决办法
QuartusII
程序固化可使FPGA从外部Flash中引导程序,实现掉电不丢失信息。
Utopia_sy
·
2020-08-23 05:17
FPGA
【原创】闫若川FPGA轻松入门:开发环境搭建
1、安装软件前要知道的Quartus和ISE目前业内用主要用的软件,如果你还没有软件安装包,我特地分享了下,我的百度云盘下载链接如下:注意1:
QuartusII
14.1是支持cycloneIV的最高版本了
dba37162
·
2020-08-22 21:19
FGPA 中的计数器Verilog语言(时钟分频器)
在
quartusII
8.0中为ALTERAFPGA设置一个分频器(计数器)输入时钟48Mhz输出时钟9600HZ1/*实验名称:计数器2**程序功能:将48Mhz的时钟分频为9600Hz3**时钟计算:
baian1907
·
2020-08-22 09:40
quartusii
各种仿真概念与步骤
1)前仿真前仿真,即功能仿真,用专用放着工具对设计进行功能仿真,验证电路功能是否符合设计要求。通过功能仿真能即使发现设计中的错误,加快设计进度,提高设计的可靠性。2)综合后的仿真把综合生成的标准延时反标注到综合仿真模型去,可估计门延时带来的影响,但是只能估计门延时,不能估计线延时,仿真结果和部先后的实际情况还有一定的差距,并不十分准确。由于目前综合工具比较成熟,一般省去此环节的仿真。而且在Quar
kobesdu
·
2020-08-21 19:45
硬件
QuartusII
13.0自带的Modelsim Altera 10.1d破解
做FPGA用到ModelSim仿真,
QuartusII
13.0调用发现"unabletocheckoutalicense.runthemodelsimlicensingwizardfromstart.programsmenutodignoseproblem
玄天强
·
2020-08-21 05:03
FPGA
【Quartus II 17.0 VWF仿真设置】
一.介绍由于
QuartusII
较高的版本取消了自带的仿真器(9.0版本仍可使用),所以必须要下载一个第三方仿真软件。此处我下载的是Modelsim软件。
默默无闻小菜鸡
·
2020-08-21 05:56
FPGA学习笔记
二级项目:数字系统设计——数字钟系统设计
摘要本项目旨在设计一个多功能数字钟系统,整个试验过程包括最初的绘制电路图、在
quartusII
上面仿真、下载到DE2板上面运行以及最后编写汇编程序实现数字钟功能。
ryanho2008
·
2020-08-21 02:59
技术文章
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他