数字逻辑触发器(一)

触发器

一、定义:是一种具有记忆功能的逻辑部件,具有两个稳定的输出状态,用这两个稳定的状态来表示二值信号的0和1,在外界输入信号的激励下,触发器的输出状态会发生改变。
二、触发器的种类举例:基本RS触发器、主从触发器、维持阻塞触发器、D触发器、JK触发器。
三、基本RS触发器

1.基本RS触发器的结构
数字逻辑触发器(一)_第1张图片
ps:Rd为直接复位端或置0端,Sd为直接置位端或者置1端。

2.基本RS触发器逻辑功能分析

①真值表
数字逻辑触发器(一)_第2张图片
ps:Rd=Sd=0是禁用状态

②状态图:
数字逻辑触发器(一)_第3张图片
③可以分析得出特征方程为
数字逻辑触发器(一)_第4张图片
④波形图

数字逻辑触发器(一)_第5张图片
四、可控RS触发器

1.可控RS触发器的结构
数字逻辑触发器(一)_第6张图片
2.逻辑功能分析
1.CP=0期间,引导门G1、G2关闭,信号不能输入到触发器中;
2.CP=1期间,引导们G1、G2开启,触发器工作,该触发器的真值表与基本RS触发器的真值表相反,很好记忆。
3.真值表
数字逻辑触发器(一)_第7张图片
3.特征方程
数字逻辑触发器(一)_第8张图片
4.状态转换图
数字逻辑触发器(一)_第9张图片
五、带直接置位、复位的可控RS触发器
如果要使得触发器工作有一个初始状态,可以在基本RS触发器增加直接置位和直接复位端。
触发器结构图:
数字逻辑触发器(一)_第10张图片
例如,要使得触发器的初态为0,则增加Rd=0,Sd=1的一对信号,直接置位端和直接复位端是直接控制触发器的状态、而不受CP脉冲的控制,也就是说Rd、Sd对触发器的控制能力优先于CP端的控制信号。

六、触发器的空翻问题

空翻:指一个时钟脉冲作用下或者说CP=1期间输入信号发生改变,引发触发器两次或者多次翻转的现象。
为了解决空翻问题,保证触发器可靠地工作,必须限制控制端信号在CP期间不发生变化,也可以采用维持阻塞触发器、主从结构触发器和边沿触发器等,这几个触发器将会在接下来的博文里继续更新讲解。

博文参考来自《数字逻辑》 何火娇 第三版 中国铁道出版社
接下文:数字逻辑触发器(二)https://blog.csdn.net/weixin_44279771/article/details/106051057

你可能感兴趣的:(数字逻辑)