E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
《Xilinx
Ubuntu16.04构建
Xilinx
交叉编译环境
Ubuntu16.04构建
Xilinx
交叉编译环境
Xilinx
在gcc的基础上开发了自己的一套交叉编译工具链,使用如下步骤进行安装。
美麗突然發生
·
2020-09-10 17:22
C/C++
Xilinx
FPGA bit 文件加密
今天给大侠带来在
Xilinx
FPGAbit文件加密,话不多说,上货。当你的项目终于做完了,到了发布的关键节点,为了防止自己的心血被别人利用,最好对产品进行bit加密。
FPGA技术江湖
·
2020-09-10 16:23
FPGA项目开发经验分享
fpga
AES算法
bit加密
Vivado 2017.2 安装教程(含多版本各类安装包)
今天给大侠带来FPGA
Xilinx
Vivado2017.2安装教程,话不多说,上货。各类软件安装包获取方式Vivado2017.2版本安装包获取,可在公众号内部回复“Vivado2017.2安装包”。
FPGA技术江湖
·
2020-09-10 16:52
FPGA学习系列
举例分析 Intel FPGA 和
Xilinx
FPGA 的区别
今天和大侠简单聊一聊Intelaltera和
Xilinx
的FPGA区别,话不多说,上货。
FPGA技术江湖
·
2020-09-10 16:52
FPGA学习系列
FPGA
举例分析
Intel
和
Xilinx
IP CORE 之 ROM 设计- ISE 操作工具
后续会陆续更新
Xilinx
的Vivado、ISE及相关操作软件的开发的相关内容,学习FPGA
FPGA技术江湖
·
2020-09-10 16:19
FPGA零基础学习系列
初学者必备
fpga
ISE操作工具
ROM
IP CORE 之 PLL- ISE 操作工具
后续会陆续更新
Xilinx
的Vivado、ISE及相关操作软件的开发的相关内容,学习FPGA
FPGA技术江湖
·
2020-09-10 16:19
FPGA零基础学习系列
初学者必备
IP CORE 之 RAM 设计- ISE 操作工具
后续会陆续更新
Xilinx
的Vivado、ISE及相关操作软件的开发的相关内容,学习FPGA
FPGA技术江湖
·
2020-09-10 16:48
FPGA零基础学习系列
初学者必备
IP CORE 之 FIFO 设计- ISE 操作工具
后续会陆续更新
Xilinx
的Vivado、ISE及相关操作软件的开发的相关内容,学习FPGA
FPGA技术江湖
·
2020-09-10 16:48
FPGA零基础学习系列
初学者必备
xilinx
fpga 启动速度加快
加快
xilinx
fpga的启动速度的方式,只需要软件设置就可以了在vivado下软件设置如下1:单击如下图红框位置opensynthesizeddesign2:在tools菜单下单击editdeviceproperties
羽霍飞
·
2020-09-10 16:50
Xilinx
的FPGA手册中关于如何Booting RFSoCsZynq
启动过程首先根据根基modepins来选择启动方式,SPI还是JTAG等等然后执行片上ROM中的代码并且从SPI或JTAG等这些bootdevice中拷贝FirstStageBootLoader(FSBL)到片上内存中最后,处理器星星FSBL,FSBL可以初始化PS的启动或者导入PL配置。FSBL可以导入用户应用或者可选的secondstagebootloader原文:UltraScale+RFS
AllenGates
·
2020-09-10 15:07
学习总结
入门者必备——fpga芯片速度等级认识
不很严密地说,“序号越低,速度等级越高”这是AlteraFPGA的排序方法,“序号越高,速度等级也越高”这是
Xilinx
FPGA的排
hust_xiaowei
·
2020-09-10 15:22
硬件相关
FPGA 主流芯片选型指导和命名规则(一)
题目可能有点大,主要介绍
Xilinx
和Altera公司的主流芯片的选型(包括中低高端产品的介绍)和两大厂家的命名规则,主要看封装和逻辑数量。
碎碎思
·
2020-09-10 15:39
FPGA
FPGA
Xilinx
:词汇表
Xilinx
.com和
Xilinx
技术文档中的常用术语定义请浏览以下术语表,或选择下列术语之一:3ABCDEFGHIJKLMNOPQRSTUVWXYZ33G第三代3GPP第三代合作伙伴项目三态缓冲器一种缓冲器
NTMR
·
2020-09-10 14:09
FPGA
ZYNQ PS端双MAC,MDIO共用
此为转帖,原文:https://forums.
xilinx
.com/t5/Embedded-Linux/Dual-Marvell-88e1512-PHY-Ethernet-problem-
Xilinx
-LInux
kunkliu
·
2020-09-10 14:33
zynq
基于FPGA Manager的Zynq PL程序写入方案
相关内容主要译自
xilinx
-wiki,其中官网给出了两种方法,分别为DeviceTreeOverlay和Sysfsinterface。
kunkliu
·
2020-09-10 14:33
zynq
xilinx
IP核技术资料
http://china.
xilinx
.com/support/index.html/content/
xilinx
/zh/supportNav/ip_documentation.html
hemmingway
·
2020-09-10 13:26
Xilinx/FPGA
阿里云新产品上线,对加速人工智能落地,真的如此强大吗?
近日,阿里云宣布将推出新一代FPGA计算实例F2,该产品基于
Xilinx
(赛灵思)硬件可编程芯片打造,可在云上实现FPGA加速业务的快速研发、安全分发、一键部署和弹性伸缩,为人工智能产业提供加速服务,在特定场景下的处理效率比
hanningxue
·
2020-09-10 13:36
Xilinx
7系列FPGA收发器架构之共享功能(四)
引言:GTX/GTH收发器在FPGA上电和配置后必须进行初始化,GTX/GTH收发器的发送器(TX)和接收器(RX)可以独立和并行初始化。本文内容相对枯燥,操作细节较多,但对于深入理解收发器具有重要意义。通过本文可以了解一下内容:FPGAGTX/GTH收发器初始化和复位流程FPGAGTX/GTH收发器TX全局初始化和复位及TX组件复位操作FPGAGTX/GTH收发器RX全局初始化和复位及RX组件复
通信电子@FPGA高级工程师
·
2020-09-10 13:36
#
收发器
Xiinx 7系列FPGA收发器架构之收发器和工具概述(一)
本系列文章针对
Xilinx
7系列FPGAGTX/GTH收发器的架构进行介绍,参考文档主要为官方UG476。作为系列开篇,本博文主要对GTX/GTH收发器进行总体概述。
通信电子@FPGA高级工程师
·
2020-09-10 13:36
#
收发器
Speed Grade——芯片的“速度等级”初探(转)
不很严密地说,“序号越低,速度等级越高”这是AlteraFPGA的排序方法,“序号越高,速度等级也越高”这是
Xilinx
FPGA的排序方法。
gioc
·
2020-09-10 13:22
(转)FPGA的速度等级(speed grade)
2008-06-0617:04
XILINX
公司FPGASpartan3E系列XC3S500E速度等级为4.但一直不知道是什么意思.通过学习知道,(1)CPLD与FPGA的速度等级定义的区别(2)不同的公司
gioc
·
2020-09-10 13:21
安装交叉编译器
要开发xillinux系统,我们需要用到两个编译器,一个是
xilinx
-2011.09-50-arm-
xilinx
-linux-gnueabi.bin,另一个是arm-linux-gnueabihf.tar.xz
可惜不是双鱼座
·
2020-09-10 13:59
zedboard
Xilinx
还是altera
altera网上资源多,但是工作中更多的是
xilinx
,而且开发板
xilinx
的贵很多,最终还是先从altera开始。
danceflies
·
2020-09-10 13:20
关于FPGA中Speed Grade的说明
简单的说FPGA的speedgrade是一个相对标准,在现代版的(
XILINX
)FPGA中,SpeedGrade的值越大其速率越高,具体说详解下文(回答问题的2人均为
Xilinx
的员工):ASK:Cananyonepleaseexpl
code_robot
·
2020-09-10 13:02
FPGA
BDTI certifies AutoESL : AutoPilot
BDTICertified™ResultsfortheAutoESLAutoPilotHigh-LevelSynthesisToolUsedinConjunctionwitha
Xilinx
Spartan
changan2001
·
2020-09-10 12:08
HLS
Xilinx
AutoESL 做过什么样的设计?
点到为止:JEPGEncoder&decoderMPEG4SPdecoderAESblowfish各种类型的FFT各种类型的FIRtwolameMRCSaberLMSBlockMatchingDQPSKReceiveropticalflowKernelFilterKalmanDUCTurboDecoder各种dct/idctoesortSADfilterSobelEdgeLDPC还有很多保密的。。
changan2001
·
2020-09-10 12:08
HLS
[
Xilinx
FPGA] #6
Xilinx
FPGA 芯片选型
以上是目前
Xilinx
主流的也是常用的几个FPGA产品系列,这里不谈传说中的后两个系列。
Zenor_one
·
2020-09-10 12:05
[Xilinx
FPGA]
xilinx
FPGA
芯片选型
xilinx
7系列FPGA之slice篇简介
xilinx
7系列FPGA之slice篇简介
Xilinx
的官方文档在介绍FPGA的逻辑资源时通常是按照CLB(ConfigurableLogicBlock)来介绍,把CLB作为FPGA里的最小逻辑单元。
小青菜哥哥
·
2020-09-10 12:13
核探测器与核电子学
通信
数据处理
Ubuntu下Zynq交叉编译环境的搭建
环境为Ubuntu14.04LTS一、准备交叉编译工具
xilinx
-2011.09-50-arm-
xilinx
-linux-gnueabi.bin官网需要认证lisence才能下,网上搜索一下二、安装交叉编译工具
肉肉_Alex
·
2020-09-10 12:40
LINUX
ZYNQ开发
FPGA从
Xilinx
的7系列学起(6)
用户必须要认识到,学习一下技巧可以让更多的逻辑放在更少的Slice中,使工具能够达到既实现设计时序要求又满足用户对功耗的要求。而现在很多用户缺乏代码编写的想法,编写出一个有时序问题的设计。为了满足要求,就会不停修改,再综合再布局布线来满足自己的时序目标。其实,他们需要的是重新评估他们的HDL代码技术以及他们的控制信号。例如,如何使用这些D触发器呢?首先说明几个概念:所有触发器为D类型,所有的触发器
李锐博恩
·
2020-09-10 11:51
Verilog/FPGA
实用总结区
vivado sdk中的库默认参数修改
在调试项目的时候经常遇到在更新bit文件后,SDK的库报错,然后需要重新添加库,这个时候就有可能需要重新修改某个库参数,比如lwip2.0库的默认参数在:“
Xilinx
安装目录\SDK\2017.4\data
R@
·
2020-09-10 11:20
ZYNQ
fpga 速度等级(speed grade)
xilinx
fpga速度等级(speedgrade):数值越大,芯片性能越好,能支持的代码处理速度越高,且能更好的处理复杂代码实现过程,不用太多的时序约束干预。
Duncan_Lv
·
2020-09-10 11:13
撬动数据中心蓝海,加速AI应用——FPGA繁荣启示
——今天的
Xilinx
,一定很庆幸几年前的平台化转型策略。”
嵌入式资讯精选
·
2020-09-10 11:35
入门者必备——fpga芯片速度等级认识
不很严密地说,“序号越低,速度等级越高”这是AlteraFPGA的排序方法,“序号越高,速度等级也越高”这是
Xilinx
FPGA的排序方法。
xuexiaokkk
·
2020-09-10 11:45
FPGA
典型的FPGA芯片有哪些,看完这篇文章就知道了
目前市场上FPGA芯片主要来自
Xilinx
公司和Altera公司,这两家公司占据了FPGA80%以上的市场份额,其他的FPGA厂家产品主要是针对某些特定的应用,比如,Actel公司主要生产反熔丝结构的FPGA
EDA365????
·
2020-09-10 11:07
fpga
比CPU效率高30倍阿里云推出FPGA人工智能加速服务
9月12日,阿里云宣布将推出新一代FPGA计算实例F2,该产品基于
Xilinx
(赛灵思)硬件可编程芯片打造,可在云上实现FPGA加速业务的快速研发、安全分发、一键部署和弹性伸缩,为人工智能产业提供加速服务
weixin_33912445
·
2020-09-10 10:09
人工智能
嵌入式
数据库
简谈 Intel altera 和
Xilinx
的 FPGA 区别
今天和大侠简单聊一聊Intelaltera和
Xilinx
的FPGA区别,话不多说,上货。
FPGA技术江湖
·
2020-09-10 10:22
FPGA学习系列
FPGA速度等级问题(Speed Grade)
===============================FPGA的速度等级(speedgrade)(1)
XILINX
公司FPGASpartan3E系列XC3S500E速度等级为4.但一直不知道是什么意思
jbb0523
·
2020-09-10 10:09
FPGA/CPLD相关
AutoESL与
Xilinx
那些人和事
大年三十,看到
Xilinx
收购AutoESL的新闻,顿时觉得今年特别喜庆,于是,连春晚也懒得骂了。本想立即写一篇博文八卦一番,怎奈亲朋好友饭局不断,一直拖到今天才动笔。
changan2001
·
2020-09-10 10:23
HLS
Xilinx
和Altera公司的主流芯片的选型
关于
Xilinx
和Altera的选型,这个博主写的还是不错的啊,给个链接,多学习学习[https://blog.csdn.net/pieces_thinking/article/details/77430332
R@
·
2020-09-10 09:28
Xilinx
FPGA
软件工具将GPU代码迁移到fpga以用于AI应用
软件工具将GPU代码迁移到fpga以用于AI应用SoftwaretoolsmigrateGPUcodetoFPGAsforAIapplications人工智能软件初创公司Mipsology正与
Xilinx
wujianming_110117
·
2020-09-10 09:27
FPGA
GPU
人工智能
使用
Xilinx
K7 KC705开发板调试PCIe中的问题【持续更新】
开发板:
Xilinx
K7KC705软件:ISE14.71.由于应用需求,我们要将开发板作为主机端,通过PCIe接口转接板外接一个NVMePCIeSSD。并由FPGA控制SSD的数据读写。
丧尸暴龙兽t
·
2020-08-26 23:41
pcie
FPGA BUG自动分析工具:VSTAR简介
对于使用
Xilinx
FPGA的系统,通过嵌入VSTARIP来检测信号序列是否正常。
虹科FPGA
·
2020-08-26 11:56
fpga
debug
开发工具
verilog
xilinx
uboot网卡驱动分析
在大体分析代码的时候先讲一下基础知识,这也是我之前不懂的地方。1、MAC控制器、网卡、PHY、MDIO、mii、gmii、rgmii概念扫盲网卡在功能上包含OSI模型的两个层,数据链路层和物理层。物理层定义了数据传送与接收所需要的电与光信号、线路状态、时钟基准、数据编码和电路等,并向数据链路层设备提供标准接口。数据链路层则提供寻址机构、数据帧的构建、数据差错检查、传送控制、向网络层提供标准的数据接
疯狂的蘑菇
·
2020-08-26 08:16
uboot
使用
xilinx
最新工具vitis2019.2,定制zc702开发板linux系统
目录需要的工具定制自己的zc702包vivado定制znyq7020板级描述petalinux定制linux发行版zc702启动自定制的linux系统小结和后续工作需要的工具2019年10月9日,
xilinx
大飞品树莓
·
2020-08-25 08:26
品鉴zynq系列SOC
ZYNQ
FPGA
vitis
vivado
Linux
使用Modelsim仿真DDR3的example出错
在仿真DDR3核时,用modelsim编译时会出现下面错误:Error:can‘tread"env(
XILINX
)":nosuchvariable原因:在.do文件中指定的glbl.v文件的路径不对,vlog-incr
行舟人
·
2020-08-24 18:57
如何测试io口?
http://
xilinx
.eetrend.com/blog/4908上次我们已经把一个开源的Linux烧写到了MicroZed的QSPIFlash。
wsclinux
·
2020-08-24 18:07
ModelSim几种不同的版本的区别
而集成在Actel、Atmel、Altera、
Xilinx
以及Lattice等FPGA厂商设计工具中的均是其OEM版本。
长弓的坚持
·
2020-08-24 18:03
数字IC设计
MIZ7035上的AXI接口的MIG测试
新建Vivado工程新建工程,点击Next选型xc7z035ffg676-2点击Next,Finish新建BD,点击OKAXI接口的MIGIP点击AddIP,添加MIGIP双击MIGIP的GUI弹出窗口
Xilinx
MemoryIn
祥瑞Coding
·
2020-08-24 17:47
FPGA
FPGA实践教程
ARM用MIG调用DDR3的c程序解析
1platform.h与platform.h1.1d-cache与i-cache2.memory_config.h与memory_config_g.c3主程序4.DDR3的调用FPGA实践教程(五)调用DDR目的:看懂
xilinx
祥瑞Coding
·
2020-08-24 17:41
FPGA
c/c++
上一页
27
28
29
30
31
32
33
34
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他