E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
数字电路
十九、D触发器做二分频器解析:
目录线路图:线路图分析:工作状态分析:效果总结:晶体管级
数字电路
设计专栏目录_LDQM的博客-CSDN博客关于使用D触发器实现N进制计数器的方法链接:
UpbeatAchiever
·
2023-07-18 16:03
嵌入式硬件
D触发器
二分频器
计数器
蓝桥杯
十七、基本RS触发器
-嵌入式文档类资源-CSDN文库基本RS触发器解析PDF:基本RS触发器解析PDF晶体管级
数字电路
UpbeatAchiever
·
2023-07-18 16:03
单片机
嵌入式硬件
RS触发器
00状态不稳
蓝桥杯
一、数制及其转换
二进制介绍:二进制在
数字电路
、计算机程序等应用中广泛存在,二进制数中,每一
UpbeatAchiever
·
2023-07-18 16:30
数字电路基础
数字电路基础
进制转换
数字电路
十进制
八进制
十六进制
二进制
基于System Verilog的同步FIFO实现(一)
FIFO,全称FirstInFirstOut,它是
数字电路
设计中一个重要的基本单元,它分为同步FIFO和异步FIFO,所谓同步FIFO,是指读写都是在同一个时钟的驱动下进行的,而异步FIFO读写操作的时钟是分离的
FPGA硅农
·
2023-07-17 22:30
FPGA
数字IC设计
fpga开发
数字IC
systemverilog
带宽的含义
对于
数字电路
来说,400MHz就是每秒可以传输400M个0或1,即400M个bit,换算成常用的Byte/s要除以8,因此,千兆网的实际传输速度约为128MB/s.
Zack_Liu
·
2023-07-17 16:17
ROS
数字电子基础课程设计——基于74LS90的电子时钟,可实现校准时分秒以及清零
课设内容数字电子钟是一种用
数字电路
技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长使用寿命的优点,因此得到了更广泛的使用,数字电子钟从原理上讲是一的
数字电路
卦拾伍
·
2023-07-17 16:33
单片机
嵌入式硬件
中南民族大学
数字电路
实验一
数字电路
实验一基本逻辑门实验1.与非门实现与门2.与非门实现或门3.与非门实现或非门4.与非门实现异或门5.与非门实现与或门6.与非门实现与或非门实验报告结果分析基本逻辑门实验一、实验目的1.掌握logisim
紫荆鱼
·
2023-07-17 16:02
笔记
数字电路
中南民族大学
实验报告
如何实现时钟信号分频?
在进行
数字电路
实验时,经常需要对时钟信号进行分频,以实现输出不同频率的时钟信号。以下题为例:要求将50MHz的时钟信号进行分频,产生1MHz的时钟信号。
知行&
·
2023-07-17 16:29
fpga开发
硬件工程
FPGA实现简易电梯控制系统设计
这是某高校
数字电路
实验II课设,已实现2022年秋季学期所有功能软硬件配置系统:win10软件:Vivado2018.3开发板芯片:xc7a35tftg256-2设计要求1、实现2层楼的简易电梯控制系统
lue_app
·
2023-07-17 16:56
fpga开发
FPGA学习---6.PLL 锁相环
锁相环在模拟电路和
数字电路
系统中均有广泛的使用,很多的MCU芯片如STM32、MSP430等都集成了片上PLL,用来通过片外较低频率的晶振产生的时钟倍频得到较高频率的时钟信号以供MCU的内核和片上外设使用
堪堪多写博客少睡觉
·
2023-07-17 10:14
FPGA
fpga
quartus工具篇——modelsim的使用
总结参考视频:quartus工具篇——modelsim的使用1、modelsim简介QuartusPrime是一款由英特尔开发的集成电路设计软件,而ModelSim是Quartus的一个可选工具,用于进行
数字电路
仿真和验证
辣子鸡味的橘子
·
2023-07-16 22:33
fpga开发
PWM呼吸灯设计
PWM呼吸灯设计:在
数字电路
设计中,通常使用脉宽调制(PWM)技术来实现呼吸灯效果。PWM通过改变信号的高电平时间比例来控制输出的亮度。
Fu-yu
·
2023-07-16 19:59
fpga开发
数电基础一:原码、反码和补码
一、原理和计算1、原码在
数字电路
中,我们用逻辑电路输出的高低电平表示二进制码1、0,我们有时候需要对正数和负数进行操作,但是在二进制逻辑电路中只有0和1,并没有负号,所以我们在数值的最高位添0表示正数,
Dypypp
·
2023-07-16 09:48
fpga开发
专用集成电路设计实用教程(学习笔记一)
1.2集成电路系统的组成一个常见的集成电路系统,有如下模块:(1)
数字电路
模块(2)模拟电路模块(3)知识产权IP核(4)边界扫描模块(5)输入/输出PAD(6)内存
数字电路
大致可以分为数据通路(DataPath
day day learn
·
2023-07-15 10:31
ASIC
Verilog基本语法之数据类型
Verilog是一种用于数字逻辑电路设计的硬件描述语言,可以用来进行
数字电路
的仿真验证、时序分析、逻辑综合。
IC修真院
·
2023-07-15 07:18
fpga开发
紫光同创 FPGA 开发跳坑指南(三)—— 联合 Modelsim 仿真
Modelsim是FPGA开发中重要的EDA设计仿真工具,主要用于验证
数字电路
设计是否正确。紫光PangoDesignSuite开发套件支持联合Modelsim仿真,这里作简要的介绍。
洋洋Young
·
2023-07-15 02:56
紫光同创
FPGA
开发与调试
fpga开发
verilog always的用法
因此,always语句块常用于对
数字电路
中一组反复执行的活动进行建模。应用场景:always块是Verilog中用来描述组合逻辑以及时序逻辑的语法。在这上面的语法小节中也说过了。
第二层皮-合肥
·
2023-07-14 12:44
FPGA设计
fpga开发
定时器控制LED灯每隔一秒闪灭
什么是晶振晶振(晶体震荡器),又称
数字电路
的“心脏”,是各种电子产品里面必不可少的频率元器件。
数字电路
的所有工作都离不开时钟,晶振的好坏、晶振电路设计的好坏,会影响到整个系统的稳定性。
m0_74712453
·
2023-07-14 08:20
51跟32单片机
单片机
51单片机
c语言
【STM32】知识补充 深入探讨预分频器
【STM32】知识补充深入探讨预分频器概述分频器是什么工作原理计数器预分频器触发器预分频器模数计数器预分频器上升沿和下降沿应用场景微控制器时钟预分频通信系统中的频率合成计时器与PWM波形生成
数字电路
设计中的同步与计时预分频器实现方法硬件预分频器软件预分频器案例总结概述预分频器
我是小白呀
·
2023-07-14 05:16
stm32
单片机
嵌入式硬件
数字电路
设计之ARM m0进度(1)
这个例子是用于测试我写的ARM这个内核,测试例子是一个求最大公约数和最小公倍数的程序。2014.10.211、已解决问题:LDR1这条指令的#10i_datain<={`LDR1,5'b0000_1,`gr0,`gr2};//LDR05'b01001,PC00:6a01#10i_datain<={`LDR1,5'b0001_0,`gr0,`gr1};//LDR05'b01001,PC04:6902
Snail_Walker
·
2023-07-13 19:59
Digital
Chip
Design
数字电路
--接口--UART
UART协议组成UART是一种异步串行协议,“异步”体现在没有时钟,“串行”体现在数据串行传输,而非并行。常用波特率为1200/2400/4800/9600/43000/57600/115200/230400等。UART的基本单位为帧,一帧包含起始位、数据位、校验位和停止位。起始位:1bit低电平,作为通信起始信号;数据位:5/6/7/8bit,[LSB:MSB],常用8bit;校验位:分为奇校验
小屁冬
·
2023-06-24 06:05
数字电路
UART
数字电路
接口
Verilog基础之九、比较器实现
目录一、前言二、工程设计2.1设计代码2.2仿真结果一、前言比较器是
数字电路
中使用频率高的逻辑,器件通常也有自带的比较器IP核,本文通过verilog代码来实现。
知识充实人生
·
2023-06-24 06:15
Verilog学习笔记
Vivado
FPGA所知所见所解
Verilog
比较器
modelsim
FPGA设计
模拟电路中测量参数解析:SNR、SINAD、ENOB
在模拟转
数字电路
中,经常会看到SNR、SINAD、ENOB参数,那么它们到底是什么含义,又是如何测量得到的呢?
十秒耿直拆包选手
·
2023-06-24 00:57
工作相关
个人学习
甚高频
模拟电路
verilog学习笔记(一)
数字电路
中两种基本设计方法:自顶向下和自底向上。仿真两个不同组合部分:设计块和激励块,激励块用于测试设计块,激励块通常是顶层模块。
道枝jing
·
2023-06-23 14:59
verilog学习笔记
fpga开发
Verilog——hdb3编译码的层次化设计与实现
层次化设计
数字电路
屯根据模块层次不同有两种基本的结构设计方法:自底向上(Bottom-Up)的设计方法和自顶向下(Top-Down)的设计方法。
rοckman
·
2023-06-23 14:27
fpga
fpga开发
EMC学习笔记(五)传输线模型及反射、串扰
1.概述在高速
数字电路
PCB设计中,当布线长度大于20分之一波长或信号延时超过6分之一信号上升沿时,PCB布线可被视为传输线。传输线有两种类型:微带线和带状线。
小幽余生不加糖
·
2023-06-23 02:26
EMC电磁兼容
学习
笔记
数字电路
基础---组合逻辑
目录
数字电路
基础---组合逻辑1、简介2、实验任务3、程序设计4、仿真验证
数字电路
基础---组合逻辑FPGA或者IC内部的逻辑一般包括组合逻辑和时序逻辑,组合逻辑一般指的是一些门电路或者选择器、比较器一起组成的逻辑
OliverH-yishuihan
·
2023-06-21 22:11
fpga开发
硬件工程
dsp开发
算法
又是零欧电阻!为什么数字地与模拟地要用它隔开?
A:因为数字地(电流)干扰大,
数字电路
自身抗干扰能力强,而模拟电路抗干扰弱,如果数字地与模拟地在空间上相互混杂很容易造成数字地干扰模拟地。
中信华电子
·
2023-06-21 11:55
数据库系统概述——第十章 数据库恢复技术(知识点复习+练习题)
博主:命运之光专栏:离散数学考前复习(知识点+题)专栏:概率论期末速成(一套卷)专栏:
数字电路
考前复习专栏:数据库系统概述☀️博主的其他文章:点击进入博主的主页前言:身为大学生考前复习一定十分痛苦,你有没有过以下这些经历
命运之光
·
2023-06-20 21:57
数据库系统概述
数据库
数据库系统概论
考前复习
知识点
期末
数据库系统概述——第六章 关系数据理论(知识点复习+练习题)
博主:命运之光专栏:离散数学考前复习(知识点+题)专栏:概率论期末速成(一套卷)专栏:
数字电路
考前复习专栏:数据库系统概述☀️博主的其他文章:点击进入博主的主页前言:身为大学生考前复习一定十分痛苦,你有没有过以下这些经历
命运之光
·
2023-06-20 21:56
数据库系统概述
学习笔记
期末
经验分享
数据库
考试
数据库系统概述——第四章 数据库安全性(知识点复习+练习题)
博主:命运之光专栏:离散数学考前复习(知识点+题)专栏:概率论期末速成(一套卷)专栏:
数字电路
考前复习专栏:数据库系统概述☀️博主的其他文章:点击进入博主的主页前言:身为大学生考前复习一定十分痛苦,你有没有过以下这些经历
命运之光
·
2023-06-20 21:26
数据库系统概述
数据库
sql
学习笔记
期末
考试
数据库系统概述——第七章 数据库设计(知识点复习+练习题)
博主:命运之光专栏:离散数学考前复习(知识点+题)专栏:概率论期末速成(一套卷)专栏:
数字电路
考前复习专栏:数据库系统概述☀️博主的其他文章:点击进入博主的主页前言:身为大学生考前复习一定十分痛苦,你有没有过以下这些经历
命运之光
·
2023-06-20 21:54
数据库系统概述
数据库
sql
期末复习
数据库系统概述
学习笔记
数据库系统概述——第二章 关系数据库(知识点复习+练习题)
博主:命运之光专栏:离散数学考前复习(知识点+题)专栏:概率论期末速成(一套卷)专栏:
数字电路
考前复习专栏:数据库系统概述☀️博主的其他文章:点击进入博主的主页前言:身为大学生考前复习一定十分痛苦,你有没有过以下这些经历
命运之光
·
2023-06-20 13:22
数据库系统概述
数据库系统概论
数据库
考前复习
知识点
期末
数据库系统概述——第三章 关系数据库标准语言SQL(知识点复习+练习题)
博主:命运之光专栏:离散数学考前复习(知识点+题)专栏:概率论期末速成(一套卷)专栏:
数字电路
考前复习专栏:数据库系统概述☀️博主的其他文章:点击进入博主的主页前言:身为大学生考前复习一定十分痛苦,你有没有过以下这些经历
命运之光
·
2023-06-20 13:51
数据库系统概述
c#
开发语言
【STM32】知识补充 分频技术深度解析: 原理、应用与实现方法
【STM32】知识补充分频技术深度解析:原理、应用与实现方法概述分频概念分频原理技术器分频器触发器分频器模数计数器分频器分频应用微控制器时钟分频通信系统中的频率合成
数字电路
设计中的计时与同步分频实现方法硬件分频器软件分频器案例总结概述分频
我是小白呀
·
2023-06-19 19:48
stm32
单片机
嵌入式硬件
数字电路
基础---计数器
目录
数字电路
基础---计数器1、计数器简介2、实验任务3、程序设计3.1、模块设计3.2、绘制波形图3.3、编写代码3.4、仿真验证3.4.1、编写TB文件3.4.2、仿真验证4、本章总结5、拓展训练
数字电路
基础
OliverH-yishuihan
·
2023-06-19 18:55
fpga开发
嵌入式硬件
硬件工程
dsp开发
算法
数字电路
基础---寄存器
目录
数字电路
基础---寄存器1、寄存器简介1.1、寄存器是如何工作的2、实验任务3、程序设计3.1、模块设计3.2、绘制波形图4、编写代码5、仿真验证5.1、编写TB文件5.2、仿真验证6、总结7、拓展训练
数字电路
基础
OliverH-yishuihan
·
2023-06-19 18:25
fpga开发
硬件工程
dsp开发
嵌入式硬件
Verilog 编程规范
1、编程规范重要性当前
数字电路
设计越来越复杂,一个项
OliverH-yishuihan
·
2023-06-19 18:14
fpga开发
dsp开发
嵌入式硬件
硬件工程
数字电路
和模拟电路-8触发器
前言:掌握锁存器原理及应用基本SR锁存器钟控SR锁存器钟控D锁存器钟控D锁存器的动态参数掌握触发器原理及应用主从触发器维持阻塞触发器其它功能的触发器目录一、基本SR锁存器1、双稳态电路(BistateElements)2、由或非门构成的基本SR锁存器3、由与非门构成的基本SR锁存器4.锁存器的特性表和特性方程5、基本SR锁存器的应用二、钟控SR锁存器1、电路结构和逻辑符号编辑2、逻辑功能3、基本S
4IOT
·
2023-06-19 01:00
数字电路和模拟电路
物联网
单片机
数字电路
和模拟电路-4基本逻辑门电路
目录一、基本逻辑门电路1、二极管或门电路2、二极管与门电路3、三极管非门电路4、二极管与门或非门电路的缺点5、解决方法6、DTL与非门电路二、TTL逻辑门电路1、TTL与非门基本结构2、TTL与非门的开关速度3、TTL与非门传输延时时间4、TTL与非门的电压传输特性及抗干扰能力5、TTL与非门抗干扰能力6、TTL与非门带负载能力7、灌电流负载8、拉电流负载9、TTL非门电路10、TTL或非门电路1
4IOT
·
2023-06-19 01:00
物联网
物联网
数字电路
模拟电路
数字电路
和模拟电路-6组合逻辑模块及其应用(上)
前言:结合之前学习的基本门电路、逻辑电路的分析与设计,去剖析解编码器、译码器、数据选择器、加法器、数值比较器的模块设计与应用。目录一、编码器1、工作原理2、编码器-74LS148分析3、应用74LS148接成16线—4线优先编码器二、译码器1、译码器定义2、74145译码器分析3、下面通过一个具体例子说明一用74145选择驱动指示灯和继电器的电路的方法。三、数据选择器1、数据选择器定义2、数据选择
4IOT
·
2023-06-19 01:29
数字电路和模拟电路
单片机
嵌入式硬件
计算机体系
计算机体系数学:Leibniz无穷小分析(非标准无穷小分析)数学:微分积分物理:;力学:电磁学:集总原件组成的简化电路
数字电路
:记忆运算处理器:记忆(寄存器)运算(算术逻辑运算)控制(时钟、记忆、运算)
·
2023-06-18 23:32
计算机原理
离散数学题目收集整理练习(期末过关进度80%~100%)完结撒花
✨博主:命运之光专栏:离散数学考前复习(知识点+题)专栏:概率论期末速成(一套卷)专栏:
数字电路
考前复习博主的其他文章:点击进入博主的主页前言:身为大学生考前复习一定十分痛苦,你有没有过以下这些经历:1
命运之光
·
2023-06-18 21:09
离散数学考前复习(知识点+题)
学习笔记
离散数学
经验分享
期末
考试
数据库系统概述——第一章 绪论(知识点复习+练习题)
✨博主:命运之光专栏:离散数学考前复习(知识点+题)专栏:概率论期末速成(一套卷)专栏:
数字电路
考前复习专栏:数据库系统概述✨博主的其他文章:点击进入博主的主页前言:身为大学生考前复习一定十分痛苦,你有没有过以下这些经历
命运之光
·
2023-06-18 21:39
数据库系统概述
数据库
学习笔记
数据库系统概述
知识点总结
考前复习
深入理解三极管
三极管的疑问:三极管是经常应用的一个电子元器件,在模拟电路中经常利用其工作在线性区来做信号处理电流放大等,在
数字电路
中又会利用其工作在饱和区截止区来作为开关控制。
weixin_45056908
·
2023-06-18 05:55
java
开发语言
握手信号的打拍
在
数字电路
的设计中,对关键路径的处理方法之一就是插入寄存器,然而,对握手信号插入寄存器则需要进行特殊的处理,否则可能导致数据传输的错乱,严重影响电路的功能。
FPGA硅农
·
2023-06-18 02:05
数字IC进阶
fpga开发
数字IC设计
「FPGA」基本时序电路元件——锁存器和触发器
基本时序电路元件——锁存器和触发器文章目录「FPGA」基本时序电路元件——锁存器和触发器1.最简单的双稳态元件2.SR锁存器3.D锁存器(datalatch)4.D触发器5.寄存器(register)FPGA是一种
数字电路
实现的方式
风声holy
·
2023-06-17 05:06
FPGA
fpga开发
数字逻辑电路
数字电路
基础---时序逻辑
时序逻辑通过前面的组合逻辑的学习,我们知道了组合逻辑电路是没有记忆功能的,也就是说在任何时刻产生的输出信号都仅仅取决于该时刻电路的输入信号,而与它以前的输入信号是无关的。下来我们来学习下什么是时序逻辑。1、简介时序电路是有记忆功能的,它在任何时刻的输出,不仅与该时刻的输入信号有关,而且还与该时刻以前的输入信号有关。可能大家觉得这样说可能有点绕,下面我们举一个实际的例子,来说明一下。有一个排队机分发
OliverH-yishuihan
·
2023-06-17 05:57
硬件工程
fpga开发
dsp开发
算法
数字电路
基础---锁存器
程序设计3.1、缺少else分支的锁存器代码3.2、补齐else分支3.3、缺少default的case语句的锁存器代码3.3、补齐default的case语句4、本章总结锁存器锁存器(俗称Latch)是
数字电路
中的一种具有记忆功能的逻辑元件
OliverH-yishuihan
·
2023-06-17 05:57
fpga开发
嵌入式硬件
硬件工程
dsp开发
算法
实验二 多路复用器的实现-
数字电路
与逻辑设计-湖南大学课程实验
因为CSDN传文档内的大量图片排版太麻烦了,所以直接上整个文档导出图,随便吧,反正只是备份存个档,也没什么人看。下面是没有图片的文字部分,只是方便索引,没有排版实验二多路复用器的实现班级姓名学号一、实验目的1.熟悉多路复用器、加法器的工作原理。2.学会使用VHDL语言设计多路复用器、加法器。3.掌握generic的使用,设计n-1多路复用器。4.兼顾速度与成本,设计行波加法器和先行进位加法器。二、
叶修齐
·
2023-06-17 05:26
数字电路与逻辑设计
数字信号处理
上一页
5
6
7
8
9
10
11
12
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他