E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA;Verilog
FPGA
抢答器设计
设计一抢答器,要求如下:抢答台数为6;具有抢答开始后20s倒计时,20秒倒计时后6人抢答显示超时,并报警;能显示超前抢答台号并显示犯规报警;系统复位后进入抢答状态,当有一路抢答按键按下,该路抢答信号将其余各路抢答信号封锁,同时铃声响起,直至该路按键松开,显示牌显示该路抢答台号。clk时钟信号b1~b6抢答按钮reset复位按钮shield屏蔽标志位stop倒计时暂停标志位show显示器alarm1
wef@~@
·
2024-01-29 13:38
fpga开发
集成电路可测性设计(DFT,Design For Testability)
随着集成电路的高度集成化,最开始的徒手画电路图已经被淘汰,取而代之的是一套规范的硬件描述语言(HDL),现在我们使用
Verilog
HDL可以描述几乎所有逻辑功能和需要的数字电路,只有一些特殊的电路比如数模混合接口等
早睡身体好~
·
2024-01-29 13:07
DFT
DFT
集成电路可测性设计
URAM和BRAM 的区别
无论是7系列
FPGA
、UltraScale还是UltraScalePlus系列
FPGA
,都包含BlockRAM(BRAM),但只有UltraScalePlus芯片有UltraRAM也就是我们所说的URAM
shenlansee
·
2024-01-29 13:37
fpga开发
Xilinx
FPGA
BRAM使用方法
BRAM使用方法在利用
fpga
进行数据处理的过程中,对高速数据采集或者传输的过程中,需要对数据尽心缓存,缓存一般有两种不同的方法,一种是FIFO,一种是RAM,FIFO在vivado中提供IP核,FIFO
一支绝命钩
·
2024-01-29 13:36
FPGA
fpga开发
数字逻辑
Verilog
描述电路的方法(2022.3.17)
,q);inputclk,clrb;inputd;outputq;regq;always@(posedgeclkorposedgeclkb)beginif(clrb)q逻辑表达式-->电路结构图-->
Verilog
HDLmodulefull_add1
枫子有风
·
2024-01-29 13:35
文章
知识点归纳
fpga开发
硬件工程
FPGA
| BRAM和DRAM
BRAM(BlockRAM)Blockram由一定数量固定大小的存储块构成的,使用BLOCKRAM资源不占用额外的逻辑资源,并且速度快。但是使用的时候消耗的BLOCKRAM资源是其块大小的整数倍。如Xilinx公司的结构中每个BRAM有36Kbit的容量,既可以作为一个36Kbit的存储器使用,也可以拆分为两个独立的18Kbit存储器使用。反过来相邻两个BRAM可以结合起来实现72Kbit存储器,
初雪白了头
·
2024-01-29 13:35
农夫笔记
fpga开发
Xilinx 7系列 BRAM概述
Xilinx7系列
FPGA
中的块RAM可存储36Kb的数据,可以配置为两个独立的18KbRAM或一个36KbRAM。
FPGA自学笔记分享
·
2024-01-29 13:34
fpga开发
FPGA
中除法器IP核乘法器IP核使用
FPGA
中除法器IP核乘法器IP使用1.除法器IP核有两种,3.0是最大支持32bit的被除数除数;4.0是最大支持64bit的被除数除数;研究电机时需要计算步数,都仅仅需要32bit因此选择3.0;2
小时姐姐
·
2024-01-29 13:04
fpga
用
FPGA
实现多人抢答器
测试题目“三人抢答器”要求:(1)答题开始后,由主持人按下“开始”键后进入抢答环节;(2)每人一个抢答按钮,有人抢答成功后,其他人再抢答无效;(3)当某人抢答成功时,抢答器系统发出半秒的低频音,并在数码管上显示该组别序号;(4)每个人初始分数为0,抢答成功得到一分,并在数码管上显示3人的得分;(每人分配一个数码管用于显示分数,显示“0~9”)(5)抢答成功后,10秒倒计时,并在数码管上显示。倒计时
m0_54472634
·
2024-01-29 13:33
fpga开发
基于
FPGA
的4路抢答器
verilog
,quartus
名称:基于
FPGA
的4路抢答器
verilog
(代码在文末付费下载)软件:Quartus语言:
Verilog
要求:1.主持人具有最高优先级,实现4路公平抢答判决。2.具有选手提前抢答和抢答成功指示。
FPGA代码库
·
2024-01-29 13:03
fpga开发
数字式竞赛抢答器
Verilog
代码Quartus软件AX301开发板
名称:Quartus数字式竞赛抢答器
Verilog
代码AX301开发板(文末获取)软件:Quartus语言:
Verilog
代码功能:数字式竞赛抢答器设计设计一个可容纳四组参赛者同时抢答的数字抢答器要求:
FPGA代码库
·
2024-01-29 13:03
fpga开发
[转]Bram和Dram的区别
2、bram有较大的存储空间,是
fpga
定制的ram资源;而dram是逻辑单元拼出来的,浪费LUT资源3、dram使用更灵活方便些补充:在XilinxAsynchronousFIFOCORE的使用时,有两种
ddk43521
·
2024-01-29 13:02
【
FPGA
教程案例11】基于vivado核的除法器设计与实现
FPGA
教程目录MATLAB教程目录-----------------------------------------------------------------------------------
fpga和matlab
·
2024-01-29 13:32
★教程2:fpga入门100例
fpga开发
除法器
IP核
verilog
FPGA教程
为什么时序逻辑电路会落后一拍?
FPGA
初学者可能经常听到一句话:“时序逻辑电路,或者说用<=输出的电路会延迟(落后)一个时钟周期。”但在仿真过程中经常会发现不符合这一“定律”的现象–明明是在仿真时序逻辑,怎么输出不会落后一拍?
单刀FPGA
·
2024-01-29 13:30
FPGA设计与调试
fpga开发
Verilog
xilinx
IC
altera
数字式竞赛抢答器(基于Quartus的原理图设计)
FPGA
数字式竞赛抢答器(基于Quartus的原理图设计)
FPGA
一.设计思路二.实现过程1.第一信号鉴别锁存模块+犯规电路(1)使用器件74175,带公共时钟和复位四D触发器(2)原理a.比赛开始前,主持人复位按钮
月月如常
·
2024-01-29 13:30
fpga开发
嵌入式硬件
单片机
【
FPGA
】
Verilog
描述电路的三种方式(结构化、数据流和行为化)
前言众所周知,
Verilog
是作为一种HDL(HardwareDescriptionLanguage,硬件描述语言)出现的,它的主要功能是在不同的抽象层级上描述电路,从而实现电路设计。
单刀FPGA
·
2024-01-29 13:59
Verilog语法
fpga开发
Xilinx
IC
FPGA
altera
xilinx
FPGA
除法器ip核(divider)的使用(VHDL&Vivado)
一、创建除法ip核vivado的除法器ip核有三种类型,跟ISE相比多了一个LuMult类型,总结来说就是LuMult:使用了DSP切片、块RAM和少量的
FPGA
逻辑原语(寄存器和lut),所以和Radix2
坚持每天写程序
·
2024-01-29 13:58
FPGA
VHDL
VIVADO
fpga开发
1024程序员节
FPGA
原理与结构(8)——块RAM(Block RAM,BRAM)
系列文章目录:
FPGA
原理与结构(0)——目录与传送门一、BRAM简介大家对于RAM应该并不陌生,RAM就是一张可读可写的存储表,它经常被拿来与ROM进行对比,相比之下,ROM只可读。
apple_ttt
·
2024-01-29 13:28
FPGA原理与结构
fpga开发
FPGA
通过 UDP 以太网传输 JPEG 压缩图片
FPGA
通过UDP以太网传输JPEG压缩图片简介在
FPGA
上实现了JPEG压缩和UDP以太网传输。
OpenFPGA
·
2024-01-29 13:23
fpga开发
udp
网络协议
网络
AI 黑科技,老照片修复,模糊变高清
我拿“自己”的旧照片试了一下,先看效果对比:右侧为修复后只看人脸部分G
FPGA
Nhttps://arxiv.org/pdf/2101.04061.pdf
FPGA
N算法由腾讯PCGARC实验室提出,其相关论文已被
统计学家
·
2024-01-29 11:04
单板计算机(SBC)-片上系统(SOC)嵌入式C++和
FPGA
(VHDL)
要点:片上系统/单板计算机嵌入式C++及VHDL编程单板计算机(RaspberryPi)C++实现MQTT监控房间门锁,灯光,并使用RESTful提示状态单板计算机(ESP8266)C++无线网络MQTT土壤湿度监测仪,实现HTTP服务器,创建网页版监控界面,构建ESP8266监控固件,单板计算机集成到IP网络,添加二氧化碳检测传感器,使用GPIO和PWM控制继电器和直流压控风扇片上系统(SOC)
亚图跨际
·
2024-01-29 08:26
嵌入式
FPGA
C/C++
单板计算机SBC
片上系统SOC
Raspberry
Pi
ESP8266
MQTT
C++
Qt
南京观海微电子---如何减少时序报告中的逻辑延迟
1.引言在
FPGA
逻辑电路设计中,
FPGA
设计能达到的最高性能往往由以下因素决定:▪工作时钟偏移和时钟不确定性;▪逻辑延迟:在一个时钟周期内信号经过的逻辑量;▪网络或路径延迟:Vivado布局布线后引入的延迟量
9亿少女的噩梦
·
2024-01-29 08:24
观海微电子
显示驱动IC
fpga开发
HPS SoC和
FPGA
联合使用例程
本教程演示了如何使用HPS/ARM与
FPGA
进行通信。我们将为DE10标准开发板介绍如何根据官方的DE10_Standard_GHRD工程开发出自己的My_GRHD工程。
zhou_sking
·
2024-01-29 05:41
Linux
terasic
软件操作
嵌入式
linux
操作系统
FPGA
中的HPS
使用轻量级HPS-to-
FPGA
桥接器连接需要由HPS控制的IP(轻量级HPS到
FPGA
桥接器允许HPS中的主设备访问SoC器件的
FPGA
部分中的内存映射控制的从端口。
whocarea
·
2024-01-29 05:41
FPGA
quartus如何烧写
FPGA
程序
1.连接好JTAG线,点击烧写按钮2.选择USB串口3.生成jic文件,点击File-CoventProgrammingFile...-根据芯片型号选择正确的4.删除旧版本程序,添加新版程序4.勾选前两项
徐徐如风XR
·
2024-01-29 05:41
fpga开发
Quartus
FPGA
JTAG配置芯片固化(Cyclone IV)
CycloneIV配置芯片固化
FPGA
有三种配置下载方式:主动配置方式(AS),被动配置方式(PS)和最常用的基于JTAG的配置方式。
闲庭信步sss
·
2024-01-29 05:09
FPGA
fpga
Modelsim SE 10.5安装教程
大学老师爱教VHDL语言,但是进入社会以后,基本都是
Verilog
HDL语言,简单易学,建议用
Verilog
来仿真与做
FPGA
工程。一、资源:Modelsim_
GBXLUO
·
2024-01-29 05:08
FPGA
fpga开发
modelsim
System
Verilog
中数组内置函数sum()的一个注意点
System
verilog
内置了数组求和运算方法(sum()),将数组的所有元素累加起来,返回一个最终值。
谷公子的藏经阁
·
2024-01-29 05:04
SystemVerilog
Systemverilog
数组内置函数
芯片设计
芯片验证
UVM
FPGA
硬核与软核处理器有什么区别和联系?
关注、星标公众号,直达精彩内容作者:wcc149软核处理器SOPC技术,即软核处理器,最早是由Altera公司提出来的,它是基于
FPGA
的SOC片上系统设计技术。
Hack电子
·
2024-01-29 05:33
芯片
java
大数据
linux
编程语言
quartus烧写文件pof sof jic区别
quartus烧写文件有三种格式,分别是pof,sof和jicpof是在AS模式下通过jtag写到
fpga
外挂的配置芯片中,不会掉电擦除,要不然成sram了,但是不能调试。
JingZhe_HengJing
·
2024-01-29 05:33
fpga
quartus
jtag
烧写
Quartus生成烧录到
FPGA
板载Flash的jic文件
简要说明:Altera的
FPGA
芯片有两种基本分类,一类是纯
FPGA
,另一类是
FPGA
+Soc(Systemonchip),也就是
FPGA
+HPS(HardProcessorSystem,硬核处理器),
GBXLUO
·
2024-01-29 05:02
FPGA
fpga开发
“OVL断言“和“assert 断言“有什么区别和联系
目录区别:1.OVL断言:2.System
Verilog
`assert`断言:3.设计目的:4.语法:5.特定功能:联系:1.都属于基于断言的验证:2.都用于仿真验证:3.都可用于捕获设计中的问题:OVL
禅空心已寂
·
2024-01-29 03:58
uvm
IC验证
前端
OVL
assert
$hdl_xmr_force,$value$plusargs
rkvtimertb.apbrstn<=0;#20ns;$hdl_xmr_force("rkvtimertb.apbrstn",“1");//rkvtimertb.apbrstn<=1;endtask在System
Verilog
禅空心已寂
·
2024-01-29 03:57
前端
uvm
systemverilog
系统函数
vivado 将I/O规划项目迁移到RTL、UltraScale的I/O规划体系结构内存IP、UltraScale体系结构内存IP I/O规划设计流程变更、综合I/O规划
端口定义用于为按照规定,使用
Verilog
或VHDL进行RTL设计。差分对缓冲器添加到顶部模块和总线定义也包括在RTL中。项目属性更改为反映RTL项目类型。重要!
cckkppll
·
2024-01-29 02:30
fpga开发
xilinx基础篇Ⅱ(2)vivado2017.4软件使用
1.打开软件,选择新建工程2.确认创建新工程3.选择创建工程名及路径4.选择创建工程类型,一般选择RTL5.选择
FPGA
芯片型号6.以下为工程概况,其中框中为选择的芯片型号,点击finish7.添加Xilinx
Roy-e
·
2024-01-29 02:00
FPGA
学习个人笔记:Vivado
应用篇
fpga开发
vivado 2018.3 烧写固化
FPGA
verilog
代码以及出现的问题解决
vivado一般是与SDK同时使用的,像zynq系列,通过SDK烧写固化代码很方便,但是有的时候比如本人目前使用的是XC7K325T
FPGA
进行的开发,不会用到SDK软件,所以烧写固化代码想通过vivado
cckkppll
·
2024-01-29 02:29
fpga开发
【加速计算】从硬件、软件到网络互联,AI时代下的加速计算技术
接下来,我们将回顾和梳理常见的硬件加速器,如GPU、ASIC、TPU、
FPGA
等,以及如CUDA、OpenCL等软件
沐风—云端行者
·
2024-01-28 23:10
云计算架构
网络
人工智能
GPU
网络互联
NVlink
RDMA
从中兴事件到中美教育...
直到有一天,一位已准备入职的
FPGA
工程师告诉我,因为中兴事件的影响,他决定将芯片研究作为自己未来的职业
Linda姐
·
2024-01-28 20:53
关于dc综合问题
1.dc综合避免latch的产生Latch的主要危害有:1)输入状态可能多次变化,容易产生毛刺,增加了下一级电路的不确定性;2)在大部分
FPGA
的资源中,可能需要比触发器更多的资源去实现Latch结构;
heureu-x,-se
·
2024-01-28 14:52
数字前端
经验分享
ac3165 linux驱动_[干货]手把手教你用Zedboard学习Linux移植和驱动开发
部分硬件设计中需要CPU完成对电路寄存器的配置,为了完成Zedboard对
FPGA
上部分寄存器的配置功能,可以在PS单元(处理器系统)上运行裸机程序(无操作系统支持)完成和PL单元(
FPGA
部分)的数据交互功能
weixin_39616090
·
2024-01-28 13:17
ac3165
linux驱动
Clover
驱动文件夹
delphi
linux
arm
linux
can总线接收数据串口打包上传
linux
delphi
开发
linux
配置启动
nomad
【正点原子
FPGA
连载】第二十五章设备树下的LED驱动实验 摘自【正点原子】DFZU2EG_4EV MPSoC之嵌入式Linux开发指南
1)实验平台:正点原子MPSoC开发板2)平台购买地址:https://detail.tmall.com/item.htm?id=6924508746703)全套实验源码+手册+视频下载地址:http://www.openedv.com/thread-340252-1-1.html第二十五章设备树下的LED驱动实验上一章我们详细的讲解了设备树语法以及在驱动开发中常用的OF函数,本章我们就开始第一个
正点原子
·
2024-01-28 13:46
正点原子
fpga开发
linux
驱动开发
[AG32VF407]国产MCU+
FPGA
使用I2C测试陀螺仪MPU6050
视频讲解[AG32VF407]国产MCU+
FPGA
使用I2C测试陀螺仪MPU6050实验过程查看原理图中定义的I2C的管脚,PB0和PB1在board.ve中定义的引脚功能I2C0_SDAPIN_36I2C0
LitchiCheng
·
2024-01-28 13:16
fpga
单片机
fpga开发
嵌入式硬件
基于QC-LDPC编码的循环移位网络的
FPGA
实现
一、桶式移位寄存器(barrelshifter)八位桶式移位寄存器的VHDL实现如下,由于每一层结构相似,于是采用生成语句for_generate实现,使用该代码实现的RTL级分析和理论的结构一致,仿真结果也符合预期。entitybarrel_shiftisGENERIC(DATA_WIDTH:INTEGER:=8;CTRL_WIDTH:INTEGER:=3);Port(DATA_IN:INSTD
泽_禹
·
2024-01-28 13:15
通信原理
LDPC
fpga开发
信息与通信
FPGA
HDMI IP之DDC(本质I2C协议)通道学习
目的:使用KingstVIS逻辑分析仪软件分析HDMI的DDC通道传输的SCDC数据(遵循I2C协议),同时学习了解SCDC的寄存器与I2C通信协议。部分英文缩写:HDMIHighDefinitionMulti-mediaInterface高清多媒体接口DDCDisplayDataChannel显示数据通道SCDCStatusandControlDataChannel状态和控制数据通道一、资源:参
GBXLUO
·
2024-01-28 13:44
FPGA
HDMI
DDC
FPGA
----ZCU106基于axi-hp通道的pl与ps数据交互(全网唯一最详)
1、大家好,今天给大家带来的内容是,基于AXI4协议的采用AXI-HP通道完成PL侧数据发送至PS侧(PS侧数据发送至PL侧并没有实现,但是保留了PL读取PS测数据的接口)2、如果大家用到SoC这种高级功能,那大家应该对于AXI4协议已经很熟悉了,但本文侧重点为初学者直接提供可以上手的硬件实验,大佬请忽略。3、AXI4协议的基础内容:之前对于AXI4协议已经做过一些总结,但是总结的不好,下面重新进
发光的沙子
·
2024-01-28 13:44
Verilog
fpga开发
arm
硬件工程
国产
FPGA
(AG32VF407 AGRV2K)LED程序控制D3闪烁
视频讲解[AG32VF407]国产MCU+
FPGA
LED程序控制D3闪烁及演示实验过程本次测试用的源文件为E:\tech\AGM-AG32VF\sdk-release\AgRV_pio\platforms
LitchiCheng
·
2024-01-28 13:41
fpga
fpga开发
source insight 支持
verilog
及使用技巧
CustomLanguages-SourceInsightsourceinsight支持
verilog
及使用技巧-CSDN博客
lbaihao
·
2024-01-28 13:36
verilog
stm32
单片机
c语言
fpga开发
verilog
编程之乘法器的实现
z=x*y中,x是被乘数,在
Verilog
代码中multiplicand表示,y是乘数,在代码中用multiplier表示。因为x和y都是带符号数,所以应该是用补码乘法,但是如果对x和y求
lbaihao
·
2024-01-28 13:33
verilog
stm32
fpga开发
【
FPGA
】7系列
FPGA
时钟资源及时钟IP核配置 Xilinx
7系列
FPGA
时钟资源及时钟IP核配置Xilinx7系列时钟资源1.分类全局时钟,区域时钟2.7系列时钟结构ClockBackbone:全局时钟线将芯片分成左右两个时钟区域;HorizontalCenter
原地打转的瑞哥
·
2024-01-28 05:23
fpga开发
ip
FPGA
时钟资源
一:时钟分类A.外部时钟外部时钟是指时钟信号的来源是在
FPGA
芯片的外部。通常来说,外部时钟源对
FPGA
设计来说是必需的,因为一般
FPGA
芯片内部没有能够产生供内部逻辑使用的时钟信号的选频和激励电路。
燎原星火*
·
2024-01-28 05:21
fpga开发
上一页
7
8
9
10
11
12
13
14
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他