E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA;Verilog
[AG32VF407]国产MCU+
FPGA
Verilog
编写控制2路gpio输出不同频率方波实验
视频讲解[AG32VF407]国产MCU+
FPGA
Verilog
编写控制2路gpio输出不同频率方波实验实验过程根据原理图,选择两个pin脚作为输出修改VE文件,clk选择PIN_OSC,使用内部晶振8Mhz
LitchiCheng
·
2024-01-31 07:51
fpga
fpga开发
单片机
嵌入式硬件
GD32F30x SPI转CAN 从机实现
通信不同于串口等全双工通信,主机在发送数据的同时也能得到从机传送的数据,所以SPI通信是同步的,从机要想发送数据给主机,必须等主机主动发送时钟来读取;所以主机要想读取从机的数据必须发送2帧数据才能读取到想要的结果(不同与
FPGA
kensey
·
2024-01-31 07:18
fpga开发
呼吸灯--
FPGA
目录1.breath_led.v2.tb_breath_led.v呼吸灯就是从完全熄灭到完全点亮,再从完全点亮到完全熄灭。具体就是通过控制PWM的占空比控制亮灭程度。绘制PWM波的步骤就是,首先灯是在第一个时钟周期保持高电平熄灭状态,在第二个时钟周期保持1/10个时钟周期的低电平,其余都是高电平。在第3个时钟周期保持2/10的低电平,剩余都是高电平,依次绘制下去直到第11个时钟周期在一个周期内都是
sendmeasong_ying
·
2024-01-31 07:47
FPGA
fpga开发
FPGA
芯片的可重构技术
FPGA
可重构技术就是通过上位机控制在
FPGA
运行过程中加载不同的Bitstream文件,
FPGA
芯片根据文件内的不同逻辑将内部的资源全部或部分进行重新配置以达到多种功能任务动态切换的目标,从而提高了使用
程老师讲FPGA
·
2024-01-31 07:13
fpga开发
重构
国内外
FPGA
主要厂商和其主要芯片
前言随着人工智能的普及,在落地过程中由于需要实时处理大批量的图片和视频数据,在硬件设计过程中,
fpga
都会作为硬件架构中的周转,所以近年来
fpga
工程师的需求越来越大,本文旨在归纳一下目前市场主流的
fpga
程老师讲FPGA
·
2024-01-31 07:13
fpga开发
「HDLBits题解」Building Larger Circuits
本专栏的目的是分享可以通过HDLBits仿真的
Verilog
代码以提供参考各位可同时参考我的代码和官方题解代码或许会有所收益题目链接:Exams/review2015count1k-HDLBitsmoduletop_module
UESTC_KS
·
2024-01-31 07:10
HDLBits
题解
fpga开发
Verilog
FPGA
学习日志:
Verilog
仿真文件的写法
目录一、
Verilog
与仿真1.1
Verilog
的概念1.2仿真与仿真文件1.3仿真的重要性二、
Verilog
仿真文件的写法2.1搭建模块2.2标记模块名称2.3定义输入输出变量2.4初始化initial
长安er
·
2024-01-31 04:43
课程学习心得
fpga开发
学习
仿真文件
Verilog
HDL
EDA
想用
verilog
写一个npu 需要什么学习路线?
要用
Verilog
编写一个NPU(神经处理单元),你需要经过以下学习路线:数字电路基础:学习数字电路的基本概念,包括逻辑门、寄存器、时钟信号、信号传输等。
移知
·
2024-01-31 02:00
学习
fpga开发
【VS Code+
Verilog
+Vivado使用】(2)基本设置
文章目录2基本设置2.1字体大小2.2Tab大小2.3选中高亮2.4文件编码2基本设置2.1字体大小方法1:VSCode左下角>管理>设置,搜索"fontsize",点击左侧"字体",根据需要设置"editor.fontSize"选项的值,改变字体大小,如下图蓝框部分所示:方法2:VSCode左下角>管理>设置,搜索"mousewheelzoom",勾选"editor.mouseWheelZoom
xduryan
·
2024-01-31 02:09
VS
Code
vscode
【VS Code+
Verilog
+Vivado使用】(3)使用技巧
文章目录3使用技巧3.1文件比较3.2行操作3.2.1任意移动行3.2.2向下复制行3.3列编辑3.3.2Ctrl+点击鼠标左键3.3.3Ctrl+拖动鼠标左键3.3.4Ctrl+Shift+点击鼠标左键3.3.5Ctrl+Shift+拖动鼠标左键3.4多窗口显示3.5时间线3.6配置同步3使用技巧3.1文件比较VSCode可以比较两个文件的内容,并将有差异的部分标注出来。例如,比较文件A和B:方
xduryan
·
2024-01-31 02:09
VS
Code
vscode
【VS Code+
Verilog
+Vivado使用】(4)Vivado绑定VS Code
文章目录4Vivado绑定VSCode4Vivado绑定VSCodeVivado>Settings>ToolSettings>TextEditor>CurrentEditor,从下拉菜单中点击"CurrentEditor…",如下图所示:点击最右侧"…“,弹出"CustomEditorDefinition"对话框,在"Editor"右侧输入"VSCodeinstallationpath/Code.
xduryan
·
2024-01-31 02:38
VS
Code
vscode
【VS Code+
Verilog
+Vivado使用】(5)VS Code配置文件
文章目录5VSCode配置文件5VSCode配置文件现附上个人VSCode配置文件settings.json的内容:{//"
verilog
.linting.linter":"xvlog","
verilog
.ctags.path
xduryan
·
2024-01-31 02:38
VS
Code
vscode
给大家推荐一款非常好用的双路FOC开发板(AuroraFOC)
作者:公众号
FPGA
之旅二.PCB介绍STM32F405RGT6主控两路FOC电机驱动,支持MR30和SH1.0两种接口,四路电流采样电路,两路SPI/IIC编码器接口USB接口CAN接口外部FL
FPGA之旅
·
2024-01-30 21:06
AuroraFOC
fpga开发
FOC
STM32
PCB
旋转编码器SIQ-02FVS3驱动(AuroraFOC)
开发环境STM32CubeMXHAL库Clion作者:
FPGA
之旅(ValentineHP)二.原理(图)介绍旋转编码器按键原理图如下,它有左旋转、右旋转和按下这三种状态。
FPGA之旅
·
2024-01-30 21:06
AuroraFOC
fpga开发
FOC
编码器
嵌牛6
姓名李泽浩学号21181214372学院广州研究院转载自https://blog.csdn.net/
FPGA
Designer/article/details/88775286【嵌牛导读】本文是TCP发送
李泽浩
·
2024-01-30 20:39
【INTEL(ALTERA)】为什么 niosv-download 实用程序无法下载 NiosV 处理器应用程序 ELF 文件
说明当您执行以下任务时,英特尔®Quartus®PrimeProEdition软件版本21.3和21.4中会显示以下错误消息:使用niosv-download实用程序将Nios®V处理器应用程序ELF文件下载到英特尔®
FPGA
s
神仙约架
·
2024-01-30 15:44
INTEL(ALTERA)
FPGA
fpga开发
Nios
NiosV
Quartus
【INTEL(ALTERA)】JESD204C
FPGA
IP绑定硬件设计在连接过程中有时会失败
说明由于英特尔®Quartus®PrimeProEdition软件版本21.4中存在问题,您可能会看到JESD204C英特尔®
FPGA
IP绑定硬件设计有时会在启动时无法链接。
神仙约架
·
2024-01-30 15:44
INTEL(ALTERA)
FPGA
fpga开发
JESD204C
Quartus
[视频处理]关于视频处理的多画面样式
后续补充文章【图像处理】使用
FPGA
实现视频多画面的方案多画面样式
神仙约架
·
2024-01-30 15:43
图像处理
多画面
多画
视频处理
画面拼接
视频拼接
「HDLBits题解」Finite State Machines
本专栏的目的是分享可以通过HDLBits仿真的
Verilog
代码以提供参考各位可同时参考我的代码和官方题解代码或许会有所收益题目链接:Fsm1-HDLBitsmoduletop_module(inputclk
UESTC_KS
·
2024-01-30 15:40
HDLBits
题解
fpga开发
Verilog
【INTEL(ALTERA)】为什么 F-tile Serial Lite IV
FPGA
IP 设计示例会失败
说明由于IntelAgilex®7
FPGA
I系列收发器-SoC开发套件的时钟控制器GUI存在问题,当您需要配置芯片Si5332的OUT1时钟频率时,您可能会发现F-tileSerialLiteIV英特尔
神仙约架
·
2024-01-30 15:07
INTEL(ALTERA)
FPGA
fpga开发
Ftile
Si5332
现代数字信号处理介绍
实现验证方式有DSP,
FPGA
,以及PC端matlab仿真,python仿真方法加我微信hezkz17,可申请加入数字音频系统研究开发交流答疑群。
周南音频科技教育学院(AI湖湘学派)
·
2024-01-30 12:22
音频算法设计研究开发
音频
算法
Verilog
HDL语法(二)
Verilog
HDL语法(二)常见错误:未声明的寄存器变量
Verilog
没有处理未声明寄存器变量的机制,所以一个未声明的标识符被参考为默认类型线网(如wire)。
ShareWow丶
·
2024-01-30 12:45
#
Verilog
HDL语言及设计
Verilog语法
Verilog
HDL
线网型
寄存器型
Verilog
HDL 语法整理 (一)
目录导读一、模块结构1、模块的端口定义2、模块内容二、数据类型1、常量2、参量3、变量1、寄存器数据类型2、线网型数据类型参考声明导读本篇博文主要介绍
Verilog
HDL语法的基本框架和数据类型、常量变量等
在路上-正出发
·
2024-01-30 12:43
Verilog
HDL
语法整理
Verilog
HDL
语法
Verilog
HDL 语法整理(二)
目录前言一、
Verilog
HDL初始化二、
Verilog
操作符号1、
Verilog
赋值运算符1、连续赋值符号2、阻塞赋值符3、非阻塞赋值符4、映射赋值符5、位置赋值2、
Verilog
按位运算符3、归约运算符
在路上-正出发
·
2024-01-30 12:43
Verilog
HDL
语法整理
Verilog
语法整理
Verilog
HDL 语法整理 (三)
目录前言一、
Verilog
并行语句1、连续赋值语句1.1直接连续赋值语句1.2条件连续赋值语句2、
Verilog
程序块语句2.1initial块2.2always块3、
Verilog
实例化语句3.1单独实例化
在路上-正出发
·
2024-01-30 12:43
Verilog
HDL
语法整理
verilog
语法
[2021-07-18]
Verilog
HDL语法总结
目录1.引言2.模块(block)3.常量、数据类型、运算符(1)常量1)数字2)x和z值(2)数据类型1)wire型2)reg型3)参数型(3)运算符1)算术运算符2)赋值运算符3)关系运算符4)逻辑运算符5)条件运算符6)等式运算符7)移位运算符8)拼接运算符9)指数10)缩减运算符11)运算符优先级排序4.常用关键词块语句生成块(未完待续)(1)always(2)initial(3)assi
数字IC新人小白
·
2024-01-30 12:43
数字IC漫漫长夜
verilog
Verilog
HDL语法-数据类型
Verilog
HDL语法-数据类型数据类型物理数据类型连线型概述连线型变量的声明寄存器型概述寄存器型变量的声明存储器型抽象数据类型整型时间型实型参数型数据类型在
Verilog
HDL中共有19种数据类型。
jaw_jin
·
2024-01-30 12:12
Verilog
HDL
verilog
Verilog
HDL语法学习心得
从五月中旬开始进入到
Verilog
HDL语法学习、项目实战阶段,满打满算已经两个月时间了。这两个月全部在自习室度过,一直没有认真做一篇总结,主要还是抽不出时间来,因为几乎每天都有需要琢磨研究的东西。
ღ墨竹照月影
·
2024-01-30 12:12
Verilog
HDL
verilog
fpga
risc-v
芯片
03
Verilog
HDL 语法
Verilog
HDL(HardwareDescriptionLanguage)是在C语言的基础上发展起来的一种硬件描述语言(用它可以表示逻辑电路图、逻辑表达式、数字逻辑系统所完成的逻辑功能等)具有灵活性高
lf282481431
·
2024-01-30 12:41
FPGA开发入门
fpga开发
2024 IC
FPGA
岗位 校招面试记录
本人的话,研究生期间所做的项目都是跟
FPGA
相关,并未参与ASIC芯片设计相关的项目。HR面试不记录在内,只记录跟技术面沾边的一些问题。联发科技实习一面岗位:I
在路上-正出发
·
2024-01-30 11:04
我的面试记录
面试
经验分享
程序人生
华为海思
联发科
1024程序员节
新思科技
STM32与
FPGA
实现以太网功能--ping
②
FPGA
与88E6320的另一个RMII接口连接,使用UDP实现业务数据传输。③stm32与
FPGA
中MAC地址不同,但是IP使用相同结果:1、在局域网点对点通信正常。
weixin_41719055
·
2024-01-30 09:37
fpga开发
stm32
新手如何学习学嵌入式开发?
这个问题相信是困扰所有嵌入式初学者的难题,下面的内容是嵌入式学习必学的:C语言;C++;操作系统;计算机组成原理;linux编程;51单片机;arm;硬件编程语言(
FPGA
);模拟电路&数字电路。
华清远见成都中心
·
2024-01-30 08:56
学霸笔记
学习
嵌入式开发需要学mysql吗_学习嵌入式开发需要学习哪些课程?如何学习?
所学习的内容会有所区别,但是无论是哪个方向,学习嵌入式开发的必学课程有:一:嵌入式开发的必学课程1、C语言2、C++3、操作系统4、计算机组成原理5、linux编程6、51单片机7、arm8、硬件编程语言(
FPGA
jimwalk2014
·
2024-01-30 08:55
嵌入式开发需要学mysql吗
FPGA
学习之嵌入式硬件系统(SOPC)概述(软硬件设计)
FPGA
学习之嵌入式硬件系统(SOPC)概述(软硬件设计)首先我们知道
FPGA
可以实现充当完整微处理器的逻辑,并且提供许多灵活性选项。下图体现出
FPGA
器件为何是现场可编辑门阵列器件。
硬件嘟嘟嘟
·
2024-01-30 08:53
FPGA
fpga
verilog
嵌入式
经验分享
应届生把
FPGA
学到什么程度可以找工作?
在
FPGA
(Field-ProgrammableGateArray)领域找到工作通常需要一定的基础知识和专业技能。那应届生把
FPGA
学到什么程度可以找工作?
宸极FPGA_IC
·
2024-01-30 08:13
fpga开发
fpga
硬件工程
对嵌入式
FPGA
的详解
嵌入式
FPGA
(e
FPGA
)是指将一个或多个
FPGA
以IP的形式嵌入ASIC,ASSP或SoC等芯片中。换句话说,eFPG
C123001
·
2024-01-30 08:42
免费领
各种资源
学习
学习嵌入式
linux
网络编程
代码
项目解析
专家讲解
学
fpga
和还是嵌入式?
2、
FPGA
:它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物,是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克
宸极FPGA_IC
·
2024-01-30 08:40
fpga开发
fpga
filenet市值将在2023年超过比特币,区块链有ipfs会更好
从2008年比特币诞生之初开始,数字货币的“挖矿”经历了五个时代:CPU挖矿,GPU挖矿,
FPGA
挖矿,ASIC挖矿,大规模集群挖矿。
区小楼
·
2024-01-30 07:35
基于
FPGA
实现Aurora高速串行接口
0本文目录1)Aurora简介2)
FPGA
简介3)系统设计4)逻辑设计5)模块设计6)AuroraIP核简介7)AuroraIP核定制8)Aurora协议特点9)结束语1Aurora简介1)采用并行方式传输高速的数据流有很多设计难点
宁静致远dream
·
2024-01-30 07:49
FPGA水滴穿石
FPGA
光纤Aurora_8B_10B
本章基于Vivado开发工具中Aurora的IP核进行验证。本章包括了光纤眼图的验证、单个Aurora核下板验证、两个Aurora核下板验证。光纤接口眼图验证在协议的选项中,本次实验采用的是Custom(自定义模式)。LineRate(行速率)选项在QPLL/CPLL都支持的情况下带宽为0.6Gb/s到6.5Gb/s,本次实验选择了带宽3.125Gb/s。米联客发板的输入的差分时钟为156.250
小五头
·
2024-01-30 07:14
基于Verilog实现算法
fpga开发
Verilog
移位运算符
在
Verilog
HDL中,有两种运算符,分别是左移运算符和右移运算符。使用方法为:a>>n,a>1=4'b0100;4'b1001>>4=4'b0000;换一种说法。
Shining0596
·
2024-01-30 02:01
Verilog
学习
学习
其他
ISE中逻辑分析仪ChipScope的使用
基本上采用了典型外部逻辑分析仪的理念和功能,却无需额外的逻辑分析设备、测试I/O、电路板走线和探点,只要建立一个对应的文件并做相关设置后,与当前工程捆绑编译,用一根JTAG接口的下载电缆连接到要调试的
FPGA
YprgDay
·
2024-01-29 15:47
#
开发工具的使用
fpga开发
Vivado中嵌入式逻辑分析仪ILA的使用(2)
FPGA
综合出来的电路都在芯片内部,基本上是没法用示波器或者逻辑分析仪器去测量信号的,所以xilinx等厂家就发明了内置的逻辑分析仪。
Pilgrim2017
·
2024-01-29 15:16
FPGA
Vivado
【
FPGA
】:ip核--Divider(除法器)
本文转自:【
FPGA
】:ip核–Divider(除法器)二、Divider(除法器)概述除法器顾名思义,用来做除法运算。
岁岁人如旧
·
2024-01-29 13:10
FPGA
fpga开发
数字集成电路设计(五、仿真验证与 Testbench 编写)(一)
文章目录引言1.
Verilog
HDL电路仿真和验证概述2.
Verilog
HDL测试程序设计基础2.1Testbench及其结构2.2测试平台举例2.2.1组合电路仿真环境搭建2.2.2时序电路仿真环境搭建
普通的晓学生
·
2024-01-29 13:39
Verilog
HDL数字集成电路设计
fpga开发
Mealy FSM and Moore FSM特点、转换以及
verilog
实现方式
有限状态机FSM有限状态机-FiniteStateMachine,简写为FSM,是表示有限个状态及在这些状态之间的转移和动作等行为的数学模型状态机的两种形式Moore状态机:时序逻辑输出只取决于当前状态的这一类状态机。此时,其输出表达式为输出信号=G(当前状态);时钟同步的Moore状态机结构如下图所示,从图中可以看出其输出逻辑G的输出仅由当前状态决定。Mealy状态机:时序逻辑输出不但取决于状态
Zokion
·
2024-01-29 13:39
数字IC设计
Verilog
的三种描述方式(门级、RTL级、行为级)
门级:使用逻辑门这一级别来描述,and、or……,输出部分必须是net类型,门级原语本质是模块实例调用,符合端口连接规则。RTL中的寄存器和组合逻辑,直接反应了逻辑门直接的关系,更加接近底层,接近硬件,一般EDA工具可以把RTL描述自动编译为门级描述。所以一般不直接使用门级编程。moduleFull_Add_1b_3(A,B,Cin,Sum,Cout);inputA;inputB;inputCin
学不懂IC
·
2024-01-29 13:09
fpga开发
FPGA
逻辑资源评估之BRAM(以Xilinx为例)
在
FPGA
逻辑设计时,需要参考所需逻辑资源对
FPGA
进行选型,其中一项就是对BRAM的评估,在这里以xilinxUltraSCALE+系列
FPGA
为例,对BRAM进行简单介绍。
wkonghua
·
2024-01-29 13:38
FPGA
FPGA开发
fpga开发
FPGA
实现八位数字抢答器设计
一.设计要求八位数字抢答器设计要求:抢答器同时供8名选手或8个代表队比赛,分别用8个按钮S0~S7表示。设置一个系统清除和抢答控制开关S,该开关由主持人控制。抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在优先抢答选手的编号一直保持到主持人将系统清除为止。抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如,30秒)。当主持人启动"开始"键后,定时器进行减计时,同时扬声器发出短暂
FPGA之旅
·
2024-01-29 13:08
FPGA之旅课设
fpga开发
Verilog
02:结构化建模
结构化描述是用
Verilog
HDL进行电路设计中最基本描述方式。对于系统级电路设计,为了把不同的功能模块有层次地组合在一起,主要是采用模块调用的结构化建模方式实现。
刘小适
·
2024-01-29 13:38
Verilog设计
fpga开发
risc-v
上一页
6
7
8
9
10
11
12
13
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他