E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Quartus
基于fpga+dsp的机器人控制-总纲
平台:上位机:基于mfc的对话框的界面 vc6.0 dsp:TMS320F28335 软件平台:ccs3.3 FPGA:cycloneIII EP3C25Q240C8 软件平台:
quartus
II11.1
xzyfeixiang
·
2013-11-22 10:00
mfc
VC
FPGA
机器人
ccs
Quartus
II modelsim使用与testbench编写
本文使用的是
Quartus
IIVersion10.0和Modelsim6.5e。
wu20093346
·
2013-11-08 17:00
FPGA
modelsim
quartus
testbench
Quartus
II调用modelsim无缝仿真
Quartus
中调用modelsim的流程1.设定仿真工具 assignmentèsettingèEDAtoolsettingèsimulation 选择你需要的工具。
zhoujiaxq
·
2013-11-06 22:00
Quartus
II 之Block文件编程与时序仿真
一、建立block文件bdf 1.
QUARTUS
2 启动à New Projectà然后一路next,选择好芯片型号EMP240T100C5Nà选择好仿真器
kaly_liu
·
2013-10-26 15:00
block
Nios II编译出错:make: *** No rule to make target `e:/nios ', needed by `/cygdrive/e/nios/Debug/system_de
出现:make:***Noruletomaketarget`/bin/gtf/generated_app.mk.gtf',neededby`/cygdrive/e/FPGA/EP4CE10/nios/
Quartus
_II_Project
kaloha3
·
2013-10-26 15:00
library
Quartus
ii分配引脚的三种方式
在Altera公司提供的
Quartus
ii软件里,我们可以发现三种分配管脚的方式。1.使用tcl脚本的方法(1)生成tcl文件。
ant2013
·
2013-10-13 22:02
FPGA
同步fifo
关键词:FIFO,同步,仿真,
quartus
。1.FIFO简介FIFO(FirstInputFirstOutput)一种先进先出的数据缓存器,先进入的数据先
lihaichuan
·
2013-10-11 21:20
同步fifo
同步fifo
关键词:FIFO,同步,仿真,
quartus
。1.FIFO简介FIFO(FirstInputFirstOutput)一种先进先出的数据缓存器,先进入的数据先
lihaichuan
·
2013-10-11 21:20
同步fifo
琐碎记录
Quartus
II 管脚配置
Quartus
II软件常用的分配管脚的方法有两种,一是选择菜单“assignments->pinplanner”进入管脚分配视图手动分配;第二种方法是利用tcl脚本文件自动分配。
ascend__a1
·
2013-09-26 10:59
FPGA
zedboard--单独PL实验(四)
之前用altera的
quartus
II,用xilinx的软件有一些不习惯。
xzyfeixiang
·
2013-09-15 09:00
ZedBoard
zynq的pl实验
关于
quartus
ii 11.0系列&dsp builder 11.0&matlab R2011b&synplify 9.6.2的下载与安装全解
首先, 在安装DSPBuilder之前,首先安装Matlab和Simulink软件以及
Quartus
Ⅱ软件。
Simba888888
·
2013-09-14 21:00
builder
II
dsp
quartus
synplify
fpga分配引脚
1.
quartus
--assignment--device---deviceandpinoptions中相关内容 1)voltage电压,按要求选择 2)unusedpin----asinputtri_stated
weiweiliulu
·
2013-09-04 15:00
LCELL
要应用LCELLBuffer而不让它被综合工具或者布线工具删除,需要进行以下设置:在
Quartus
II的"分析&综合"设置的moresetting中,有以下2个选项,需要关闭:(1)RemovesredundantLogicCells
weiweiliulu
·
2013-09-04 15:00
安装软件集
QUARTUS
安装 1.
quartus
12.0有三个安装文件,先安装
quartus
windows(32bit和64bit的一块装,nios也要装),然后再安装两个器件库 2.安装每个文件时,刚开始都会提示要不要生成
weiweiliulu
·
2013-09-04 15:00
Quartus
II编译器
最近用到
Quartus
II12.0调试CycloneIII系统FPGA时,不知道怎么回事,编译结果不对,SignalTap查看的结果也不对。
zhuyonghao123
·
2013-08-31 16:00
感悟……
经过几天的摸索,终于会使用
Quartus
II建工程、编译、查看时序、与ModelSim联合仿真等等这些基本功能了,虽然没有实际在硬件上写过程序,但总算是有半趟水了吧。
jbb0523
·
2013-08-22 16:00
modelsim和
quartus
联合调试
下面是基于在Altera
Quartus
II下如何调用ModelSim 进行仿真的一个实例。
jbb0523
·
2013-08-22 16:00
在
quartus
和 ISE 里直接调用modelsim的方法
在
quartus
和ISE里直接调用modelsim的方法在这个论坛中我学到了很多东西,所以总结点东西做为回报。大家是不是被modelsim折磨的死去活来呢?
jbb0523
·
2013-08-22 15:00
fifo 以及几个信号的理解
用
Quartus
II的MegaFunction中的FIFO时,通常会用到wrusedw或rdusedw这两个信号,前者标志当前FIFO已经被使用了多少Word,后者表示当前FIFO还有多少Word可供读取
Coding_ali
·
2013-08-16 10:00
Quartus
仿真步骤
建立工程和文件:1、在某个盘符下新建文件夹,如D/cc2、打开软件,新建文件File-new-VHDLFile;3、保存刚新建文件,取名为cc(最好所有文件、文件夹取名相同,以免后面编译出现错误);4、同时软件提醒:是否建立project,选择是;5、建立project过程中,按软件默认设置,点击NEXT, 当到达AddFile这一步时,点击Filename右边的“...”, 然后将刚才保存
kobesdu
·
2013-08-15 18:00
quartus
quartus
_ii_常见的19个错误、28个警告
(一)
Quartus
警告解析 1.Foundclock-sensitivechangeduringactiveclockedgeattimeonregister""原因:vectorsourcefile
kobesdu
·
2013-08-15 18:00
quartus
quartus
错误整理
Error:Specifiedlicenseisnotvalidforthismachine
Quartus
II软件没有破解好,重新破解试试.
kobesdu
·
2013-08-15 18:00
quartus
数字集成电路设计-7-一个简单cpu的设计,实现,仿真与综合
本小节,我们将设计一个简单的cpu,包括ISA的设计,模块的划分,RTL实现,编写asm汇编程序,用modelsim进行仿真,以及用
quartus
II的综合。
rill_zhen
·
2013-08-12 16:00
在
Quartus
中使用TCL文件分配引脚
在
Quartus
中可使用TCL文件分配引脚,这种方法可重用性较好。步骤大概是,先建立并编辑TCL文件,并将其加入工程内,然后在tool->tclscript中选中相应的TCL文件,点击RUN。
sdvch
·
2013-06-05 11:00
[下载] DE2、DE2-70、DE1光盘资料
cd-rom/de2/DE2_System_v1.4a.zip71.2M2007-07-0222:51ForDE2boardswithSerialNumber(S/N)startingwithDigit0and
Quartus
IIversion6.0
it_mac
·
2013-05-21 00:00
在Win7中找回Nios II EDS 9.1中丢失的“Run AS Nios II Hardware”
当笔者装完
Quartus
II9.1和NiosIIEDS9.1后,
it_mac
·
2013-05-21 00:00
[下载] Altera开发套件所有版本FTP下载地址
Quartus
II:ftp://ftp.altera.com/outgoing/release/xx_
quartus
_windows.exeDspBbuilder:ftp://ftp.altera.com
it_mac
·
2013-05-21 00:00
在
Quartus
II中使用JTAG模式固化程序到EPCS中的方法
范例流水灯图1流水灯范例实现步骤步骤1:在
Quartus
II中,单击File->ConvertProgrammingFiles..。打开编程文件转换程序,如图2所示。
FPGA黑金开发板
·
2013-05-20 16:00
用ModelSim仿真PLL模块
下面是仿真的全过程首先,看一下
Quartus
中的PLL模块:从上面图中可以看出:我的FPGA输入时钟是20MHZ,该PLL有三个输出,其中C0:5倍频,100MHZC1:1倍频,20MHZC2:5倍频,
sdvch
·
2013-05-10 09:00
实验四 四位加法器实验adder4_2
--
Quartus
VHDLTemplate --Clearableloadableenablablecounter LIBRARYieee; USEieee.std_logic_1164.all
hedafighter2011
·
2013-04-19 08:00
OpenRisc-8-基于or1200最小sopc系统搭建(二)--QuartuII工程及DE2平台下载
/5303401下面的内容应该就是根据论文中的指导完成的,但是,不是我完成的,所以转载如下: 接上一篇(原创)基于or1200最小sopc系统搭建(一)--搭建及仿真(DE2,DE2-70)现在构建
Quartus
II
rill_zhen
·
2013-03-18 18:00
硬件描述语言实验二:一位全加器实验
2、实验环境:PC个人计算机、WindowsXP操作系统、
Quartus
II集成开发环境软件。3、实验要求:设计一个一位全加器,实体名称为“full_adder”,其引脚与功能如下表。
hedafighter2011
·
2013-03-15 09:29
硬件描述语言实验二:一位全加器实验
2、实验环境:PC个人计算机、WindowsXP操作系统、
Quartus
II集成开发环境软件。3、实验要求:设计一个一位全加器,实体名称为“full_adder”,其引脚与功能如下表。
hedafighter2011
·
2013-03-15 09:00
quartus
ii 中自动分配管脚的三种方法
quartus
ii中自动分配管脚的三种方法本文转载于网络1.编写tcl文件(笔者注,在DK中,编译handelc的过程中会自动产生一个对应的tcl文件)(1)在
Quartus
中新建一个TclScripeFile
diyuxiaobing
·
2013-03-13 15:35
quatusii
学习之路 2013-03-08
至此女生节之际,突发奇想要把自己的学习经历记录下来,以便以后可以回顾一下自己是否虚度了这段光阴,就从今天开始吧><今年一月份开始进入一个YCJ项目中调试FPGA中的数字电位器,学了
Quartus
12中Qsys
zhuyonghao123
·
2013-03-08 10:00
学习之路
Verilog文件格式范例
***************************Author: 荷包蛋E-mail:
[email protected]
: EP2C8Q208C8Tool:
Quartus
8.1Function
jydjdongjie
·
2013-02-03 11:16
Verilog
OpenRisc-5-用
quartus
对ORSoC的RTL进行综合
引言书上学来终觉浅,绝知此事要躬行。前面几小节的内容都是基于现成的东西展开的,用的是现成的综合好的svf文件,ormon也是事先编译好的,linux也是移植好的,这些都是opencores给咱们弄好的。当然,也不是说用现成的没有意义,意义是很大的,即有了一个直观的,直接的感受。如果想要进一步研究,就需要自己动手修改代码了,在修改之前,有一个环节需要做,就是先把现成的变成自己的,即要能把现有的源码,
rill_zhen
·
2013-01-31 10:00
verilog中的三目运算符
(2)always@(seloraorb)begin if(sel) c=a; else c=b;end 这两段代码,我用
quartus
lihaichuan
·
2013-01-17 12:28
Verilog
三目运算符
Quartus
内部存储器和逻辑分析仪配合调试
用过FPGA的一般都知道
Quartus
软件仿真
zhuyonghao123
·
2013-01-09 14:00
Quartus软件
Quartus
II 管脚分配的两种方法
方法一:ImportAssignments步骤1:使用记事本或类似软件新建一个txt文件(或csv文件),按如下格式编写管脚分配内容(不同的开发版,其内容也不同,本文以我使用的艾米电子2C8开发版为范例)。注意:To和Location两个关键字中间有一个半角逗号。图1pin.txt步骤2:在QII软件中,选择“Assignments——ImportAssignments”。如图所示,导入xxx.t
subkiller
·
2012-12-18 17:00
关于
Quartus
II 和Modelsim远程登录的问题
从
Quartus
II6.1到7.1似乎没有什么变化,安装完软件,破解软件,再安装ip核,再安装NiosII,一套下来至少得安个把小时吧。
zhenanlin
·
2012-12-16 12:00
Nios/uCOS II笔记---软件使用综合
Quartus
II11.0、NIOSII11.0XX、HDL设计:1)NIOS内核设计: 使用Qsys自带IP: CLK Reset
zhuyonghao123
·
2012-12-11 15:00
II
ucos
nios
FPGA学习之路
②、FPGA的学习,熟悉
Quartus
II软件
caimagic
·
2012-12-08 13:00
FPGA
FPGA
如何解決目錄改變時,Nios II project無法編譯的問題? (SOC) (Nios II) (DE2-70)
Abstract若我們從網路上下載範例程式,或者從書上的光碟將範例程式複製到硬碟時,只要是
Quartus
II版本正確,都可以正常地開啟
Quartus
IIproject並且編譯之,但NiosIIproject
白虎
·
2012-12-05 15:00
Error: Current license file does not support the EP1C6Q240C8/EP3C10E144C8 device
在安装
quartus
ii软件遇到了诸多问题(确切的说是破解),google了很多资料,各有说法。在此根据我的了解做个总结。
方丈的寺院
·
2012-12-02 19:03
Error: Current license file does not support the EP1C6Q240C8/EP3C10E144C8 device
在安装
quartus
ii软件遇到了诸多问题(确切的说是破解),google了很多资料,各有说法。在此根据我的了解做个总结。
FS1360472174
·
2012-12-02 19:00
FPGA学习手记(一) FPGA入门及建立FPGA开发环境
FPGA学习手记(一)FPGA入门及建立FPGA开发环境一直没有勇气涉足FPGA领域,虽说在学院限选课里也学过大规模可编程逻辑器件,接触过
Quartus
II和VerilogHDL,但毕竟大学课程都是些理论与皮毛
风行雪舞
·
2012-11-28 10:00
FPGA学习手记(四)ModelSim入门及Testbench编写——合理利用仿真才是王道
现在就开始一步步入手ModelSim,并通过与
Quartus
无缝衔接实现仿真。本文使用了ModelSim10.0c+
Quartus
II10.0,其他版本基本雷同,请自行研究。看不清图的点开看大图!
风行雪舞
·
2012-11-28 10:00
Quartus
II 11.0套件的下载及安装
一、摘要为了能够跟Matlab2010b配合使用dsp_builder,下载并安装了
Quartus
II11.0套件。
sunev
·
2012-11-19 13:00
基于dsp_builder的算法在FPGA上的实现
一、摘要结合dsp_builder、matlab、modelsim和
quartus
ii等软件完成算法的FPGA实现。
sunev
·
2012-11-17 15:00
上一页
31
32
33
34
35
36
37
38
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他