E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Quartus
[D-V] my_first_fpga 抽象 [微处理器处理 实时处理]·简 Verilog HDL·简
1my_first_fpga1.1平台OS:Win7x64EDA软件:
Quartus
II13.1FPGA平台:DE1-SOC 1.1目标在
quartus
II中设计一个逻辑(功能),让DE1-SOC的LEDR0
misskissC
·
2015-02-01 10:00
modelsim 仿真 altera IP核(ROM,RAM实例)
转自:http://blog.sina.com.cn/s/blog_3f8b06cc01015gqn.html 一、
Quartus
2中内嵌的Simulator与ModelSim仿真的差异?
qq1987924
·
2014-12-11 20:00
学习
FPGA
RAM
仿真
uCOS 在 NIOS II 上的移植
工具:
Quartus
II器件:EP4CE15F17C81.File->NewProjectWizard:2.点击两个Next,进入Family&DeviceSettings,选择器件3.Finish,建立工程完毕
wu20093346
·
2014-11-27 20:00
移植
ucos
nios
FPGA学习笔记之LPM RAM使用
转自: http://bbs.ednchina.com/BLOG_ARTICLE_3007031.HTM1、RAM初始化文件的生成,其格式必须满足一定的要求,对于
Quartus
II,其能接受的两种格式初始化文件
qq1987924
·
2014-11-25 15:00
FPGA
RAM
关于FPGA设计数字信号处理电路的心得
在学习EDA课程的时候,我们往往都是按照要求,直接打开
Quartus
II,噼里啪啦开始疯狂敲代码,然后仿真——不对——再改再仿真——还不对——再改直到仿真结果正确
lijiuyangzilsc
·
2014-11-25 11:00
[D-IV] DE1-SOC 中HPS的 Hello World
Win764bit+DE1-SOC(CycloneV)1环境按照“DE1-Soc_Getting_Started_Guide.pdf”中的步骤搭建好环境(由于从官网上下载软件会很慢,所以可以从六维上下载
Quartus
II13.1
misskissC
·
2014-11-11 13:00
Quartus
II sof文件转 jic文件
选择File->ConvertProgrammingFiles...ProgrammingFileType选择JTAGIndirectConfigurationFile(.jic)并选择要烧写的器件EPCS64在Inputfilestoconvert选择FlashLoader,点击AddDevice,添加FPGA类型在Inputfilestoconvert选择SOFdata,点击AddFile,添
wu20093346
·
2014-11-01 12:00
FPGA
quartus
sof
jic
Quartus
II的常见错误分析
quartus
iiError:Top-leveldesignentity"XXX"isundefined顶层实体没有定义!
Evan123mg
·
2014-10-25 15:00
[D-II] 使用FPGA的目的 编程配置FPGA流程(
Quartus
II 13.0)
0.总结(1)结合EDA对FPGA的学习所有工具的具体用法可参考
Quartus
II对应版本的Handbook,结合Altera培训的e
misskissC
·
2014-10-19 15:00
数字逻辑 课程设计 多功能电子钟
Quartus
II
设计方案1.系统功能描述 (1) 系统输入:系统状态及校时、定时转换的控制信号为k、set;时钟信号clk,采用1024Hz;系统复位信号为reset。输入信号由按键产生。 (2) 系统输出:LED显示输出;蜂鸣器声音信号输出。 (3) 多功能数字钟控制器的状态图如图所示
wr132
·
2014-09-27 15:00
II
课程设计
quartus
烟台大学
多功能电子钟
数字逻辑
fpga驱动ad9854重大bug——已解决!
于是学长让我用同样的方法在他的电脑上重建工程,因为学长用的是
quartus
ii3.0版本
hunterlew
·
2014-09-11 00:00
bug
调试
ad9854
FPGA设计流程
HDL设计方式是现今设计大规模数字集成电路的良好形式,除IEEE标准中VHDL与VerilogHDL两种形式外,尚有各自FPGA厂家推出的专用语言,如
Quartus
下的AHDL。
kobesdu
·
2014-09-05 09:00
在
Quartus
中使用TCL文件分配引脚
在
Quartus
中可使用TCL文件分配引脚,这种方法可重用性较好。步骤大概是,先建立并编辑TCL文件,并将其加入工程内,然后在tool->tclscript中选中相应的TCL文件,点击RUN。
xrj3000
·
2014-08-30 00:26
分配
Tcl
管脚
Quartus
II调用modelsim无缝仿真
Quartus
中调用modelsim的流程1.设定仿真工具assignmentèsettingèEDAtoolsettingèsimulation选择你需要的工具。
xrj3000
·
2014-08-18 21:35
FPGA
ModelSim
Quartus
ii
FPGA
Quartus
II调用modelsim无缝仿真
Quartus
中调用modelsim的流程1.设定仿真工具 assignmentèsettingèEDAtoolsettingèsimulation 选择你需要的工具。
xrj3000
·
2014-08-18 21:35
FPGA
II
modelsim
quartus
联合仿真
多功能数字电子钟
《VHDL课程设计》实验报告 多功能数字电子钟 姓 名:XXX 班 级:XX班 学 号:XXXXXXXXX指导老师:XXX ●设计要求 在
Quartus
II
u014665013
·
2014-08-10 22:00
Quartus
II 11.0破解要点(与低版本的不同)
小序: 最近用到了黑金的altera飓风4带的开发板,套件里面带的
Quartus
II软件版本为11.0,之前所用版本为9.1,所以打算吧11.0版本也安装一下。
li200503028
·
2014-07-15 21:00
破解
II
quartus
基于
quartus
ii 的fpga下载程序流程总结
接上一篇的内容,编译完成后就可以准备把程序下到板子里,说说流程吧:1、安装USB-Blaster驱动,并和fpga的jtag相连,注意方向相反的话是下不进程序的。2、对写好的源程序进行第一次编译。3、编译完成后assignment->pinplanner,参照引脚图进行配置。注意对于每一款fpga芯片,他的引脚顺序是一样的,比如对cyclone而言,clkin都是Pin153。4、配置完后点击st
hunterlew
·
2014-07-07 21:44
FPGA学习
基于
quartus
ii 的fpga下载程序流程总结
接上一篇的内容,编译完成后就可以准备把程序下到板子里,说说流程吧:1、安装USB-Blaster驱动,并和fpga的jtag相连,注意方向相反的话是下不进程序的。2、对写好的源程序进行第一次编译。3、编译完成后assignment->pinplanner,参照引脚图进行配置。注意对于每一款fpga芯片,他的引脚顺序是一样的,比如对cyclone而言,clkin都是Pin153。4、配置完后点击st
hunterlew
·
2014-07-07 21:00
quartus下载程序
引脚配置
USB-Blaster
fpga程序下载
quartus
ii 和 modelsim 编译仿真的流程
首先在
quartus
目录下建个文件夹,然后打开
quartus
在目录下建一个工程,向导记住选好fpga型号,后面什么的先直接过。
hunterlew
·
2014-07-03 22:00
II
modelsim
quartus
fpga仿真流程
QUARTUS
下载文件到flash中
二、生成pof文件
Quartus
II中,单击File->ConvertProgrammingFiles..。打开编程文件转换程序按照如下方法配置参数。
weiweiliulu
·
2014-07-03 17:00
nios ii最小硬件开发
进入
quartus
II,定义一个新project;2. 进入sopc builder,建一个新系统,如lx_c:1)选择一个cpu。
猪迪
·
2014-06-12 22:00
计算机组成原理实验
进入
quartus
II,定义一个新project;2. 进入sopc builder,建一个新系统,如lx_c:1)选择一个cpu。其reset vect和exception vect要配置s
猪迪
·
2014-06-10 21:00
Hello
Quartus
, Hello ModelSim.
最近要使用
Quartus
和ModelSim了。虽说有正版的license可以使用,但是毕竟等license需要一段时间,于是迫不及待的开始和谐。。
mingkaidox
·
2014-04-26 20:00
ubuntu14.04 64bit 安装 && 破解
quartus
13.0 记录
安装文件:
Quartus
-13.0.0.156-linux.iso
Quartus
-13.0.0.156-devices-1.iso1、挂载:sudomount-oloop
Quartus
-13.0.0.156
梁作祥
·
2014-04-26 14:30
ubuntu
FPGA
安装文档
QUARTUS
安装 1.
quartus
12.0有三个安装文件,先安装
quartus
windows(32bit和64bit的一块装,nios也要装),然后再安装两个器件库 2.安装每个文件时,刚开始都会提示要不要生成
weiweiliulu
·
2014-04-18 10:00
各种错误可能原因,调试经验
一、不同数据测试,有的正确,有的不正确可能原因:数据溢出实例:
quartus
verilog输出数据大数有时不正确,小数正确最终找出原因:寄存器长度不够
conquerwave
·
2014-04-16 14:00
DE2带的IP核ISP12362报错问题解决 Error:avalon_slave_1_irq: associatedAddressablePoint out of range
问题来源与对友晶提供的ISP1362IP核的使用,由于
Quartus
II版本问题,它提供的IP基于7.0版本,而我用的版本为11.1,在SOPCBuilder中重新加载IP,就出现了上述的错误报告,在网上找了资料
电子组装技术
·
2014-04-16 11:00
在WIN7系统下用
Quartus
ii 11.1 NIOS II 11.1 有时候会出现Nios II 的Run as hardware 中报错:Downloading ELF Process failed
nios工程在编译通过后RUN的过程中出现ErrorRunningNiosIIProject:‘DownloadingELFProcessfailed’问题原因:1、nios2cpudatamaster没有和onchinpram连接导致程序在系统ram上无法下载。2、在加载SDRAM模块时应注意其参数的准确性,否则同样影响data总线数据传输导致该问题。3、还有,在建立工程选择软核.sopcinf
电子组装技术
·
2014-04-15 21:00
FPGA使用IP时心得
在使用锁相环的时候,定义锁相环的时钟输入引脚应该是全局时钟,输出的locked为高的时候表示输出时钟锁定成功,输出有效2、FIFIO的使用: a:使用不同读写时钟是,在xilinx中可以输入输出位宽不一致(
quartus
weiweiliulu
·
2014-03-26 10:00
verilog
quartus
function 函数例子
转载:计算机人网http://www.computersren.com/material/MaterialDetails.aspx?id=20140317222345&id2=2014030320451027176内容:verilog的function例子code_83top.vmodulecode_83top(din,dout);input[7:0]din;output[2:0]dout;//程
dingdangxiaoma
·
2014-03-17 22:22
quartusII
verilog
quartus
function 函数例子
转载:计算机人网http://www.computersren.com/material/MaterialDetails.aspx?id=20140317222345&id2=2014030320451027176内容:verilog的function例子code_83top.vmodulecode_83top(din,dout);input[7:0]din;output[2:0]dout;//程
dingdangxiaoma
·
2014-03-17 22:00
quartus
II 过期怎么办?
id=20140303205736&id2=new博客内容:
quartus
II过期怎么办?把电脑的日期改到过期之前的日期就可以啦。
dingdangxiaoma
·
2014-03-03 20:00
QuartusII
2014年学习计划
FPGA部分的学习1、重新深入研究三段式状态机和其他两种状态机用法及特点,学习如何利用状态机2、编写几个模块程序FIFO,UART,I2C,SPI,VGA,SDRAM,以太网,PCI3、分析使用
quartus
lg2lh
·
2014-03-01 00:00
Quartus
13.0和Modelsim SE 10.1a 联合仿真
Quartus
13.0和ModelsimSE10.1a联合仿真1、首先在
Quartus
建立工程,编写HDL文件,进行编译;编译通过后编写testbench文件,再进行编译,直到通过没有错误。。。
蓝e
·
2014-02-28 16:14
FPGA
安装
Quartus
_II_9.0
1软件下载:下载
Quartus
II9.0正式版(非免费的Web版):ftp://ftp.altera.com/outgoing/release/90_
quartus
_windows.exe2.4GB破解文件
dingdangxiaoma
·
2014-02-25 21:00
quartus
ii各种仿真概念与步骤
1)前仿真前仿真,即功能仿真,用专用放着工具对设计进行功能仿真,验证电路功能是否符合设计要求。通过功能仿真能即使发现设计中的错误,加快设计进度,提高设计的可靠性。2)综合后的仿真把综合生成的标准延时反标注到综合仿真模型去,可估计门延时带来的影响,但是只能估计门延时,不能估计线延时,仿真结果和部先后的实际情况还有一定的差距,并不十分准确。由于目前综合工具比较成熟,一般省去此环节的仿真。而且在Quar
kobesdu
·
2014-02-25 10:00
Quartus
II用自带波形文件做激励进行功能仿真
主要步骤:1.建立工程new->NewprojectWizard2.输入verilog文件new->veriloghdlfile3.编译Processing->Start->StartAnalyse&Synthesis4.管脚分配Assiment->Pins在Location处双击,另外将不用的引脚设为高阻态5.整体编译StartCompile6.将仿真类型设为功能仿真,Assignment->S
kobesdu
·
2014-02-25 10:00
tail: 无法打开“+2” 读取数据: 没有那个文件或目录
作者:gyx2545965原作网址:http://blog.csdn.net/gyx2545965/article/details/2455577最近在找
quartus
7.2forlinux的liencse
gyx2545965
·
2014-02-20 09:00
Quartus
ii中使用testbench文件
Quartus
ii版本是13.01,原工程文件名为ex,
Quartus
要求最顶层.v文件名要与工程名相同,因此顶层.v文件名为ex.v ====Step1 ====Processing
xiahouzuoxin
·
2014-02-18 14:00
关于
Quartus
ii无法识别Modelsim路径的问题
Error: Can'tlaunchtheModelSim-Alterasoftware--thepathtothelocationoftheexecutablesfortheModelSim-Alterasoftwarewerenotspecifiedortheexecutableswerenotfoundatspecifiedpath.解决方法:Tools->Options->General-
xiahouzuoxin
·
2014-02-18 13:00
Qsys+NIOSII+SDRAM+DE2_115样例具体实现
平台背景:操作系统:Windows764bit
Quartus
II版本:13.0开发板:AlteraDE2-115具体步骤:1.新建工程:2新建顶层文件,本例以bdf构建:3.点击Qsys(旧版本中的
hopshine
·
2014-02-13 13:50
FPGA
NIOS
Can't place all RAM cells in design
在熟悉新环境的qsys,建完nioscpu后,在
quartus
下编译时报错:Error(170040):Can'tplaceallRAMcellsindesignInfo(170034):Selecteddevicehas30memorylocationsoftypeM9K.Thecurrentdesignrequires50memorylocationsoftypeM9Ktosuccessful
程序猿Boris
·
2014-01-20 22:32
QUARTUS
(原创)
Quartus
II设置虚拟引脚(Virtual Pin)
方法一:在
Quartus
II中Assignments->AssignmentEditor,在Category栏选择logicoptions,到列表中To列下添加要设置的引脚接口,如果需要设置的很多,可以通过在
安达米特
·
2014-01-02 10:00
Quartus
11.0下载地址及详细安装步骤
下载地址:ftp://ftp.altera.com/outgoing/release/如下图所示,以下为必须下载的组件(针对xp系统而言):a. 11.0_
quartus
_windows.exe :
Quartus
yuan1164345228
·
2013-12-20 10:00
quartus
如何在
Quartus
II中设置Virtual pin及常见问题
如何在
Quartus
II中设置Virtualpin及常见问题 1、基于
Quartus
II8.1版本: 为了验证FPGA工程中的某个模块的功能和时序的正确性,常常需要对其单独进行验证,但是这些模块通常都与内部的众多信号相连
jimmy2013_1_1
·
2013-12-02 16:00
FPGA
modelsim安装问题
最近在win7上安装modelsim出现无法检测到有效的license文件,解决办法如下:modelsim平时做功能仿真,单独用或者
quartus
直接调用都没有问题,可是无意间在用勾选了rungate-levelsimulationautomaticllyaftercompilation
findaway123
·
2013-12-01 17:00
破解
基于fpga+dsp的机器人控制-总纲
平台:上位机:基于mfc的对话框的界面 vc6.0 dsp:TMS320F28335 软件平台:ccs3.3 FPGA:cycloneIII EP3C25Q240C8 软件平台:
quartus
II11.1
xzyfeixiang
·
2013-11-22 10:00
mfc
VC
FPGA
机器人
ccs
Quartus
II modelsim使用与testbench编写
本文使用的是
Quartus
IIVersion10.0和Modelsim6.5e。
wu20093346
·
2013-11-08 17:00
FPGA
modelsim
quartus
testbench
Quartus
II调用modelsim无缝仿真
Quartus
中调用modelsim的流程1.设定仿真工具 assignmentèsettingèEDAtoolsettingèsimulation 选择你需要的工具。
zhoujiaxq
·
2013-11-06 22:00
上一页
30
31
32
33
34
35
36
37
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他