E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Xilinx文档翻译
zynq配置成jtag模式_详细解读Zynq的三种启动方式(JTAG,SD,QSPI)
JTAG方式JTAG方式是调试中最常用的方式,在SDK中在“ProjectExplorer”窗口工程上右键->DebugAs->DebugConfigurations可以看到以下窗口首次打开左边窗口中
Xilinx
C
JJ Ying
·
2023-10-27 16:28
zynq配置成jtag模式
【VPX611】基于6U VPX总线架构的SATA3.0高性能数据存储板(3.2GByte/s存储带宽)
VPX611是一款基于6UVPX总线架构的高性能数据存储板,该板卡采用2片
Xilinx
Kintex-7系列FPGA作为主控单元,FPGA内嵌RAID控制器,最大支持8个mSATA盘,最大存储容量可以达到
北京青翼科技
·
2023-10-27 16:54
fpga开发
信号处理
图像处理
车载系统
九大类好用科研工具推荐
4、
文档翻译
平台:类似唐帕
文档翻译
平台,支持一键上传文档,翻译70多种语言,保持原文文档格式
魅色
·
2023-10-27 14:46
机器翻译
人工智能
外文阅读
ZYNQ基础知识
1.ZYNQ介绍全称为Zynq-7000AllProgrammableSoc1.Zynq是赛灵思(
Xilinx
)推出的新一代全可编程片上系统,将处理器的软件可编程性和FPGA的硬件可编程性完美结合。
FPGA小白758
·
2023-10-27 09:00
#
ZYNQ系列
fpga开发
Xilinx
IP 10 Gigabit Ethernet Subsystem IP接口说明
TransmitAXI4-StreamInterface.s_axis_tx_tdata(s_axis_tx_tdata),//inputwire[63:0]s_axis_tx_tdata.s_axis_tx_tkeep(s_axis_tx_tkeep),//inputwire[7:0]s_axis_tx_tkeep.s_axis_tx_tlast(s_axis_tx_tlast),//input
LEEE@FPGA
·
2023-10-27 08:01
FPGA接口开发
tcp/ip
网络协议
网络
【VPX302】基于3U VPX总线架构的高性能数据预处理平台
板卡采用
Xilinx
的高性能KintexUltraScale系列FPGA作为实时处理器,实现FMC接口数据的采集、处理、以及背板接口互联。板载1组独立的72位DDR4SDRAM大容量缓存。
北京青翼科技
·
2023-10-27 05:34
架构
图像处理
信号处理
fpga开发
嵌入式实时数据库
arm开发
【VPX610】 青翼科技基于6U VPX总线架构的高性能实时信号处理平台
板卡概述VPX610是一款基于6UVPX架构的高性能实时信号处理平台,该平台采用2片TI的KeyStone系列多核DSPTMS320C6678作为主处理单元,采用1片
Xilinx
的Virtex-7系列FPGAXC7VX690T
北京青翼科技
·
2023-10-27 05:29
fpga开发
图像处理
信号处理
嵌入式实时数据库
如何在 macOS 上使用 Verilog 模拟电气模型
在Windows机器上使用称为
Xilinx
ISE的软件来模拟Verilog模型更容易,该软件是用于Verilog编程的IDE。但不幸的是,
Xilinx
ISE不适用于macOS。
iCloudEnd
·
2023-10-27 03:59
VIVADO 2017.4烧写QSPI FLASH
百思不得其解,只好上
XILINX
官网搜索,
XILINX
官网中AR70548和AR70148提供了解决方法。
zkf0100007
·
2023-10-26 22:55
FPGA
Xilinx
MicroBlaze定时器中断无法返回主函数问题解决
最近在使用
Xilinx
7系列FPGAXC7A100T时,运行MicroBlaze软核处理器,添加了AXITIMERIP核,并使能定时器溢出中断,发现定时器触发中断后,无法返回主函数的问题,最后发现修改编译器优化等级就正常了
whik1194
·
2023-10-26 11:49
FPGA
ARM
Xilinx
MicroBlaze
定时器
中断
基础设计二(IP核)——FPGA学习笔记<3>
目录一.IP核的使用1.PLLIP核PLL简介
xilinx
vivadoIP核配置
xilinx
vivadoIP核调用2.ROMIP核
xilinx
vivadoIP核配置⑴创建初始化文件.coe文件⑵单端口ROM
switch_swq
·
2023-10-26 00:36
FPGA
学习笔记
学习
笔记
fpga开发
嵌入式硬件
Spring Web参考文档-第一章Spring Web Mvc
WebonServletStack(version5.0.15.RELEASE)本系列参考文档都是由spring官方参考
文档翻译
而来第一章SpringWebMvc1介绍SpringWebMVC框架是建立在
毛不翼
·
2023-10-25 23:06
Xilinx
PetaLinux 工具链交叉编译
xilinx
_axidma源码出现linux amba
xilinx
_dma.h No such file or directory问题的调查
Xilinx
PetaLinux工具链交叉编译
xilinx
_axidma源码出现fatalerrorlinuxamba
xilinx
_dma.hNosuchfileordirectory问题的调查文章目录
Xilinx
PetaLinux
PlutoZuo
·
2023-10-25 19:43
Linux
FPGA
linux
fpga开发
【技术干货】基于赛灵思FPGA板卡的高性能EtherCAT主站方案
该套件具有基于
Xilinx
16nmFinFET+可编程逻辑架构的Zynq®UltraScale+™MPSoC器件,提供一款四核ARM®C
Hack电子
·
2023-10-25 18:54
网络
java
linux
python
嵌入式
如何将本地 PDF 文件进行翻译
比如,我们需要将一份英文的技术
文档翻译
成中文,或者将一份中文的法律文件翻译成英文。传统上,我们可以使用专业翻译软件或服务来翻译PDF文件。但是,这些方法往往比较麻烦,而且费用也不低。
winfredzhang
·
2023-10-25 17:40
pdf
自动翻译
Immersive
基于FPGA的FFT算法实现(2)
基于FPGA的FFTIP的实时配置项目简述FFT进行重配置FPGA代码FPGA逻辑代码FPGA测试代码MATLAB验证参考文献总结项目简述前面我们已经讲解过
Xilinx
中FFTIP的使用,但是使用的时候
朽月
·
2023-10-25 12:13
FPGA
fpga
vivado FFT ip 9.1 FPGA定点使用例子 C-Model
一、参考说明:C-model说明:http://
xilinx
.eetrend.com/content/2021/100062902.htmlC-model使用放法:https://blog.csdn.net
或—许
·
2023-10-25 11:42
Xilinx
P4使用方法--驱动篇
Xilinx
P4使用方法--驱动篇1文件说明2编译运行3底层实现3.1伪造底层函数3.2实现底层函数4函数关系4.1函数说明4.2初始化函数(TCAM)5常见错误本文主要介绍
Xilinx
P4驱动文件的使用和编译方法
ཌ斌赋ད
·
2023-10-25 11:11
Xilinx高级编程方法
fpga开发
硬件架构
Xilinx
P4使用方法--测试篇
Xilinx
P4使用方法--测试篇1测试架构2测试结果本文主要介绍
Xilinx
P4的测试架构和测试结果分析。
ཌ斌赋ད
·
2023-10-25 11:11
Xilinx高级编程方法
fpga开发
硬件架构
网络
Xilinx
AXI DataMover使用说明与测试
Xilinx
AXIDataMover使用说明与测试1架构说明2IP设置说明2.1接口说明2.2设置说明3测试说明3.1S2MM测试3.2MM2S测试本文主要介绍
Xilinx
AXIDataMover的使用和测试方法
ཌ斌赋ད
·
2023-10-25 11:11
#
Xilinx
IP说明和测试
fpga开发
硬件架构
Xilinx
XDMA说明和测试-MM
Xilinx
XDMA说明和测试-MM1测试工程2驱动安装2.1源文件说明2.2驱动编译安装3测试说明3.1设备管理3.2数据读写3.3测试结果1测试工程使用Vivado创建的XDMA测试工程如下图所示,
ཌ斌赋ད
·
2023-10-25 11:40
#
XIlinx
DMA说明和测试
fpga开发
Xilinx
QDMA说明和测试
Xilinx
QDMA说明和测试1测试工程2驱动安装2.1源文件说明2.2驱动编译安装3调试工具3.1设备管理3.2数据读写4测试分析4.1测试脚本4.2测试结果1测试工程使用QDMA的Example工程
ཌ斌赋ད
·
2023-10-25 11:10
#
XIlinx
DMA说明和测试
fpga开发
Xilinx
FFT IP使用总结
Xilinx
FFTIP使用总结一、概述二、FFTIP配置过程1、步骤一:配置FFT点数及工作模式2、步骤二:配置数据格式、输出数据顺序、循环前缀等信息3、步骤三:配置内部资源优化选项4、步骤四:查看生成了
wuzhirui志锐
·
2023-10-25 11:39
FFT
xilinx
IP核
matlab
FPGA图像处理项目(一)--FIFO与FFT
最近这个项目是要通过SRIO将图像解析数据送到
XILINX
FPGA通过FFT处理再用SRIO传回主控,我准备用FIFO来做一个数据的缓冲池,然后按行做FFT运算,中间结果按行存入RAM中,之后按列进行FFT
兔美酱xz
·
2023-10-25 11:07
FPGA项目
FIFO
FFT
Vivado中的
Xilinx
FFT/IFFT IP核详细使用流程介绍
Xilinx
公司在其Vivado开发工具中提供了FFT/IFFT的IP核,供开发人员很方便的调用和使用,因此,本文主要对Vivado中的
Xilinx
FFT/IFFTIP核使用流程展开详细介绍。
芯益求新
·
2023-10-25 11:03
通信
数字信号处理
Verilog
Xilinx
7系列FPGA PCB设计指导(二)
引言:我们继续介绍FPGAPCB设计相关知识,本章介绍7系列FPGA的配电系统(PDS),包括去耦电容器的选择、放置和PCB几何结构,并为每个7系列FPGA提供了一种简单的去耦方法。另外,还介绍了PDS的基本设计原则,以及仿真和分析方法。本章包括以下部分:PCB去耦电容器基本PDS原则仿真方法PDS测量噪声故障排除1PCB去耦电容1.1各型FPGA器件推荐的PCB去耦电容表1-1~1-4分别列出了
FPGA技术实战
·
2023-10-25 11:58
Xinx
FPGA硬件设计
FPGA
PCB
硬件
Xilinx
FFT使用说明和测试
Xilinx
FFT使用说明和测试1IP接口信号2IP基本配置3IP功能测试本文主要介绍
Xilinx
FFTIP的使用方法1IP接口信号FFT用于计算N点的DFT或者IDFT,N为2m,其中m=2~16。
ཌ斌赋ད
·
2023-10-25 11:53
#
Xilinx
IP说明和测试
1024程序员节
OTA升级Google官方
文档翻译
——设备专属代码
原文:https://source.android.com/devices/tech/ota/device_code恢复系统包括一些用于插入设备专属代码的钩子,以便OTA更新还可以更新设备中除Android系统以外的其他部分(例如,基带或无线电处理器)。下面的部分和示例对yoyodyne供应商生产的tardis设备进行了自定义。分区映射自Android2.3版本起,该平台就开始支持eMMc闪存设备
denghao86
·
2023-10-25 11:42
Android
OTA升级
一键翻译PDF神器|网称最强翻译软件
Deepl在网上被称为最强翻译神器,吊打谷歌翻译和百度,他究竟强在哪里,一起往下看~支持
文档翻译
PDF|Word|PPT 这个功能真的绝了呀,往常在网上搜索pdf翻译的功能的时候,会发现结果都是一些广告或者付费软件
不喝水就犯困
·
2023-10-24 18:52
教程
list
lisp
python
Design Advisory for Zynq-7000: FSBL Authentication Attack
https://support.
xilinx
.com/s/article/76974?
非鱼知乐
·
2023-10-24 17:05
【TES605】基于Virtex-7 FPGA的高性能实时信号处理平台
板卡概述TES605是一款基于Virtex-7FPGA的高性能实时信号处理平台,该平台采用1片TI的KeyStone系列多核DSPTMS320C6678作为主处理单元,采用1片
Xilinx
的Virtex
北京青翼科技
·
2023-10-24 10:22
fpga开发
图像处理
信号处理
arm开发
嵌入式实时数据库
基于DSPC6678与FPGA协同处理的双目交汇视觉图像处理平台
是北京青翼科技的一款基于FPGA与DSP协同处理架构的双目交汇视觉图像处理系统平台,该平台采用1片TI的KeyStone系列多核浮点/定点DSPTMS320C6678作为核心处理单元,来完成视觉图像处理算法,采用1片
Xilinx
北京青翼科技
·
2023-10-24 10:22
信号处理板
TMS320C6678
FPGA
视频图像处理
【TES605】基于Virtex-7 FPGA的高性能实时信号处理板
板卡概述TES605是一款基于Virtex-7FPGA的高性能实时信号处理平台,该平台采用1片TI的KeyStone系列多核DSPTMS320C6678作为主处理单元,采用1片
Xilinx
的Virtex
北京青翼科技
·
2023-10-24 10:21
信号处理
实时信号处理产品
雷达与基带信号处理
fpga开发
信号处理
XC7VX690T
DSP
TMS320C6678
Kintex UltraScale FPGA+C6678 DSP 基带信号处理板
TES640是一款基于KintexUltraScale系列FPGA+C6678DSP的基带信号处理平台,该平台采用2片TI的KeyStone系列多核DSPTMS320C6678作为主处理单元,采用2片
Xilinx
F_white
·
2023-10-24 10:51
软件无线电验证平台
雷达与中频信号处理;
服务器加速运算
4 路 FMC 接口基带信号处理板(2 个FMC接口、2个FMC+接口)
TES641是一款基于VirtexUltraScale+系列FPGA的高性能4路FMC接口基带信号处理平台,该平台采用1片
Xilinx
的VirtexUltraScale+系列FPGAXCVU13P作为信号实时处理单元
F_white
·
2023-10-24 10:51
软件无线电验证平台
雷达系统半实物仿真
雷达与中频信号处理;
fpga开发
FMC(HPC)接口高性能实时信号处理板(通用信号处理板 Virtex-7 FPGA(XC7VX690T)+ DSP TMS320C6678)
TES605是一款基于Virtex-7的高性能实时信号处理平台,该平台采用1片TI的KeyStone系列多核浮点/定点运算DSPTMS320C6678作为主处理单元,采用1片
Xilinx
的Virtex-
F_white
·
2023-10-24 10:21
软件无线电验证平台
视频与图像采集处理
数据中心
【TES641】基于VU13P FPGA的4路FMC接口基带信号处理平台
板卡概述TES641是一款基于VirtexUltraScale+系列FPGA的高性能4路FMC接口基带信号处理平台,该平台采用1片
Xilinx
的VirtexUltraScale+系列FPGAXCVU13P
北京青翼科技
·
2023-10-24 10:49
arm开发
图像处理
信号处理
嵌入式实时数据库
Xilinx
的FIR滤波器IP的设计与仿真
active)语言:VerilogHDL参考文件:pg149.下载地址FIRCompilerLogiCOREIPProductGuide•FIRCompiler(PG149)•阅读器•AMD自适应计算文档门户(
xilinx
.com
爱漂流的易子
·
2023-10-24 09:23
fpga开发
matlab
整理——
xilinx
FPGA 在线升级
一:
xilinx
FPGA在线升级方案:(系统搭建:MicroBlaze软核处理器,uart控制器,Axi-lite-user用户通信接口,MIGDDR3控制器,中断控制器等,以太网控制器)1.跑一个microblaze
燎原星火*
·
2023-10-24 04:24
fpga开发
Zilliqa官方文档(五)- 原生数据类型和操作
本系列
文档翻译
版权归FireStack团队所有,转载请注明来源。整型(IntegerTypes)Scilla定义了32位,64位和128位的有符号和无符号整数类型。计划在未来支持256位整数。
firestack_lab
·
2023-10-24 04:26
Tcl基础知识
静态时序分析中多用的SynopsysTcl语言,主要服务于IC设计,其他的FPGA厂商比如
Xilinx
的.ucf文件.xdc文件也都是Tcl语言编写,这与Synopsys半导体公司的Tcl语言基本相同。
apple_ttt
·
2023-10-24 02:10
fpga基础
fpga开发
Tcl
fpga
eda
qt-everywhere-opensource-src-5.6.2 编译
2、QMAKESPEC环境变量的设置,指定QT/qtbase/mkspecs下编译器描述文件夹的路径3、mkspecs下创建自己服务器交叉编译器描述目录,我的目录为
xilinx
,所以为arm-
xilinx
idealearn
·
2023-10-23 21:29
linux
c++
芯片手册自用
技术参考手册Zynq7000SoCTechnicalReferenceManual•Zynq7000SoCTechnicalReferenceManual(UG585)•阅读器•AMD自适应计算文档门户(
xilinx
.com
NoNoUnknow
·
2023-10-23 14:10
FPGA学习
读书笔记
fpga开发
XIlinx
提供的DDR3 IP与 UG586
DDR系统需要关注的三样东西:控制器、PHY、SDRAM颗粒,但这是实现一个DDR3IP所需要的,如果只希望调用IP的话,则只需要调用IP即可,目前时间紧急,我先学一学如何使用IP,解决卡脖子的问题,自研日后再说。使用的DDR3器件:MT41J128M16JT-093K总览DDR3IP配置第一部分CreateDesign选择此选项可生成内存控制器。生成内存控制器将创建RTL、XDC、impleme
NoNoUnknow
·
2023-10-23 14:09
tcp/ip
服务器
网络协议
图像信号处理板设计原理图:2-基于6U VPX的双TMS320C6678+
Xilinx
FPGA K7 XC7K420T的图像信号处理板
一、板卡概述图像信号处理板包括2片TI多核DSP处理器-TMS320C6678,1片
Xilinx
FPGAXC7K420T-1FFG1156,1片
Xilinx
FPGAXC3S200AN。
hexiaoyan827
·
2023-10-22 01:04
软件无线电系统
基带信号处理
无线仿真平台
高速图像采集
高速图像处理
axi时序图_S02_CH12_ AXI_Lite 总线详解
12.2AXI总线与ZYNQ的关系AXI(AdvancedeXtensibleInterface)本是由ARM公司提出的一种总线协议,
Xilinx
从6系列的FPGA开始对AXI总线提供支持,此时AXI已经发展到了
我不上层楼了
·
2023-10-21 19:59
axi时序图
ZYNQ之FPGA学习----RAM IP核使用实验
1RAMIP核介绍RAM的英文全称是RandomAccessMemory,即随机存取存储器,它可以随时把数据写入任一指定地址的存储单元,也可以随时从任一指定地址中读出数据,其读写速度由时钟频率决定
Xilinx
7
鲁棒最小二乘支持向量机
·
2023-10-21 15:52
笔记
一起学ZYNQ
fpga开发
RAM
IP核
ZYNQ
经验分享
【TES600】青翼科技基于XC7K325T与TMS320C6678的通用信号处理平台
板卡概述TES600是一款基于FPGA+DSP协同处理架构的通用高性能实时信号处理平台,该平台采用1片TI的KeyStone系列多核浮点/定点DSPTMS320C6678作为主处理单元,采用1片
Xilinx
北京青翼科技
·
2023-10-21 08:08
fpga开发
信号处理
图像处理
PXIE板卡,4口QSFP+,PCIE GEN3 X8,
XILINX
FPGA XCVU3P设计
PXIE板卡,4口QSFP+,PCIEGEN3X8,基于
XILINX
FPGAXCVU3P设计。
anhuihbo
·
2023-10-21 04:42
FPGA
fpga开发
XCVU3P
DatenLord前沿技术分享 No.12
1、演讲题目OPAE-
Xilinx
平台级复用开源项目介绍2、演讲时间2022年12月11日上午10:303、演讲人杨碧波,微软亚洲工程院BrainwaveBeijing项目组经理4、引言FPGA以其“快速原型
达坦科技DatenLord
·
2023-10-21 02:31
前沿技术分享
前沿技术分享
DatenLord
达坦科技
fpga
开源项目
上一页
8
9
10
11
12
13
14
15
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他