E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Zynq(ARM+FPGA)
zynq
7000开发流程
1开发工具1.1独立开发环境PL—>VivadoPS(ARM)-->SDK(Xilinx)或者第三方ARM开发工具1.2集成开发环境SDSoC1.3总结Ø独立开发环境大概分为四个步骤:(1)系统架构师确定硬件-软件分区方案;(2)硬件工程师处理被分配到硬件中的功能,并将它们转换或设计成IP核(Verilog/VHDL,也可用VivadoHLS实现C/C++高层次综合);(3)利用VivadoIPI
CONQUERczy
·
2020-07-05 01:41
FPGA开发
SDSoC
Xilinx
Zynq
7000系列学习
1SoC
Zynq
-7000
Zynq
®-7000AllProgrammable(全可编程)SoC重新定义了嵌入式系统的可能性,为系统架构师和软件开发人员推出新的解决方案提供了一个灵活的平台,同时为传统ASIC
CONQUERczy
·
2020-07-05 01:40
FPGA开发
DS5使用记录
另外当然还有控制板,用的是常见的
ZYNQ
7000系列,内部集成了一个ARMv7Cortex-A9处理器。可以用作验证
nwpu053883
·
2020-07-05 01:55
fpga
ARM
(2)PYNQ:使用python进行FPGA开发
前言PYNQ就是python+
ZYNQ
的意思,简单来说就是使用python在Xilinx的
ZYNQ
平台上进行开发。
图像炼丹师
·
2020-07-05 01:21
xilinx
pynq学习
zynq
中各种GPIO方式的区别:MIO,EMIO,AXI_GPIO 核
ZYNQ
可以提供多种方式提供GPIO的能力,早上到公司就想应该先搞清楚里面的各种区别,因为我自己不自然就只会用自己的最熟悉的方案来实现,所以在此总结一下;很多帖子讨论这个,当然是因为简单了;但是好像都没有整理完整
宁静海111
·
2020-07-05 01:11
vivado
Zynq
-PL中创建AXI Master接口IP及AXI4-Lite总线主从读写时序测试
转载:原文http://www.eefocus.com/antaur/blog/17-08/423751_6cc0d.html0.引言通过之前的学习,可以在PL端创建从机模式的AXI接口IP核。但是从机模式是被动接收数据,而不能主动的去获取数据,因此计划研究一下AXIMaster接口的IP核的构建方法。1.利用向导创建AXILiteMaster测试用例在这一步,AXI类型为Lite型的,可选参数如
宁静海111
·
2020-07-05 01:11
vivado
Zedboard &
Zynq
图像采集 视频开发 (一) 硬件平台搭建
Zynq
是一款比较强大的SOC,内部包含FPGA和Cortex-A9双核的ARM,我的这个设计就是用Zedboard开发板,搭配一个OV7725的cmos图像传感器,实现图像的采集和简单的传输,具体功能包括
neufeifatonju
·
2020-07-05 01:36
FPGA
zynq
的pl中断在linux下的配置及中断驱动
转至https://blog.csdn.net/shangguanyunlan/article/details/78498518
Zynq
的中断号在dts中的表示可参考这个文章,不过该文章说的是在dts设备树中的中断号的配置
neufeifatonju
·
2020-07-05 01:36
FPGA
zynq
的uboot模式下TFTP更新bit、内核等文件
u-boot-xlnx-xilinx-v2018.3,可在https://github.com/Xilinx/u-boot-xlnx/tree/xilinx-v2018.3下载官方版本硬件为米联客MZ7XB,
zynq
7020
neufeifatonju
·
2020-07-05 01:35
FPGA
Zedboard &
Zynq
图像采集(五) 板端Linux下视频TCP发送 & Linux上位机QT视频显示
前面几篇已经陆续讲述了图像采集,传输,Linux系统搭建等,这一篇就讲一下自制一个简单的板端视频发送和Linux上位机视频显示客户端。板端视频发送用Zedboard做视频数据传输,我能想到的是两条路,一条就是网口,一条就是USB,USB传输方式打算以后研究一下,用网口是比较熟悉而且是比较简单的,所以采用的是网口视频传输。PL传到DDR里面的是未经压缩的RGB888图像数据,同时为了传输方便,一个像
neufeifatonju
·
2020-07-05 01:05
FPGA
【Jokerの
ZYNQ
7020】LINUX_ETHERNET_MTU_9K。
软件环境:vivado2017.4硬件平台:XC7Z035在上一篇的基础上,这篇主要说下LINUX这边巨型帧(JUMBOFRAME)9K的包怎么跑通。底图相对前一篇稍微做了点修改,加上了DMA的LOOP回环,倒不是因为ETHERNET_9K需要这样搞,而是为了后面做LINUX这边跑AXI_DMA时候,底图就不用做修改了而已,如果只想做ETHERNET_9K实验的话,DMA_LOOP那几个模块可以不
Joker_是小王。
·
2020-07-05 01:42
JokerのZYNQ7020
【JokerのLinux】Debian 9 应用程序开机自启动。
软件环境:vivado2017.4硬件平台:XC7Z020因为
ZYNQ
系列是PL+PS架构的,PL不用多说,有时钟就启动,但是PS这边就不同了,尤其是预装Linux系统的情况下,通常系统启动完毕到进入控制台
Joker_是小王。
·
2020-07-05 01:42
JokerのLinux
【Jokerの
ZYNQ
7020】UART。
Vivado2017.4CreateBlockDesign后,添加
ZYNQ
7Processingsystem,然后自动连接就行,Generatetheoutputproducts,CreateaHDLwrapper
Joker_是小王。
·
2020-07-05 01:41
JokerのZYNQ7020
【Jokerの
ZYNQ
7020】UART不定长收发。
软件环境:vivado2017.4硬件平台:XC7Z020之前的【Jokerの
ZYNQ
7020】UART这篇文章,只是解决了
zynq
7020在sdk下串口的简单收发功能,当时就发现了一些问题,还专门用红字标出来了
Joker_是小王。
·
2020-07-05 01:41
JokerのZYNQ7020
【Jokerの
ZYNQ
7020】INTERRUPT(PL产生,PS处理)。
软件环境:vivado2017.4硬件平台:XC7Z020由图中可见,中断大体分为三类,包括SGI(软件中断)、PPI(私有中断)、SPI(共享中断)。每个CPU均有16个SGI(软件中断),如下图。PPI(私有中断)中包含2个PL到CPU的快速中断,nFIQ,具体如下图。最后,SPI(共享中断)配置如下图,红圈处就是这次实验用的可由PL触发,PS处理的共享中断。哔哔完了开始建工程,Vivado2
Joker_是小王。
·
2020-07-05 01:41
JokerのZYNQ7020
移植Linux到
ZYNQ
ZYNQ
移植Linux博客说明开发环境0.SD卡制作1.移植u-boot1.1流程概述1.2编译uboot1.3测试uboot运行情况2.移植uImage2.1编译uImage2.2制作设备树文件2.3
multimicro
·
2020-07-05 00:25
嵌入式Linux开发
Zynq
Zynq
MPSOC上用户面DMA传输的实现
一、引言
Zynq
MPSOC是xilinx公司推出的面向AI应用(如:云计算、边缘计算)、高度灵活、高性能的处理器系列,我们选择它作为产品的处理器平台,以保证未来的可持续演进。
板桥枫叶
·
2020-07-05 00:49
linux
内核
嵌入式
自动驾驶
ZYNQ
学习之PL和PS接口
ZYNQ
学习之PL和PS接口1、PL和PS的接口类型总共有两种:(1)功能接口:AXI、EMIO、中断、DMA流控制、时钟调试接口。
miss_youhappy
·
2020-07-05 00:32
EBAZ4205驱动LVDS接口屏幕
首先研究了下
ZYNQ
的LVDS接口,但是不幸的是
ZYNQ
不支持3.3v,只能LVDS25,这样的话就要硬件上改电源。
memoff
·
2020-07-05 00:17
FPGA
xilinx
zynq
FSBL(First Stage Boot Loader)代码分析1
花了几天看完了FSBL的代码,在这里做个总结,分析一下
zynq
的启动过程。
mdy09
·
2020-07-05 00:05
ZYNQ
ZYNQ
系统中实现FAT32文件系统的SD卡读写 之二 VIVADO配置
接下来就是设置VIVADO,可以在ZEDBOARD默认的VIVADO设置上去掉SD0,使能SD1,并设置WP脚和CD,对应关系看上一片BLOG所介绍。这里注意MIO0-15是在BANK0上,其BANK电压ZEDBOARD板子设置为3.3V,所以可以直接接SD卡,而SD0的MIO接口是在BANK1上,其BANK电压是1.8V。所以要经过电平转换芯片接3.3V的SD卡。ZEDBOARD中1.8V转3.
mcupro
·
2020-07-05 00:32
FPGA
VERILOG
ZYNQ7
ZYNQ
系统中实现FAT32文件系统的SD卡读写 之一 硬件介绍
实验目标,在ZEDBOARD开发板子上外接希科PMOD_SD扩展卡实现FAT32文件系统的SD卡读写。直接接在板子的JE接口。由于设计希科PMOD_SD时候正好对应了MIOS口,如图链接扩展板后,引脚对应关系如下:DAT0MIO10CMDMIO11CLKMIO12DAT1MIO13DAT2MIO14DAT3MIO15WPMIO0CDMIO9这里注意WP是写保护Writeprotect,当WP=0时
mcupro
·
2020-07-05 00:32
FPGA
ZYNQ7
PL通过EMIO方式外接PHY芯片的实验
首先设置EMIO方式引出ETHE1之后我们看到
ZYNQ
模块生长出了GMII接口如下图:主要是三部分:1,左边的ENET1_EXT_INITN是外部中断的输入。
mcupro
·
2020-07-05 00:32
FPGA
ZYNQ7
总结和计划
Zynq
研发(6)——嵌入式Linux系统编译及制作
编译Bootloader打开Ubuntu系统终端,进入Bootloader目录,解压U-boot源码到u-boot-xlnx目录$cd/Bootloader$tar-jxvfu-boot-xlnx.tar.bz2虚拟机里直接提取到此处,然后进入文件夹$cdu-boot-xlnx开始编译$makeARCH=armCROSS_COMPILE=arm-xilinx-linux-gnueabi-distc
单片机社区
·
2020-07-05 00:31
Zynq(ARM+FPGA)
Zynq
研发(1)——Win10安装Linux子系统(Ubuntu)
1.在“所有设置”中搜索并打开“启用或关闭Windows功能”,勾选“适用于Linux的Windows子系统”项,重启系统2.通过MicrosoftStore获取并安装Ubuntu。首次启动Ubuntu,会有一个安装过程,需要设置UNIX用户名和密码,按提示输入用户名z和密码z说明:Ubuntu子系统文件实际放置的路径在C:\Users\{username}\AppData\Local\Packa
单片机社区
·
2020-07-05 00:31
Zynq(ARM+FPGA)
ZYNQ
系统中实现FAT32文件系统的SD卡读写之四 经验总结
在上述的三篇BLOG里面主要介绍了步骤和设置,这里简答罗列一下此软件硬件环境中进行FAT32读写的经验总结。1,SD卡要格式成FAT32格式。否则写大文件失败,上几M的就写不了了。2,每次建议写256的整数倍字节,否则余数部分就会不能写入,比如f_write函数写参数长度为511字节,实际是写了256字节,写参数是512,513则实际写了长度是512字节。这应该是一个BUG,因为之前没有用过FAT
mcupro
·
2020-07-05 00:01
FPGA
VERILOG
ZYNQ7
ZEDBOARD
zynq
7 双核处理器的最简单例子
全兼容ZEDBOARD开发板子SYSCLK.TAOBAO.COM今天终于有时间做这个事情。首先从官方下载XAPP1079看看。官方的X1079是基于XPS和SDK。并且也牵扯到了PL部分。我们循序渐进,只实现两个处理器分别跑,没有联系,没有通讯和对话。实验就先实现CPU0通过串口输出字符串,而CPU1则独立控制MIO7的LED进行闪烁。因为不牵扯PL部分的配置和逻辑编写了,我们接下来面临三大部分要
mcupro
·
2020-07-05 00:00
FPGA
ZYNQ7
OV7670
VERILOG
代码仓库
总结和计划
ZYNQ7
ZYNQ
7 DACHE的重要操作
/*FlushtheSrcBufferbeforetheDMAtransfer,incasetheDataCache*isenabled*/Xil_DCacheFlushRange((u32)TxPacket,MAX_PKT_LEN);//确保从CACHE里面写回到MM里/*InvalidatetheDestBufferbeforereceivingthedata,incasethe*DataCa
mcupro
·
2020-07-05 00:00
FPGA
ZYN
VERILOG
ZYNQ7
ZYNQ
动态更新bit流
Zynq
MP PL Programming
项目最后的几个事宜,本以为很简单,结果深坑不浅。公司为某部分设计的XX板,设计128MBQSPIFlash,无SD卡。先需要在内核启动后动态加载bit流,使用脚本完成。参考Xilinx官方的方案,应该比较简单,但实际上差点坑出翔。本文内容简介,没时间写的太详细!!!1配置步骤1.1KernelConfigurationThefollowingconfigoptionshastobeenabledi
Kuens
·
2020-07-05 00:20
ZYNQ开发
ZYNQ
Ultrascale
+
MPSoc
ZYNQ
UltraScale 双核裸跑 / 裸跑 + Linux
#2开发平台硬件平台:
ZYNQ
7020、
ZYNQ
Ultascale+MPSOCXCZU19EGF
Kuens
·
2020-07-05 00:19
ZYNQ开发
ZYNQ
Ultrascale
+
MPSoc
Zynq
Ultrascale PS - PL中断
1本文主要介绍
Zynq
MPUltrascalePL-PS中断1.1
zynq
中断学习
zynq
的中断分为三种:1.软件中断(SGI,Softwaregeneratedinterrupts,中断号0-15)(
Kuens
·
2020-07-05 00:19
ZYNQ
Ultrascale
+
MPSoc
PS-PL中断
ZYNQ
Ultrascale+ Petalinux 开发环境搭建 && FSBL
ZYNQ
MPUltrascale+Petalinux环境搭建1.简介
Zynq
UltraScale+MPSocxcu19eg-ffvc1760-2-iVivado17.4petalinux17.4(建议使用最新的
Kuens
·
2020-07-05 00:19
ZYNQ
Ultrascale
+
MPSoc
zynq
nfs与tftp
1、tftp1)在ubuntu下安装tftp环境2)默认的启动参数为bootcmd=run$modeboot,为QSPI启动,如果想更改为tftp启动,需要设置为setenvbootcmdrunjtagboot,可以看到jtagboot参数如下:echoTFTPingLinuxtoRAM...&&tftpboot${kernel_load_address}${kernel_image}&&tftp
ma_cheng_yuan
·
2020-07-04 23:05
ZYNQ
linux
ZYNQ
emmc使用
1、设备树更改1)如果使用的是sd0,
zynq
-zed.dts中已经有配置,不用进行更改&sdhci0{u-boot,dm-pre-reloc;status=“okay”;};2)如果使用SD1则需要更改设备树
ma_cheng_yuan
·
2020-07-04 23:04
ZYNQ
linux
ZYNQ
LWIP pbuf out of memory
ZYNQ
LWIPpbufoutofmemory记录错误记录错误在使用AC7020教程中,当板子作为lwipserver每隔1s发送“helloworld”的时候出现了错误提示:pbufoutofmemory
Garvin__9527
·
2020-07-04 23:21
基于
ZYNQ
FPGA实现8路ADC数据采集存储(AD7606)
基于
ZYNQ
FPGA实现8路ADC数据采集存储(AD7606)1
ZYNQ
FPGA简介赛灵思公司在
ZYNQ
系列上成功将ARM的Cortex-A9处理器片上系统与A7系列的可编程逻辑集成在一起。
宁静致远dream
·
2020-07-04 23:37
FPGA
ZYNQ学习心得梳理
fpga
ZYNQ
学习心得梳理(一)
笔者之前一直从事FPGA开发,使用xilinx7系列FPGA,但是没有使用过
ZYNQ
系列FPGA。最近刚接触基于
ZYNQ
平台项目开发,简直是一头雾水,碰到许多问题。
宁静致远dream
·
2020-07-04 23:05
ZYNQ学习心得梳理
ZYNQ
嵌入式系统-Hello World 实验
因此,我们将串口打印“HelloWorld”作为
ZYNQ
嵌入式系统的开篇实验,这也是我们步入
ZYNQ
的PS部分的始发点。
李伯爵的指间沙
·
2020-07-04 23:33
ZYNQ
FPGA
ZYNQ
-定时器
#include"xparameters.h"#include"xscutimer.h"#include"xscugic.h"#include"xgpiops.h"#include"xil_exception.h"#include"xil_printf.h"#defineTIMER_DEVICE_IDXPAR_XSCUTIMER_0_DEVICE_ID//定时器ID#defineINTC_DEVI
李伯爵的指间沙
·
2020-07-04 23:02
ZYNQ
FPGA
Zynq
移植 Debian9 stretch
PC操作系统Ubuntu18.04硬件
Zynq
7035(米联客的,非标准开发板,类似于这种非标准版的开发板需要自己配置好defconfig文件,但大体都差不多)一张T
98K甩狙
·
2020-07-04 23:12
linux杂谈
硬件
Zynq
UltraScale+ MPSoC 的多媒体功能解决方案(连载四)——应用示例
Zynq
UltraScale+MPSoC的多媒体功能解决方案(连载四)应用示例
Zynq
UltraScale+MPSoC的可扩展电源、高性能和专用引擎使其成为许多应用的理想选择。
小人物r
·
2020-07-04 23:32
mpsoc
Zynq
UltraScale+
MPSoC
Zynq
UltraScale+
MPSoC
多媒体功能解决方案
Zynq
UltraScale+ MPSoC 的多媒体功能解决方案(连载五)——优势总结
Zynq
UltraScale+MPSoC优势
Zynq
UltraScale+MPSoC的灵活性能加速计算密集型应用程序,在GPU、CPU和PL之间共享工作负载,在PL中可卸载复杂的算数计算以实现硬件加速,
小人物r
·
2020-07-04 23:32
mpsoc
Zynq
UltraScale+
MPSoC
Zynq
UltraScale+ MPSoC 的多媒体功能解决方案(连载三)
ARMCortex-A53核心、存储器单元和
Zynq
UltraScale+MPSoC的诸多外设相结合,为管理和捕获多个不同来源的数据发挥了关键作用,而后再向VCU提供数据。
小人物r
·
2020-07-04 23:32
mpsoc
Zynq
UltraScale+
MPSoC
Zynq
UltraScale+ MPSoC 的多媒体功能解决方案(连载二)
VCU软件堆栈可用
Zynq
UltraScale+MPSoC结合常见的多媒体框架GStreamer,来开发硬件加速型多媒体应用。GStreamer采用的插件模型可分为三大功能:源极、过滤和汇极插件。
小人物r
·
2020-07-04 23:31
mpsoc
Zynq
UltraScale+
MPSoC
玩转
ZYNQ
7010之FPGA点亮三色灯
本篇文章分享米尔
zynq
7010开发板试用体验。
小人物r
·
2020-07-04 23:00
zynq7020资料
【2019最新】基于
Zynq
UltraScale MPSoC系列处理器的开发板
2019年5月,米尔隆重推出国内首款
Zynq
UltraScaleMPSoC平台核心板(及开发板):MYC-CZU3EG。
小人物r
·
2020-07-04 23:00
mpsoc
Zynq
UltraScale+
MPSoC
玩转
zynq
7020之风速风向测量实战项目
本文是用米尔
zynq
7020开发板(Z-turnbroad)风速风向测量实战项目。
小人物r
·
2020-07-04 23:00
zynq7020资料
Cosmos(
ZYNQ
)编译运行Linux系统
Author:GaryData:2019-12-24Ref:ug1144-petalinux-tools-reference-guide.pdfhttps://www.cnblogs.com/vacajk/p/6146146.htmlhttps://www.cnblogs.com/likaiwei/p/10223354.htmlhttps://blog.csdn.net/mcupro/articl
为什么每天的风都这么大
·
2020-07-04 23:59
Linux
FPGA
zynq
7020开发板+ Z-turn调试计划
很荣幸能参加米尔
zynq
7020开发板试用活动。
小人物r
·
2020-07-04 23:28
zynq7020资料
ZYNQ
-AX7020学习笔记
一.基础概念AX7020包含两大部分ps(集成两个ARMcortex-a9处理器),和pL(FPGA)PS:主频1GHZ,256KB片内RAM,8GbitSDRAM(以太网,串口,usb,spiflash,SD,IO,LED,KEY)PL:可编程逻辑块,可编程IO块等(eepromRTCHDMILEDKEYADC)互联:PS内和PS到PL高宽带连接基于ARMAMBAAXI总线传输质量控制和带宽控制
lzs_blog
·
2020-07-04 23:39
#
zynq-ax7020
上一页
33
34
35
36
37
38
39
40
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他