E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
rtl
Android 控件 - gravity 属性与 layout_gravity 属性
、基本介绍gravity属性用于控制View内部的内容的对齐方式作用对象是View内部的内容,例如,文本、子View等常用值说明left水平方向左对齐right水平方向右对齐start水平方向左对齐(
RTL
我命由我12345
·
2025-06-27 12:27
Android
-
简化编程
android
java
java-ee
安卓
android-studio
开发语言
android
studio
【OpenROAD-flow-scripts安装与测试】OpenROAD Klayout yosys
OpenROADFlow库用作使用OpenROAD工具的展示
RTL
-to-GDS的过程。存储库中的脚本build_openroad.sh将自动构建OpenROAD工具链。
HNU_ZHAO
·
2025-06-26 08:10
git
github
c++
VIVADO导出仿真数据到MATLAB中进行分析
VIVADO导出仿真数据到MATLAB中进行分析目录前言一、导出仿真数据需要编写的
RTL
代码二、MATLAB读入txt文件中的数据三、需要注意的点总结前言在使用XilinxVivado进行FPGA开发时
FPGA与信号处理
·
2025-06-25 16:14
FPGA学习记录
VIVADO
SIMULATION
导出仿真数据
TXT
MATLAB
FPGA基础 -- Verilog 的值变转储文件(VCD:Value Change Dump)
Verilog的“值变转储文件(VCD:ValueChangeDump)”,这是一项在仿真调试中至关重要的技术,可以帮助你“看见”
RTL
中每个信号随时间的变化过程。
sz66cm
·
2025-06-22 01:27
FPGA基础
fpga开发
FPGA基础 -- Verilog 共享任务(task)和函数(function)
Verilog中共享任务(task)和函数(function)的详细专业培训,适合具有一定
RTL
编程经验的工程师深入掌握。
sz66cm
·
2025-06-21 17:36
FPGA基础
fpga开发
FPGA基础 -- Verilog函数
Verilog函数(function)目标:让具备一般
RTL
经验的工程师,系统掌握Verilog函数的语法、约束、可综合写法以及在实际项目中的高效用法,为后续SystemVerilog及HLS设计奠定基础
sz66cm
·
2025-06-20 09:58
FPGA基础
fpga开发
【芯片设计-
RTL
数字逻辑设计入门 4.2 -- 组合逻辑赋值 + 时序逻辑状态保持】
文章目录Overview原语句分析变量含义假设(根据命名推测)状态更新逻辑详解状态转移逻辑举个实际例子小结Overview本文将详细介绍verilogrtl中assignreg_halt_mode_nx=halt_taken|(reg_halt_mode&~halt_return);的作用,以及这里为何要使用reg_halt_mode,在时序逻辑中会进行reg_halt_mode=reg_halt
主公讲 ARM
·
2025-06-11 12:11
#
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
rtl
verilog
【ARM AMBA APB 入门 1.1 -- APB 读写寄存器
RTL
实现】
请阅读【ARMAMBA总线文章专栏导读】文章目录APB寄存器访问APB读寄存器
RTL
代码实现APB写寄存器
RTL
代码实现APB寄存器访问APB读寄存器
RTL
代码实现APB总线读寄存器操作代码实现:wire
主公讲 ARM
·
2025-06-02 23:02
#
【ARM
AMBA
Bus
系列】
arm开发
APB
读写寄存器
网卡 瑞昱
RTL
8168/8111/8112 Gigabit Ethernet Controller / 技嘉是千兆网卡吗?
是千兆网卡,可以在系统设置里查看是否支持千兆网络。工具:电脑。1、打开电脑,点击电脑桌面上的控制面板。2、打开控制面板后点击网络和internet。3、点击界面上方的查看网络状态和任务。4、点击界面左上角的更改适配器设置。5、使用左键选中网卡,然后点击鼠标右键选择菜单上的属性。6、选中网络客户端,然后点击前面右边的配置。7、选择高级选项下Speed&Duplex,再点击右边的小箭头。8、在这个界面
超级码农A
·
2025-06-02 04:10
网络
探索无线连接新境界:瑞昱
RTL
8733BS驱动深度解析与应用指南
探索无线连接新境界:瑞昱
RTL
8733BS驱动深度解析与应用指南【下载地址】瑞昱蓝牙wifiRTL8733BS驱动下载瑞昱蓝牙wifiRTL8733BS驱动下载项目地址:https://gitcode.com
郎磊权Halden
·
2025-06-02 04:09
鸿蒙应用本地化:伪本地化测试的「照妖镜」法则
一个没经过伪本地化测试的应用,正式翻译后可能出现「按钮文本被截断成乱码」「
RTL
语言布局错乱」「日期格式显示成火星文」等魔幻场景!
·
2025-06-02 00:59
harmonyos
鸿蒙界面镜像测试:让
RTL
布局「正反都好看」
今天就来聊聊如何用伪本地化测试让界面在
RTL
语言下「正反都丝滑」~一、镜像测试的「灵魂三问」(一)什么是
RTL
布局?
RTL
(Right-To-Left)即从右到左布局,适用于阿拉伯语、希伯来语等语言。
·
2025-06-01 17:53
harmonyos
鸿蒙应用本地化:伪本地化测试的「照妖镜」法则
一个没经过伪本地化测试的应用,正式翻译后可能出现「按钮文本被截断成乱码」「
RTL
语言布局错乱」「日期格式显示成火星文」等魔幻场景!
·
2025-06-01 17:23
harmonyos
Linux WiFi 模组使用及故障排查整理文档
LinuxWiFi模组使用及故障排查整理文档1.STA模式下WiFi延时不稳定问题解决方法:2.PowerSaving机制说明3.AP模式下WiFi设置4.
RTL
8821CSAP模式下Windows客户端异常断开问题问题描述问题原因解决方案步骤
隐身模式
·
2025-06-01 13:50
linux
开发语言
揭秘 DC_SHELL 核心引擎:
RTL
Parser 的底层魔法与完整解析!
目录RTLParser的主要工作RTLParser的底层实现机制1.LexicalAnalyzer(词法分析器)2.SyntaxAnalyzer(语法分析器)3.Pre-SemanticAnalyzer(预语义检查器)4.BehavioralDescriptionCollection(行为表达式采集)✨总结一下(一张表清晰看)小细节分享(很多人不知道)小结一句话RTLParser在整个Design
三贝勒文子
·
2025-05-31 15:49
EDA
DC_SHELL
Synopsys
EDA
Synopsys
【芯片设计-
RTL
数字逻辑设计入门 14.1 -- SRAM
RTL
实现举例】
文章目录定义结构说明分解讲解举例说明示例1:构建一个256x32的存储器示例2:构建一个1024x64的存储器小结:使用场景本文将详细说明verilog存储器是如何定义的,比如reg[DATA_WIDTH-1:0]mem[0:(1<
主公讲 ARM
·
2025-05-28 16:16
#
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
SRAM
RTL
【芯片设计-
RTL
数字逻辑设计入门 14 -- SRAM 与 FIFO 区别
RTL
详解】
文章目录一、SRAM(静态随机访问存储器)SRAM特点SRAM用途SRAM访问机制(指定地址)二、FIFO(先入先出队列)FIFO特点FIFO用途FIFO接口示例:三、SRAMvsFIFO总结对比四、代码演示1.SRAM代码使用说明2.FIFO模块(先进先出,不能指定地址)使用说明本文将详细介绍SOC设计中SRAM与FIFO的区别以及SRAM为何可以操作指定地址等相关内容。在SoC(Systemo
主公讲 ARM
·
2025-05-28 16:15
#
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
SRAM
和
FIFO
通过vivado HLS设计一个FIR低通滤波器
FIR参数确定2.FIR系数计算3.C/C++代码实现4.VivadoHLS项目创建与配置4.1在VivadoHLS中创建新项目并配置4.2在VivadoHLS中执行C仿真4.3执行C综合以将C代码转换为
RTL
4.4
fpga和matlab
·
2025-05-26 19:51
Vivado
HLS开发
vivado
HLS
FIR低通滤波器
【详细】解决联想拯救者Y7000p在ubuntu20.04未找到wifi适配器,安装
rtl
8852ce网卡驱动问题
一.问题简述联想拯救者Y7000P安装ubuntu20.04双系统后发现右上角无wifi图标,无法连接无线网络,蓝牙也不能用。说明没有网卡驱动。返回windows系统在查询无线网卡型号为realtek8852ce,安装相应网卡驱动,问题解决。解决问题后会发现不仅wifi模块出来了,蓝牙也可以进行连接了。二.电脑型号联想拯救者Y7000P,酷睿i7RTX4060三.解决办法此时ubuntu系统没有网
leaf_leaves_leaf
·
2025-05-24 13:05
ubuntu
FPGA降低功耗研究
本篇文章则是聚焦于FPGA设计阶段的功耗优化,主要从
RTL
代码设计、时钟管理、资源分配、工具优化策略等层面入手。
霖12
·
2025-05-22 16:04
fpga开发
学习
网络
知识图谱
神经网络
边缘计算
Grial UI Kit 2025.1 adds new
RTL
Crack
GrialUIKit2025.1addsnewRTLCrackGrialUIKit2025.1addsnewRTL(right-to-left)supportwhichdeliversamoreresponsiveandconsistentexperienceforglobalapplications.GrialUIKitbyUXDiversisacollectionofpre-designedu
SEO-狼术
·
2025-05-21 18:03
net
Delphi
控件
ui
[AXIS] AXI4-Stream Verification
该IP核专为验证基于AXI4-Stream协议的自定义
RTL
设计而开发,支持模拟AXI4-Stream主设备(Master)、从设备(Slave)以及透传(Passthrough)模式下的行为。
S&Z3463
·
2025-05-19 00:25
FPGA
AXI
IP
fpga开发
SystemVerilog
FPGA下载器
2023 ASIC FPGA IP
RTL
& License (Diamond / Libero SOC)
FPGA系列:IntelAlteraFPGA(Quartus)ADMXILINXFPGA(Vivado&ISE)LatticeFPGA(Diamond)Microchip(LiberoSOC)ASIC系列:SynopsysIPARMIPCadenceIP等等QQ:3339377509
Jerry_Wei_2020
·
2025-05-16 15:09
fpga开发
开源GPU架构RISC-V VCIX的深度学习潜力测试:从
RTL
仿真到MNIST实战
点击“AladdinEdu,同学们用得起的【H卡】算力平台”,H卡级别算力,按量计费,灵活弹性,顶级配置,学生专属优惠。一、开篇:AI芯片架构演变的三重挑战(引述TPUv4采用RISC-V的行业案例,结合GoogleAI芯片战略,说明能效比已成架构迭代核心指标。此处可嵌入Tom’sHardware报道的谷歌技术路线)二、VCIX架构技术解码2.1向量协处理器接口创新设计对比NVIDIAStream
学术猿之吻
·
2025-05-16 11:16
架构
risc-v
深度学习
AIGC
人工智能
stable
diffusion
midjourney
Vivado中可新建的工程类型解析
以下是Vivado中可新建的工程类型解析,按用途和场景分类说明:1.RTLProject(
RTL
工程)用途:从零开始基于
RTL
代码(Verilog/VHDL)设计FPGA逻辑,覆盖完整开发流程。
漂洋过海的鱼儿
·
2025-05-16 03:42
Vivado
fpga开发
项目管理软件dhtmlxGantt配置教程(十七):实现
RTL
(从右到左)模式
您可以在从右到左的模式下使用甘特图控件,该模式通过
RTL
配置选项启用。将其设置为true将更改时间轴中时间刻度的方向,并将网格中的行顺序更改为从右到左。
小董讲MES
·
2025-05-14 16:38
项目管理软件
DHTMLXGantt
甘特图控件
项目管理工具
甘特图
秋招——八股
目录1.IC设计流程(1)确定项目需求(2)架构/算法设计分析(3)
RTL
设计——(数字前端)(4)功能验证(5)逻辑综合+DFT——(数字中端)(6)形式验证(7)静态时序分析(Pre-STA)(8)
GgYW
·
2025-05-13 06:59
数字前端
fpga开发
FPGA:如何提高
RTL
编码能力?
要提升
RTL
(寄存器传输级)编码能力,需从硬件设计思维建立、典型电路建模、编码规范掌握、工具链应用和工程实践五个维度系统性训练。
InnoLink_1024
·
2025-05-11 00:08
FPGA
RTL设计
Verilog
fpga开发
硬件架构
学习使用Vivado和SDK进行Xilinx ZYNQ FPGA开发 | (十二)Verilog程序设计举例 | 2023.11.6/星期一/天气晴
XilinxZYNQFPGA开发文章目录系列文章目录摘要一、设计思路二、创建Verilog源文件三、编写Verilog源程序或门模块my_or2.v半加器模块h_adder.v全加器模块f_adder.v四、仿真五、查看
RTL
杨肉师傅
·
2025-05-10 15:39
学习Xilinx
ZYNQ
FPGA开发
学习
fpga开发
【芯片设计-
RTL
数字逻辑设计入门 4.1 -- verilog 组合逻辑和时序逻辑延时比较】
文章目录Overview时间线简单示意Overview我们来详细分析下面这段RTLCode,sbcs_sbbusy为什么会比sbcs_sbbusy_nx慢一拍(晚一个时钟周期变化)。assignsbcs_sbbusy_nx=set_sbcs_sbbusy;always@(posedgeclkornegedgedmi_resetn)beginif(!dmi_resetn)beginsbcs_sbbu
主公讲 ARM
·
2025-05-08 08:37
#
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
Datapath Optimization Failure Debugging —— 从失败到逆转的全过程
2.常见Failure类型和症状3.Debug步骤:从怀疑到定位步骤1:怀疑点识别步骤2:开启DatapathDebug日志️♂️步骤3:tracefallback表达式4.修复流程和策略4.1
RTL
三贝勒文子
·
2025-05-08 05:18
EDA
Synopsys
datapath
Verilog设计思路06——Verilog低功耗实现方案及实例代码
以下为Verilog低功耗设计的核心实现方案及典型代码示例,结合
RTL
级优化策略与系统级设计思路。
yang_20250429
·
2025-05-07 19:47
verilog
单片机
IC设计
RK3588系列适配
RTL
8852BE驱动指南
前言前不久适配了
RTL
8852BE模组,趁热记录下验证WIFI/BT功能以及遇到的问题。别急往下看喜欢我的文章可以在公众号右上角设置为星标。
不学习会被淘汰
·
2025-05-01 07:53
Linux驱动
WIFI
BT
推荐文章:探索千兆网络世界的钥匙 ——
RTL
8211FS硬件参考设计宝典
推荐文章:探索千兆网络世界的钥匙——
RTL
8211FS硬件参考设计宝典【下载地址】千兆网口PHYRTL8211FS硬件参考设计PDF原理图千兆网口PHYRTL8211FS硬件参考设计PDF原理图项目地址
高飙陵
·
2025-04-29 12:59
SpinalConfig关键配置参数全解析——助你打造高效
RTL
设计
其实,SpinalConfig还有很多妙用,本期就让我们来深入了解一下吧SpinalConfig关键配置参数全解析——助你打造高效
RTL
设计
Research探索者
·
2025-04-25 00:31
开发语言
linux4.6内核移植蓝牙和音频
第1章
RTL
8723BU蓝牙模块驱动移植1.1.硬件方案1.2.蓝牙驱动移植1.3.蓝牙耳机规格要求第2章Linux音频框架2.1.ALSA2.2.Pulseaudio
寒听雪落
·
2025-04-16 18:55
移植_网络_控制_系统
perl
开发语言
数字集成电路中时延不可综合与时间单位介绍
3.2Verilog时延|菜鸟教程1、综合介绍在Verilog或硬件描述语言(HDL)中,“综合”(Synthesis)是指将用高级抽象语言(如Verilog或VHDL)描述的行为级或寄存器传输级(
RTL
夜雨听萧瑟
·
2025-04-15 18:48
硬件语言
fpga开发
Ubuntu20.04无法连接蓝牙
在终端输入dmesg|grep-iblue可看到有以下信息可以看到无法识别蓝牙,处于一个unknow的状态Bluetooth:hci0:
RTL
:unknownICinfo,lmpsubver8852,hcirev000b
AAAAAJoker
·
2025-04-15 16:03
linux
c++
网络
基于STM32L4XX、HAL库的
RTL
8211驱动程序设计
一、简介:
RTL
8211是Realtek公司生产的一款高性能以太网PHY芯片,支持10/100/1000Mbps速率,通过MII/RMII/GMII接口与MCU连接。
July工作室
·
2025-04-10 10:52
stm32
嵌入式硬件
单片机
FPGA面试总结(八股文)
如果有错误的话请及时联系我修改,谢谢~后续有补充的话我会持续的更新1.什么是FPGAFPGA是一种可以重构电路的芯片,是一种硬件可重构的体系结构;中文名是现场可编程门阵列2.FPGA的设计流程系统规划--->
RTL
shock - shock
·
2025-04-07 10:32
面试
国产芯片替代方案:解析沁恒USB转以太网芯片
在USB外接网卡、工控设备、嵌入式网络扩展等场景中,瑞昱(Realtek)
RTL
8152凭借成熟的USB转10/100M以太网功能占据主流市场。
禾川兴 13242400688
·
2025-03-28 13:43
沁恒直替系列
单片机
嵌入式硬件
桥接模式
【icc2实战技巧】轻松玩转read_verilog命令:数字后端设计的得力助手
它可不是用来处理
RTL
设计的,
数字后端物理设计知识库
·
2025-03-26 09:50
icc2命令每日精要
icc2
数字后端
物理设计
core-v-verif系列之cva6 cva6.py (5)
它负责设置、编译和运行RISC-V指令集模拟器(ISS)和
RTL
模拟器的测试。以下是主要功能及其作用:SeedGen类:生成测试迭代的伪随机种子。
CDerL
·
2025-03-18 08:16
core-v-verif
数字电路设计的基本流程
数字电路设计的整个流程可以看作是围绕
RTL
设计这一关键环节展开的完整芯片设计过程。
minstbe
·
2025-03-16 10:27
数字电路设计
fpga开发
数字IC前端设计究竟怎样?薪资前景如何?
作为数字IC前端工程师,为了让写的
RTL
代码没有bug,会经常与验证工程师要求debugcase;为了了解芯片整体架构和功能属性,还要与架构工程师打交道;还要与后端工程师
IC观察者
·
2025-03-11 15:19
fpga开发
集成电路
模拟IC
模拟版图
模拟版图入门
<
RTL
设计的艺术> DDR带宽计算公式
目录一、问题背景二、计算公式三、公式解释四、举例说明五、总结一、问题背景给出一个DDR访问latency,以及主频等信息,怎么计算用户可以拿到的带宽?二、计算公式Bandwidth=Outstanding*(TransSize*Bus_Frequence)/Latency三、公式解释Bandwidth:带宽(单位:MBps)TransSize=BurstLength*BurstSize(单位:By
积小流哥
·
2025-03-10 13:33
RTL设计的艺术
芯片
verilog
fpga
基于 Verilog 的经典数字电路设计(1)加法器
基于Verilog的经典数字电路设计(1)加法器版权所有,新芯设计,转载文章,请注来源引言一、半加器的Verilog代码实现和
RTL
电路实现一、全加器的Verilog代码实现和
RTL
电路实现引言 加法器是非常重要的
新芯设计
·
2025-03-10 04:26
1
专栏革新中
禁止订阅!!!
FPGA
Verilog
加法器
数字
IC
设计
IC
使用Modelsim手动仿真
FPGA设计流程在设计输入之后,设计综合前进行
RTL
级仿真,称为综合前仿真,也称为前仿真或功能仿真。
寒听雪落
·
2025-03-09 05:05
FPGA专栏_verilog
fpga开发
魔百盒M401A、UNT403A、UNT413A_S905L3A/B_开启ROOT_红外蓝牙语音_通刷线刷固件包
UNT403A、UNT413A_S905L3A/B_开启ROOT_红外蓝牙语音_通刷线刷固件包,2+8G或2+16G配置-安卓9.0,支持最新出UWE5621DS/MT7661/MT7663/MT7668/
RTL
8822CS
fatiaozhang9527
·
2025-03-08 21:36
机顶盒刷机固件
魔百盒刷机
魔百盒固件
移动魔百盒
机顶盒ROM
盒子ROM
Verdi调试神器HierMan:轻松重构
RTL
层次
引言:当
RTL
层次成为架构调整的“绊脚石”在复杂的SoC设计中,
RTL
代码的层级结构往往像迷宫一般。工程师在调整架构时,需要耗费大量时间在模块路径切换集成上。
芯有所享
·
2025-03-07 15:13
重构
经验分享
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他