E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
DDS
makefile与动态链接库案例分析——动态库链接动态库
背景:效率考虑,要重用把服务器主备机方案,以库Libmdpha(高可用)的形式加进主工程
dds
(调度数据服务器)。有源代码,打算直接编译Libmdpha.so.xxx,加入主工程
dds
。
秦伟H
·
2020-08-17 08:03
shell&cmd
Xilinx Vivado的使用详细介绍(3):使用IP核
IP核(IPCore)Vivado中有很多IP核可以直接使用,例如数学运算(乘法器、除法器、浮点运算器等)、信号处理(FFT、DFT、
DDS
等)。
南方铁匠
·
2020-08-17 05:53
FPGA
FPGA
IP核
【数据通信】数据分发服务
DDS
技术研究
数据分发服务
DDS
技术研究本文转载自知乎的周伯通
DDS
(DataDistributionService)是基于以数据为核心的设计思想提出的,定义了描述网络环境下数据内容/交互行为和服务质量要求的标准技术
笑扬轩逸
·
2020-08-16 04:57
数据通信
DDS
的verilog 实现个人总结
先说说
DDS
算法的基本原理:
DDS
是直接式数字频率合成的简称。它在无线通信系统实现中是一门关键技术。其实,
DDS
在FPGA中的实现方法说白了就是在定义好的ROM数据中寻址并找到该地址对应的波形数据。
bluetiger6
·
2020-08-16 04:28
fpga
作业3
DDS
模块设计
作业要求在FPGA上设计一个
DDS
模块,在DE0开发板上运行,在FPGA芯片内部合成出数字波形即可。
xiu52t
·
2020-08-16 04:49
EDA硬件设计
fpga
OpenDDS开发手册---第一章3
1.2.1.1
dds
合规性
dds
规范的第2节为
dds
实现定义了五个合规点:最小配置文件MinimumProfile内容-订阅配置文件Content-SubscriptionProfile持久性配置文件PersistenceProfile
道格拉斯范朋克
·
2020-08-16 04:16
CORBA
DDS
中间件
DDS
调试步骤
HOWTO对系统级
DDS
进行基本调试当您的应用程序之间没有通信或次优时,您可以执行一系列步骤来执行
DDS
系统的基本调试。1.他们实际上是在同一个网络/子网上吗?
道格拉斯范朋克
·
2020-08-16 04:45
DDS
What is
DDS
?
DDS
是什么
数据分发服务(
DDS
™)是来自对象管理组(OMG®)的以数据为中心的连接的中间件协议和API标准。
道格拉斯范朋克
·
2020-08-16 04:45
DDS
DDS
DDS
(Data Distribution Service) 数据分发服务-规范中文翻译-2
2Data-CentricPublish-Subscribe(DCPS)数据为中心的发布订阅2.1总结这一条款描述了DCPS。DCPS定义应用程序用于发布和订阅到数据对象的值的功能。它允许:•发布应用程序来识别他们打算发布的数据对象,然后为这些对象提供值。•订阅应用程序来识别他们感兴趣的数据对象,然后获取他们的数据值。•应用程序定义主题、将类型信息附加到主题、创建发布者和订阅实体将QoS策略附加到
道格拉斯范朋克
·
2020-08-16 04:45
DDS
中间件
通过RTI_
DDS
传输大数据?
要通过
DDS
可靠地发送大数据,您需要使用异步发布器,它在外部中间件线程中发送用户数据。
道格拉斯范朋克
·
2020-08-16 04:45
DDS
OpenDDS系列(1) —— OpenDDS 简介
1.OpenDDS简要介绍1.1简介1.1.1
DDS
是什么1.1.2
DDS
通信的基本要素1.1.3
DDS
架构的主要优点1.1.4
DDS
产品种类1.1.5OpenDDS1.2
DDS
的应用领域美国海上战争中心
ycwang522
·
2020-08-16 04:44
OpenDDS
DDS
正弦信号产生实验
正弦信号产生实验实验目标1.首先设计一个
DDS
,50MHz的时钟速率,输出波形频率自行设定2.
DDS
的输出数据格式为2补码,相位累加器32比特ROM波表尺寸和波形量化比特数自己决定3.首先在Signaltap
wyh135792
·
2020-08-16 04:44
FPGA
DDS
与HLA技术现状
DDS
与HLA技术现状目前分布式仿真系统在系统体系架构上目前有两种常见的选择,第一种基于HLA(HighLevelArchitecture)高层体系结构,第二种基于数据分发服务
DDS
(DataDistributionService
wormwwww
·
2020-08-16 03:16
数据分发服务DDS
HLA与RTI
DDS
现行标准
OpenInternationalData-CentricConnectivityStandardDDSenjoysanactiveandvibrantcommunitycontinuouslyworkingtoextenditsapplicability.TheDDSstandardcurrentlyincludesthefollowing:High-performance,scalable,s
why4000
·
2020-08-16 03:05
DDS
基于fpga的
dds
设计报告
dds
设计报告大马猴2019-3-31版本目录:版本:V1.0作者:大马猴说明:初版备注一.
dds
设计需求首先使用matalab生成可供ROM初始化的mif文件,能够提供方波、锯齿波、三角波、正弦波。
我是大马猴
·
2020-08-16 03:27
verilog
fpga
vivado
dds
核生成一个正弦波
DDS
三大组成部分:频率控制字、相位累加器、rom查找表1.新建工程2.选择IPcatalog(目录),选择ddscompiler(编译),系统时钟选择板子时钟,例如10.24M。
奔跑的技工z
·
2020-08-16 03:30
vivado
DDS
(数据分发服务)学习记录
官方文档的中文翻译1.前言OpenDDS是一款开源的
DDS
实现方案,现在记录自己学习使用的过程2.环境配置已完成暂时跳过3.官方“开发者指导”直接看官方的文档不明所以,因为用到了其他的软件,一点一点搜索
梦想阳光早晨
·
2020-08-16 03:39
个人文档
FPGA开发中时序不满足(建立时间)的典型案例及解决方法
于是去除了名为AD9739_
dds
的chipscrop,发现时序就满足了。证明时序是chipscrop中插入的ILA造成的时序问题。
ERROR:99
·
2020-08-16 03:54
FPGA基础和应用
验证
DDS
输出
1、配置
DDS
的IP设置输出位宽和相位位宽,时钟设置为100MHz。
LYC_0504
·
2020-08-16 03:05
FPGA
[参]基于FPGA的
DDS
实现
[参]基于FPGA的
DDS
实现基本参照http://www.eetree.io/doc/stepfpgadds20kverilog基本语法https://blog.csdn.net/zhangshuaiisme
AdelaideLiu
·
2020-08-16 03:28
本科毕设
FPGA+DAC实现
DDS
信号发生
一、
DDS
:(DirectDigitalSynthesis,直接数字频率合成技术),可用于生成不同频率的、不同波形的信号。
向阳花木木
·
2020-08-16 03:26
FPGA设计
基于FPGA的
DDS
设计(二)
在
DDS
设计中,如果相位累加器每个时钟周期累加1,就会输出频率为195.313KHz的波形。
weixin_34409741
·
2020-08-16 03:39
采用
DDS
(数字频率合成法)设计信号发生器,完成设计方案。
1、数字频率合成的基本原理在微机内,插入一块D/A转换卡,通过编写程序,如连续进行加1运算到一定值,然后连续进行见1运算回到原值,在反复运算该程序,则微机输出的数字量经D/A转换成小阶梯的高频分量。在经过低通滤波器滤除引起小阶梯的高频分量,则得到三角波输出。若更换程序,令输出1持续一段时间,再令0持续一段时间,反复运算这段程序,则得到方波输出。2、信号的频率关系时钟CLK的频率为固定值f,在CLK
weixin_34348111
·
2020-08-16 03:27
【小梅哥FPGA进阶教程】第十一章 四通道幅频相可调
DDS
信号发生器
十一、四通道幅频相可调
DDS
信号发生器本文由山东大学研友袁卓贡献,特此感谢实验目标实现多通道可调信号发生器实验平台芯航线FPGA核心板、ADDA模块实验现象实现基于FPGA的多通道可调信号发生器,其中频率
weixin_34102807
·
2020-08-16 02:23
物联网通信协议——比较-MQTT、
DDS
、 AMQP、XMPP、 JMS、 REST、 CoAP
物联网通信协议——比较-MQTT、
DDS
、AMQP、XMPP、JMS、REST、CoAPAMQP&MQTT&
DDS
(https://www.youtube.com/watch?
weixin_34081595
·
2020-08-16 02:19
FPGA学习笔记之
DDS
大纲:什么是
DDS
?
weixin_33932129
·
2020-08-16 02:31
对
DDS
的深度认识
DDS
是直接数字式频率合成器(DirectDigitalSynthesiz
weixin_30735391
·
2020-08-16 02:33
[zz]
dds
DDS
是DirectDrawSurface的缩写,它是DirectX纹理压缩(DirectXTextureCompression,简称DXTC)的产物。
weixin_30666753
·
2020-08-16 02:25
基于FPGA的
DDS
任意波形发生器设计
一、简介
DDS
技术最初是作为频率合成技术提出的,由于其易于控制,相位连续,输出频率稳定度高,分辨率高,频率转换速度快等优点,现在被广泛应用于任意波形发生器(AWG)。
weixin_30631587
·
2020-08-16 02:52
dds
设计信号发生器
高一150206101
Dds
数字信号发生器设计方案
DDS
的工作原理框图如下在微机内,若插入一块D/A转换卡,然后编制一段小程序,如连续进行加一运算到一定值,然后连续进行减一运算回到原值,在反复运行该程序
weixin_30493401
·
2020-08-16 02:06
采用
DDS
设计信号发生器
在现代通信领域中,
DDS
的应用极其广泛。
weixin_30384217
·
2020-08-16 02:57
DDS
DDS
原理直接数字式频率合成器(DirectDigitalSynthesizer)频率计算公式Fout=FW*Fclk/2^NFout输出频率,Fw频率控制字,N位数精度Fclk/2^N设计思路设置一个计数
weixin_30361753
·
2020-08-16 02:54
采用
DDS
设计信号发生器
一、实验设计①利用
DDS
(DirectDIgitalFrequencySynthesis,即直接数字频率合成)技术产生稳定的正弦波,三角波和方波输出,输出频率为10~1000kHz且频率可调,步进为10Hz
weixin_30340617
·
2020-08-16 02:22
DDS
设计产生线性调频信号(二)
DDS
原理框图
DDS
是直接数字式频率合成器(DirectDigitalSynthesizer)的英文缩写,是一项关键的数字化技术。
Treysure
·
2020-08-16 02:24
DDS
设计产生线性调频信号(三)
DDSChipAD9851Introduction1.AD9851主要特性如下:1>单电源工作(+2.7~+5.25V);2>工作温度范围-45~85℃;3>低功耗,在180MHz系统时钟下,功率为555mW。电源设置有休眠状态,在该状态下,功率为4mW;4>接口简单,可用8位并行口或串行口直接输入频率、相位控制数据;5>内含6倍参考时钟倍乘器,可避免对外部高速参考时钟振荡器的需要,减小了由于外部
Treysure
·
2020-08-16 02:24
一,openDDS及相关产品介绍
是分布式系统实时应用程序的网络中间件,它遵循对象管理组织(OMG)中实时系统数据分发服务
DDS
的标准,并且是全球
DDS
标准最可靠、最灵活和最高性能的实现。
Rain-晴天
·
2020-08-16 02:05
DDS
File Reference
DDS
的档案编号
的档案编号google自动翻译:原文地址:http://msdn.microsoft.com/en-us/library/bb172993(VS.85).aspxTheDirectDrawSurface(.
dds
秋秋789
·
2020-08-16 01:29
用Verilog通过
DDS
合成正弦波信号
用Verilog通过
DDS
合成正弦波信号转自:http://bbs.elecfans.com/jishu_421844_1_1.html主要原理:
DDS
:直接数字合成,正弦波0-2pi周期内,相位到幅度是一一对应的
大写的ZDQ
·
2020-08-16 01:45
verilog
EDA实验
DDS
设计
一、实验内容在FPGA上设计一个
DDS
模块,在DE0开发板上运行,在FPGA芯片内部合成出数字波形即可。
jerryxia2017
·
2020-08-16 01:02
DDS
(Data Distribution Service) 什么鬼?
查看wiki等,学术解释是:数据分发服务的实时系统(
DDS
)是对象管理组织(OMG)的一个标准,旨在解决机器对机器(有时也被称为中间件)的可扩展性,实时,可靠,高性能和可互操作的数据交换使用发布-订阅模式
seacracker
·
2020-08-16 01:26
ROS
DDS
ROS
分布式系统--数据分发服务(
DDS
)
1.简介
DDS
是基于发布/订阅模式的通信模型。
riwanfenglin
·
2020-08-16 01:08
FPGA---
DDS
正弦波发生器
DDS
简介:
DDS
同DSP(数字信号处理)一样,是一项关键的数字化技术。
DDS
是直接数字式频率合成器(DirectDigitalSynthesizer)的英文缩写。
qr_ljj
·
2020-08-16 01:26
FPGA
DDS
的基本原理
直接数字合成技术(
DDS
)是一种频率合成技术,用于产生周期性波形。目前,从低频到上百MHz的正弦波、三角波产生,绝大多数采用的是
DDS
芯片完成,甚至于买来的信号源,皆是采用
DDS
实现。
里程。。
·
2020-08-16 01:34
DDS
的FPGA实现(一)
DDS
的FPGA实现说明:本文主要对
DDS
如何进行在FPGA上的实现进行分析,参考了文章https://www.fpga4fun.com/
DDS
2.html第一部分:对lookup_table模块的分析参考小脚丫的代码如下
飘羽@进阶
·
2020-08-16 01:33
FPGA初级
DDS
工作原理(二)锁相环篇
锁相环电路,是调频电路的重要组成之一,锁相环电路的原理的认识是
DDS
学习的一个重点之一。
吃面加香菜
·
2020-08-16 01:30
DDS
锁相环
FPGA_
DDS
生成正弦波
1
DDS
简介
DDS
技术最初是作为频率合成技术提出的,由于其易于控制,相位连续,输出频率稳定度高,分辨率高,频率转换速度快等优点,现在被广泛应用于任意波形发生器(AWG)。
红茶绿茶和奶茶
·
2020-08-16 01:32
FPGA
FPGA的ROM IP核 + DAC ad9708设计简单的
DDS
将正弦信号一个周期的波形数据存入ROM,从ROM读取数据给DAC的输入,DAC的输出为正弦信号。//=============================================================//Module:rd_rom_wave_data.v//Function:通过ROM和DACad9780输出正弦波//Description:WaveToMif软件设置ROM深
snjshping
·
2020-08-16 00:22
FPGA+Verilog
DDS
原理及FPGA实现
DDS
原理及FPGA实现一个按一定速度沿x轴行进,同时半径按一定频率在圆周上滑动的圆,最后留下的痕迹就是一个正余弦波。
雷凌峻毅
·
2020-08-16 00:28
vivado
FPGA
Beagleboneblack 中
DDS
模块驱动源码(AD9833)
参考博客:基于OMAPL138的Linux字符驱动_GPIO驱动AD9833(二)之cdev与read、writehttps://blog.csdn.net/u014281970/article/details/82145664/*ad9833.c*//**AD9833ofADIdrivercodeforBeagleboneblackdebian9.5kernel4.14.79**Copyrigh
东辰叶落
·
2020-08-16 00:30
BeagleBone
FPGA 之
DDS
简易 原理阐述
DDS
(DirectDigitalSynthesizer)即数字合成器,可以通过修改FWORD(频率控制字)和PWORD(相位控制字)来较容易实现频率、相位、以及幅度的控制,在通信领域运用较为广泛。
有点、
·
2020-08-16 00:40
上一页
5
6
7
8
9
10
11
12
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他