E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA新手入门
大一,如何成为一名
fpga
工程师?
3、掌握
FPGA
设计流程/原理(推荐教材:
FPGA
权威指南、Altera
FPGA
/CPLD设计、IP核芯志-数字逻辑设计思想、静态时序分析、嵌入式逻辑分析仪等),4、常用的协议(ARP协议、udp协议、
宸极FPGA_IC
·
2024-01-06 11:18
fpga开发
fpga
硬件工程
嵌入式硬件
单片机
【紫光同创国产
FPGA
教程】——(PGL22G第二章)键控流水灯实验例程
www.meyesemi.com)适用于板卡型号:紫光同创PGL22G开发平台(盘古EU22K)一:盘古EU22K开发板简介盘古EU22K开发板共有11个翠绿LED灯,其中1个是电源指示灯(POWER);2个是
FPGA
小眼睛FPGA
·
2024-01-06 11:17
FPFA
fpga开发
fpga开发
高速大面阵相机数据采集传输带宽分析与随笔
高速相机从CMOS读取数据,到
FPGA
进行处理,通过高速收发器GT系列,进行大数据量的传输,最后通过传输接口将数据转移到计算机。这里面传输数据量的瓶颈就是相机对外的传输接口
小海盗haner
·
2024-01-06 07:36
数码相机
【心得杂记】简单聊聊限制高速面阵相机性能的因素
高速相机主要包括的核心部件有:CMOS、
FPGA
、传输接口。CMOS目前,CMOS国外和国内的厂商都很给力,基本也是看市场需求。最近接触的面阵相机,用的最多的就是长光辰芯Gpixel的CMOS。
小海盗haner
·
2024-01-06 06:33
数码相机
CodeWave智能开发平台--03--目标:应用创建--02数据模型设计
摘要本文是网易数帆CodeWave智能开发平台系列的第05篇,主要介绍了基于CodeWave平台文档的
新手入门
进行学习,实现一个完整的应用,本文主要完成数据模型设计CodeWave智能开发平台的05次接触
IT从业者张某某
·
2024-01-06 04:45
CodeWave
低代码
CodeWave智能开发平台--02--目标:文档快速阅读--02
新手入门
摘要本文是网易数帆CodeWave智能开发平台系列的第04篇,主要介绍了基于CodeWave平台文档的
新手入门
进行学习,并对
新手入门
的内容重新排序CodeWave智能开发平台的04次接触CodeWave
IT从业者张某某
·
2024-01-06 04:14
CodeWave
低代码
CodeWave智能开发平台--03--目标:应用创建--01模板创建依赖问题修改
摘要本文是网易数帆CodeWave智能开发平台系列的第03篇,主要介绍了基于CodeWave平台文档的
新手入门
进行学习,实现一个完整的应用,本文主要完成模板创建时的依赖问题解决。
IT从业者张某某
·
2024-01-06 04:14
CodeWave
低代码
CodeWave智能开发平台--03--目标:应用创建--03页面子页面设计
摘要本文是网易数帆CodeWave智能开发平台系列的第06篇,主要介绍了基于CodeWave平台文档的
新手入门
进行学习,实现一个完整的应用,本文主要完成页面子页面设计CodeWave智能开发平台的06次接触
IT从业者张某某
·
2024-01-06 04:44
CodeWave
低代码
小梅哥Xilinx
FPGA
学习笔记20——无源蜂鸣器驱动设计与验证(音乐发生器设计)
目录一:章节导读二:无源蜂鸣器驱动原理三:PWM发生器模块设计3.1PWM发生器模块框图3.2PWM发生器模块接口功能描述3.3PWM波生成设计文件代码3.4测试仿真文件3.5测试仿真结果3.6板级调试与验证之顶层文件设计四:基于PWM波的音乐发生器设计4.1“天空之城”乐谱4.2get_pitch模块的代码4.3rom配置4.4coe文件4.5顶层文件设计4.6仿真验证代码4.7仿真结果4.8板
都教授_
·
2024-01-06 04:39
fpga开发
学习
笔记
小梅哥Xilinx
FPGA
学习笔记21——IP核之RAM实验
目录一:RAM简介1.1存储器的分类二:单端口ram配置2.1单端口RAM的框图2.2RAMIP核配置2.3RAM读写模块设计2.4顶层模块设计2.5仿真测试文件代码2.6仿真结果三:伪双端口配置(小梅哥)3.1伪双端口框图3.2详细配置流程图3.2激励文件设计代码3.3仿真结果四:伪双端口配置(正点原子)4.1RAM写模块设计4.2RAM读模块设计4.3顶层文件设计4.4仿真文件4.5仿真结果一
都教授_
·
2024-01-06 04:07
fpga开发
学习
笔记
MATLAB/simulink HDLCoder生成DDS quartus项目
文章目录前言一、什么是HDLCoder二、使用步骤1.搭建simulink模型2.HDLCoder使用总结前言为了提升
FPGA
学习过程的生活品质,在此记录一下使用simulink搭建模型以后直接使用HDLCoder
萨文 摩尔杰
·
2024-01-05 23:42
FPGA学习
matlab
fpga开发
开发语言
Simulink HDL Coder
FPGA
初级开发实践(三) 按键消抖
前言:本栏目除特别说明以外,均采用的黑金AX7103开发板,该开发板时钟频率为200M,并且是双端时钟,因此在每个项目中都有一段原语将双端时钟变成200MHz的单端时钟。文章仅作为学习记录,如有不足请在评论区指出,博主不会对各位的问题作出解答,请谅解。博主深知网络上关于HDLCoder的资料十分稀少,特别是中文资料几乎没有,并且官方给出的例子大多挺难不适合入门,因此将自己摸索的过程记录下来,希望给
肆拾伍
·
2024-01-05 23:11
#
HDL
Coder
FPGA
Matlab
笔记
fpga开发
Simulink HDL Coder
FPGA
初级开发实践(一) LED呼吸灯
前言:本栏目除特别说明以外,均采用的黑金AX7103开发板,该开发板时钟频率为200M,并且是双端时钟,因此在每个项目中都有一段原语将双端时钟变成200MHz的单端时钟。文章仅作为学习记录,如有不足请在评论区指出,博主不会对各位的问题作出解答,请谅解。博主深知网络上关于HDLCoder的资料十分稀少,特别是中文资料几乎没有,并且官方给出的例子大多挺难不适合入门,因此将自己摸索的过程记录下来,希望给
肆拾伍
·
2024-01-05 23:10
FPGA
#
HDL
Coder
linux
运维
centos
Simulink HDL Coder
FPGA
初级开发实践(二) LED流水灯
前言:本栏目除特别说明以外,均采用的黑金AX7103开发板,该开发板时钟频率为200M,并且是双端时钟,因此在每个项目中都有一段原语将双端时钟变成200MHz的单端时钟。文章仅作为学习记录,如有不足请在评论区指出,博主不会对各位的问题作出解答,请谅解。博主深知网络上关于HDLCoder的资料十分稀少,特别是中文资料几乎没有,并且官方给出的例子大多挺难不适合入门,因此将自己摸索的过程记录下来,希望给
肆拾伍
·
2024-01-05 23:10
FPGA
#
HDL
Coder
simulink
hdl
coder
★教程4:
FPGA
/MATLAB/Simulink联合应用开发入门与进阶X例——目录
更全面的介绍
FPGA
,MATLAB,Simul
fpga和matlab
·
2024-01-05 23:39
matlab
FPGA
simulink
联合应用开发
★教程4:
FPGA
/MATLAB/Simulink联合应用开发入门与进阶X例——前言
从事MATLAB算法仿真工作15年,从事
FPGA
系统开发工作12多年。擅长解决各种算法仿真、建模、通信、图像处理、AI、智能控制等。
fpga和matlab
·
2024-01-05 23:38
matlab
simulink
fpga
联合开发
【INTEL(ALTERA)】Nios V 处理器 英特尔
FPGA
IP 在执行 IP 升级时遇到错误 (20327)?
说明在运行Nios®V处理器英特尔®
FPGA
IP从PrimePro软件21.3或21.4英特尔®Quartus®版进行升级时,英特尔®Quartus®PrimePro软件22.1版可能会出现此问题。
神仙约架
·
2024-01-05 21:54
INTEL(ALTERA)
FPGA
fpga开发
Nios
V
Xilinx(AMD) vivado软件IP核及license许可文件简介
1概述Vivado软件作为Xilinx(AMD)
FPGA
器件重要的开发设计软件,包含了功能丰富IP核。
MmikerR
·
2024-01-05 16:42
FPGA
fpga开发
fpga
vivado
IP核
license
xilinx
FPGA
查找表的用途和内部功能
翻译自LUTs
FPGA
及其内部架构查找表(LUT)概述使用LUT实现逻辑函数情况1:输入变量的数量等于LUT输入的数量情况2:输入变量的数量大于LUT输入的数量情况3:输入变量的数量小于LUT输入的数量
疯狂的泰码君
·
2024-01-05 11:09
FPGA
fpga开发
FPGA
- 240102 -
FPGA
期末速成
TAG-
FPGA
、期末、速成
FPGA
、期末、速成
FPGA
、期末、速成//–习题1–//CPLD(ComplexProgrammableLogicDevice)是ComplexPLD的简称,一种较PLD为复杂的逻辑元件
乐意奥AI
·
2024-01-05 11:05
FPGA
fpga
基于 Makefile 的
FPGA
构建系统
文章目录1.介绍2.Makefile基本使用2.1更通用例子3.Vivado提供的命令行工具3.1TCL脚本介绍与基本使用3.1.1变量与替换3.1.2控制结构与过程3.2在vivado中使用tcl脚本3.2.1创建并初始化vivado工程3.2.2对设计文件进行综合3.2.3实现与布局布线3.2.4生成bit文件和ltx可调试文件4.通过Makefile生成tcl脚本4.1最终目标4.2生成bi
qq_36525177
·
2024-01-05 11:34
fpga开发
C语言常见开发工具的安装和配置(附带
新手入门
介绍)
Windows/Mac均可)MinGW下载(forWindows)检查gcc是否存在(forMac)vscode下载3.Xcode(仅限Mac)4.Clion(Windows/Mac均可)安装激活配置运行5.
新手入门
路径作者
薛钦亮
·
2024-01-05 10:12
C语言从入门到入土
windows
c语言
ide
开发工具
vscode
Quartus II 13.1的安装及使用
FPGA
开发环境有Xilinx公司的ISE(目前已停止更新),VIVADO;因特尔公司的QuartusII;ASIC开发环境有Synopsys公司的VCS;很多人也在用IcarusVerilog和GTKwave
lbaihao
·
2024-01-05 09:05
verilog
c语言
FPGA
高端项目:6G-SDI 视频编解码,提供工程源码和技术支持
目录1、前言免责声明2、相关方案推荐我这里已有的GT高速接口解决方案我目前已有的SDI编解码方案3、设计思路和框架设计框图GV8601A均衡EQGTX时钟要求GTX调用与控制SMPTEUHD-SDISMPTEUHD-SDI接收SMPTEUHD-SDI发送6G-SDI接收数据处理发送数据彩条GV8500增强驱动6G-SDI视频发送输出4、vivado工程详解5、工程移植说明vivado版本不一致处理
9527华安
·
2024-01-05 06:14
FPGA编解码SDI视频专题
FPGA
GT
高速接口
菜鸟FPGA图像处理专题
fpga开发
视频编解码
6G-SDI
SDI
GTX
FPGA
高端项目:纯verilog的 UDP 协议栈,提供11套工程源码和技术支持
目录1、前言免责声明更新说明2、相关方案推荐我这里已有的以太网方案本协议栈的千兆网UDP版本1G千兆网TCP-->服务器方案1G千兆网TCP-->客户端方案10G万兆网TCP-->服务器+客户端方案3、该UDP协议栈性能4、详细设计方案设计架构框图网络调试助手网络PHYIDELAYE源语MAC层AXI4-StreamFIFOUDP协议栈IP地址修改UDP数据回环总体代码架构5、工程源码-1详解6、
9527华安
·
2024-01-05 06:13
菜鸟FPGA以太网专题
fpga开发
udp
verilog
网络通信
FPGA
高端项目:纯verilog的 10G-UDP 高速协议栈,提供7套工程源码和技术支持
目录1、前言免责声明更新说明2、相关方案推荐我这里已有的以太网方案本协议栈的千兆网UDP版本1G千兆网TCP-->服务器方案1G千兆网TCP-->客户端方案10G万兆网TCP-->服务器+客户端方案3、该UDP协议栈性能4、详细设计方案设计架构框图网络调试助手GT资源使用GTH--10GBASE-R*协议使用10GEthernetPCS/PMA(10GBASE-R/KR)协议使用GTY--10GB
9527华安
·
2024-01-05 06:09
菜鸟FPGA以太网专题
FPGA
GT
高速接口
fpga开发
udp
网络协议
高速接口
嵌牛3
姓名李泽浩学号21181214372学院广州研究院转载自https://blog.csdn.net/
FPGA
Designer/article/details/88748846【嵌牛导读】本文是关于udpsendto
李泽浩
·
2024-01-05 03:06
阿里云服务器2核4G、2核8G、4核8G配置最新收费标准及活动价格
阿里云个人和一般企业用户在购买阿里云服务器时通常比较喜欢购买2核4G、2核8G、4核8G等配置,这些配置既能满足各种图文类中小型网站和应用又能满足企业网站应用、批量计算、中小型数据库系统等场景,2核4G配置适合
新手入门
或初创企业
阿里云最新优惠和活动汇总
·
2024-01-05 02:29
【ZYNQ】教你用 Vivado HLS 快速设计一个 IP
Xilinx推出的VivadoHLS工具可以直接使用C、C++或SystemC来对Xilinx系列的
FPGA
进行编程,从而提高抽象的层级,大大减少了使用传统RTL描述进行
FPGA
开发所需的时间。
Hello阿尔法
·
2024-01-04 23:21
ZYNQ7000
fpga开发
HLS
PCI Verilog IP 设计
设计目的是为了提供基于源码的PCIIP,这样硬件就不必受限于某一个
FPGA
型号,也方便ASIC迁移。
Hello-FPGA
·
2024-01-04 19:15
fpga开发
单片机
嵌入式硬件
XILINX_IP核_DMA
DMACR:DMA控制寄存器DMASR:DMA状态寄存器在Xilinx的产品中有硬核DMA和软核DMA之分,如ZYNQ系列的板卡中包含PS模块即arm,是存在硬核DMA的,硬核DMA的传输速度不如PL端
FPGA
victor-f
·
2024-01-04 19:15
fpga开发
xilinx dma 程序
XilinxDMA程序是一个为Xilinx器件(如
FPGA
)开发的数据传输程序。
金刚廉神兽
·
2024-01-04 19:15
fpga开发
ZYNQ 核心板 底板 开源啦!
Hello-
FPGA
ZYNQ设计开源啦!
Hello-FPGA
·
2024-01-04 19:15
fpga开发
Hello-
FPGA
CoaXPress 2.0
FPGA
HOST IP Core PCIe Demo User Manual
目录1说明42设备连接73VIVADO
FPGA
工程84调试说明9图1‑1资料目录4图1‑2VIVADO工程目录结构5图1‑3VS软件工程目录5图1‑4CXPHOSTPCIeBlockDesign5图1‑
Hello-FPGA
·
2024-01-04 19:45
fpga开发
CoaXPress HOST IP Core Microblaze Standalone Demo
目录Hello-
FPGA
CoaXPress2.0Host
FPGA
IPCoreDemo41说明42设备连接53VIVADO
FPGA
工程64SDK工程9图1‑1VIVADO工程目录结构4图1‑2SDK工程目录结构
Hello-FPGA
·
2024-01-04 19:45
fpga开发
CoaXPress 2.0
FPGA
4 Channel Host and Device FMC Card User Manual
Hello-
FPGA
CoaXPress2.0FMCCardUserManual41CoaXPress简介42CoaXPress4RFMC52.1硬件特性52.2框图说明72.3电源监测83CoaXPress4TFMC93.1
Hello-FPGA
·
2024-01-04 19:44
fpga开发
驱动开发
硬件架构
【Xilinx DMA】Xilinx
FPGA
DMA介绍
DMA(DirectMemoryAccess直接内存访问)可以在不受CPU干预的情况下,完成对内存的存取。在PS和PL两端都有DMA,其中PS端的是硬核DMA,而PL端的是软核DMA。如何选用这两个DMA呢?如果从PS端的内存DDR3到I/O、DDR3、OCM,少量的数据传输就用PS端的DMA;而对于大量数据的搬运,内存DDR3到PL的软核AXIDMA,并且用HP接口以达到高速传输的效果,但是其缺
Linest-5
·
2024-01-04 19:44
FPGA
fpga开发
硬件工程
嵌入式硬件
硬件架构
Xilinx DMA的几种方式与架构
DMA是directmemoryaccess,在
FPGA
系统中,常用的几种DMA需求:1、在PL内部无PS(CPU这里统一称为PS)持续干预搬移数据,常见的接口形态为AXIS与AXI,AXI与AXI;2
Hello-FPGA
·
2024-01-04 19:13
fpga开发
TS 快速入门,正确姿势
TS快速入门,正确姿势1、什么是TypeScript2、TypeScript官网3、搭建TypeScript4、TypeScript基础类型5、定义枚举类型总结:目录:
新手入门
,基础实践,将每一步的类型和定义写一遍
前端早间课
·
2024-01-04 17:31
TS
typescript
TS
javascript
Intel MediaSDK
硬件加速是指通过显卡,
FPGA
等硬件进行视频编解码,由于硬件有专门优化,所以性能高,能耗低,非硬件加速编解码是指通过CPU进行视频编解码,性能就没那么高(虽然有相关CPU指令优化),由于视频编解码计算量很大
gykimo
·
2024-01-04 15:45
java
新手入门
的书籍推荐
java是互联网需求最旺盛的职位(可能没有之一),那么对于非计算机专业的新人来说,有哪些书是需要看的呢?1.校招或者社招的考察组成2.对应的书籍和推荐理由一、普通公司java工程师笔试面试考什么对新手来说,主要目标是先找到工作,也就是常说的基础就业。如果是校招(不需要真实的项目经历),拿到普通公司的OFFER已经不是问题,而且准备时间足够长,可以冲刺一下一二线公司。这里只针对基础就业这部分的同学(
小拿_8eef
·
2024-01-04 12:18
JS
新手入门
笔记整理:JS语法基础
变量与常量变量语法var变量名=值;1、在JavaScript中,给一个变量命名,需要遵循以下2个方面的原则:变量由字母、下划线、$或数字组成,并且第一个字母必须是字母、下划线或$。变量不能是系统关键字和保留字。2、变量的命名一定要区分大小写,如变量“age”与变量“Age”在JavaScript中是两个不同的变量。3、在JavaScript中,如果想要使用一个变量,一般需要两步:第1步,变量的声
太空背包客
·
2024-01-04 12:22
前端新手入门笔记整理
javascript
前端
JS
新手入门
笔记整理:JS引入方式
JavaScript,简称JS。是一种嵌入到HTML页面中的编程语言,由浏览器一边解释一边执行,控制着网页的行为。引入方式外部JavaScript语法在HTML中,我们可以使用“script标签”引入外部JavaScript文件。在script标签中,我们只需用到src这一个属性。src,是“source(源)”的意思,指向的是文件路径。对于JavaScript来说,外部JavaScript文件不
太空背包客
·
2024-01-04 12:18
前端新手入门笔记整理
javascript
前端
Synplify定义全局变量
GUI:option——>Verilog——>CompilerDirectives如果代码里面定义了`ifdef
FPGA
那在CompilerDirectives处填写
FPGA
=1即可如果有多个
Jade-YYS
·
2024-01-04 11:20
fpga开发
Vivado link synplify edf 和 xilinx ip或者原语
/XX.edif添加IPlink_design-topXX-partXXwrite_checkpointlinked.dcp-part指的是
FPGA
器件-top指的是顶层的名字,乱填会报错read_edif
Jade-YYS
·
2024-01-04 11:18
fpga开发
【INTEL(ALTERA)】Agilex7 M 系列动态重配置
FPGA
IP接口 PHY Lite 无法校准
说明由于英特尔®Quartus®Prime专业版软件23.3中存在一个问题,当您以600MHz接口频率或更低的接口频率或更低的IntelAgilex®7M系列
FPGA
中以600MHz接口频率或更低的频率动态重配置运行并行接口英特尔
神仙约架
·
2024-01-04 08:19
INTEL(ALTERA)
FPGA
fpga开发
【INTEL(ALTERA)】Arria V
FPGA
GPIO 引脚上的内部箝位二极管是否始终处于活动状态?
说明当设备未通电或未配置设备时,英特尔®Arria®V
FPGA
GPIO引脚上的内部箝位二极管是否处于活动状态?
神仙约架
·
2024-01-04 08:11
INTEL(ALTERA)
FPGA
fpga开发
STM32 HAL库定时器触发DMA并口数据传输
代码目的:STM32与
FPGA
通讯,通过8位并口线进行通讯,16byte的数据在10us之内通过8位并口数据线传给
FPGA
,
FPGA
读取该数据。
make no noise
·
2024-01-04 08:35
STM32学习
stm32
fpga开发
嵌入式硬件
FPGA
万花筒之(十七):基于
FPGA
的卷积神经网络实现之池化模块、全连接模块与输出
姓名:张俸玺学号:20012100022学院:竹园三号书院转自https://blog.csdn.net/qq_38798425/article/details/1070845889【嵌牛导读】
FPGA
张俸玺20012100022
·
2024-01-04 05:01
Vector CANOE VT2004A配置详解
系列相关文章导览,下面链接可直接跳转CAPL入门到精通文章导览VectorCANoeVTSystem系列板卡文章导览,下面链接可直接跳转VectorCANoeVTsystem传送门文章目录引言关于VT2004A
FPGA
VT2004A
diagCar
·
2024-01-04 00:35
CANOE之VT
System
测试工具
汽车
fpga开发
信息与通信
车载系统
功能测试
上一页
15
16
17
18
19
20
21
22
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他