E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
IPcore
xilinx时钟问题 IBUFG
xilinx时钟问题之前用altera没有什么问题,都是直接连接上的,我在XILINX平台上做DDR2,需要200m的时钟信号,我就用DCM倍频了一个,直接接在DDR2的
ipcore
上面,出现了如下错误
qishi2014
·
2020-07-05 02:58
读书笔记 Advanced FPGA(8)Implementing Math Functions
//对需要调用
IPcore
的乘除法来说,做好仿真最重要,包括运算周期的仿真和控制信号的设置ThischaptercoversavarietyofproblemsencounteredwhenanFPGAdesignerattemptstoimplementacomplexmathfunctioninanFPGA.Interestingly
叮咯咙咚呛36
·
2020-07-04 16:09
FPGA开发
基于FPGA的DDS信号发生器的设计仿真
基于FPGA的DDS信号发生器的设计仿真产生正弦波sin信号的mif文件建立工程并调用
ipcore
主要思路仿真仿真结果本文主要介绍利用FPGA和matlab实现任意频率信号发生器的功能,并进行仿真,使用
gouyepeng
·
2020-07-04 16:30
笔记
Zynq-7000 rgb2ycbcr IP的创建与使用
所有用户都可以将这些IP核(
IPCore
)导入到自己的工程中,同样,所有用户也都可以定制自己的
微信公众号:FPGA开源工作室
·
2020-07-04 11:59
FPGA
XILINX 的 MIG IP(非AXI4)接口时序以及控制
IPCORE
提供了一个用户FPGA逻辑示例。AXI4从接口块AXI4从站接口将AXI4事务映射到UI,以向内存控制器提供行业标准总线协议接口。用户界面块和用户界面UI块向用
战斗机上的飞行员
·
2020-07-04 10:03
xilinx
关于ISE无法生成DDS IP核的问题
直接上error:"E:/*/
ipcore
_dir/tmp/./_cg/_dbg/.
@vi_v587
·
2020-07-04 09:23
FPGA
4.8 IFFT/FFT
4.8.2基于DIFFFT的硬件结构1、各级的蝶形运算硬件实现2、transfer12、transfer34、transfer56硬件实现3、transfer23、transfer45硬件实现4.8.3运用
IPCore
xl@666
·
2020-07-04 03:19
fpga
fft
ip
FPGA实践教程(八)PS与PL共享DDR
2.
IPcore
设置变量,能通过PS能查看到
IPcore
运行位置。3.运用BRAM实现一定的数据搬运。目录一、
IPcore
编写1.1一种错
祥瑞Coding
·
2020-07-04 03:25
FPGA
FPGA实践教程
xnetoe toe(tcp offload engine)测试方案与结果
X1702-TUALL是一款专业的网络处理器
IPcore
,完全卸载TCP/UDP/ARP/ICMP/IGMP/IP/MAC等功能,可应用于网络存储,音视频等终端数据传输,为其提供高带宽,低延迟,高质量的网络数据传输
haiyi198712
·
2020-07-01 02:25
自协商SGMII_SerDers与SGMII篇
SerDesSGMIIMIIRMIISMIIGMIISGMII总结前言最近调通了电口与交换之间的自协商,FPGA侧实现桥梁的作用,例化两个对称的SGMIIIP核,完成phy[sgmiigmiisgmii]SW的数据通路,其实,这个
IPCORE
今天没喝水
·
2020-06-28 22:07
Xilinx
IP
Core
FPGA实践教程(三)系统搭建与烧录
背景:我们用vivadoHLS对相关软件生成了相应的
IPcore
,现在我们需要将
IPcore
集成为系统模式,集成为系统才能烧录到FPGA上。
祥瑞Coding
·
2020-06-28 19:05
FPGA
FPGA实践教程
【小梅哥FPGA进阶教程】MC8051软核在FPGA上的使用
十、MC8051软核在FPGA上的使用本教程内容力求以详细的步骤和讲解让读者以最快的方式学会MC8051
IPcore
的应用以及相关设计软件的使用,并激起读者对SOPC技术的兴趣。
weixin_34198762
·
2020-06-28 13:11
在xilinx SDK中查询API函数的方法
下面我将以GPIO的
IPCore
为例介绍如何查询API函数。1.将vivado设计好的硬件设计导入到SDK中,就可以把SDK代码编辑区的变迁也让切换到system.mss页面,可以看到Targ
tutu1583
·
2020-06-26 20:17
FPGA
FPGA
Xilinx
API
关于Imagination项目的基本意见
其主要向市场提供PowerVR移动GPU的知识产权(
IPcore
)授权,商业模式类似ARM。其技术不仅可用于手机3D游戏等,未来还可应用于虚拟现实/现实增强领域。
青羊斋主人
·
2020-03-07 14:41
Microsemi Libero使用技巧——FPGA全局网络的设置
前言刚开始做MicrosemiFPGA+SoC开发时,会用到几个ARM专用的
IPCore
,功能一复杂起来,就会遇到某些信号如rst_n不能分配到指定的引脚上的情况,IO类型为CLKBUF,并不是普通的INBUF
whik
·
2019-11-30 17:00
为什么平头哥做芯片如此迅猛?
2019年7月25日,平头哥发布成立后第一个基于RISC-V的处理器
IPCore
玄铁910。2019年8月29日,平头哥正式发布SoC(一般来说,“
CSDN资讯
·
2019-09-26 20:32
verilog glitch_free两个时钟切换电路
1.glitchfree的两个时钟切换电路参考openMSP430
ipcore
中的时钟切换电路切换电路首先想到就是多路选择器,切换时钟在不考虑glitch的通常写法会是:assignclk_o=sel?
Mr.zhang_FPGA
·
2019-05-13 22:05
verilog
仿真
Syntacore RISCV 工具链使用(一)环境搭建
IP核的源代码(SCR1):
ipcore
.预编译工具链地址:toolchian.操作系统:CENTOS6.0forVCS(RTL编译工具),ubunt
周钰致
·
2019-05-12 15:46
riscv
ISE之除法器IP CORE使用总结
IPCORE
选择:AlgorithmType:Radix2:Radix-2non-restoringintegerdivisionusingintegeroperands,allowingeitherafractionalorintegerremaindertobegenerated.Thisisrecommendedforoperandwidthslessthanaround16bitsorfo
朱仙令
·
2019-04-14 18:11
FPGA
C++基础——类封装简单示例
目前大多数项目使用已开发好的系统架构和
IPCore
,因此设计部分的工作量慢慢向系统集成和验证方向转移。而在集成和验证过程中,往往以各种脚本和面向对象的高级语言为主要工具。
没落骑士
·
2019-04-11 21:00
使用ISE创建IP核(以加法器的IP核建立为例)
IPCore
生成器(CoreGenerator)是XilinxFPGA设计中的一个重要设计工具,提供了大量成熟的、高效的
IPCore
为用户所用,涵盖了汽
李锐博恩
·
2018-05-28 19:13
FPGA汇总
shift_
ipcore
--3*3矩阵均值滤波在fpga上的实现
中值滤波是基本的图像处理算法之一。如上图,对于每个3*3的矩阵而言,中间像素(红色框)的值dout=((p11+p12*2+p13)+(p21*2+p22*4+p23*2)+(p31+p32*2+p33))/16。那么问题来了,如何实现3*3矩阵的提取呢?明德扬的FPGA系列教程里面提供的是用shift_ram这个IP核来实现。在网上有看到类似用shift_ram来实现的文章,但是个人觉得基础薄弱
April_xr
·
2018-05-26 18:28
fpga
阿里巴巴全资收购中天微,打造“中国芯”
“收购中天微是阿里巴巴芯片布局的重要一环,”阿里巴巴CTO张建锋说道,
IPCore
是基础芯片能力的核心,进入
IPCore
领域是中国芯片实现“自主可控”的基础。
cpongo333
·
2018-04-25 14:31
Xilinx Vivado的使用详细介绍(3):使用IP核
https://blog.csdn.net/jzj1993/article/details/45533783IP核(
IPCore
)Vivado中有很多IP核可以直接使用,例如数学运算(乘法器、除法器、浮点运算器等
Autumn_He
·
2018-04-17 18:48
FPGA
xilinx开发总结
1、串口,testbench,modelsim仿真问题分析2、chipscope实践与串口分析3、iic控制器的实现与分析4、
ipcore
的应用5、sobel的实现6、整合
lijiuyangzilsc
·
2016-04-21 11:00
第一课:ARM底层开发笔记之ARM基础概念
体系架构版本3.arm处理器系列4.arm开发板5.bootloader6.tftp1.arm的概念ARM:AdvancedRISCMachine,一个英国公司的名称,一类微处理器的统称,一种处理器架构
IPcore
vertor11
·
2016-04-14 15:00
Xilinx 的 HDMI 的
IPCORE
输出调试成功
首先要把主要的架构图看明白,hdmi_tx_ss模块,是需要改动的。主要能够保证进入到 hdmi_tx_0模块的数据是,标准的行场信号就行。 需要3个信号分量,video_vs,video_de,video_data[143:0]就行。只要把16位的数据,转为32位的数据位宽传出去。多余的部分补0,最后合成144位的数据位宽。这样1920x1080x16位的视频信号就会转为 960x
angelbosj
·
2016-02-26 10:00
xilinx 的 LogiCORE IP Video In to AXI4-Stream 调试
Xilinx的视频的
IPCORE
一般都是以AXI4-Stream接口。 先介绍一下,这个IP的作用。
angelbosj
·
2015-11-30 19:00
hdmi转 bt1120方案.
Xilinx最近出了一个Hdmi_
ipcore
.就想把他用起来。所以就有下面的架构图。
angelbosj
·
2015-11-20 11:00
FPGA
OpenRisc-27-wishbone接口的vga
ipcore
的分析与仿真
引言 图形,总是给人直观的感觉。想让ORPSoC能有image/video的输出,是一件很有意义的事情,而VGA就是其中一个不错的选择。 本小节就分析一下一个wishbone接口的vga模块。 1,模块准备 下载: http://opencores.org/project,vga_lcd 2,模块的architecture 3,模块的使用 这一步需要一点与LCD
·
2015-11-13 20:43
open
OpenRisc-31-关于在设计具有DMA功能的
ipcore
时的虚实地址转换问题的分析与解决
引言 之前,我们在讨论基于ORPSoC的
ipcore
设计时提到过DMA的问题,当时我们实现DMA的功能时,访问的是local memory,并没有使用主存(即外部的SDRAM),使用的是本地的一块存储区域
·
2015-11-13 03:35
open
OpenRisc-22-添加自己的DMA-like
ipcore
到ORSoC并测试
但是要想实现一个功能完成的
ipcore
,必然要有master接口。 这次就写一个
ipcore
(mycore),既包含slave,又包含master。 一个具有类似DMA功能的ip core。
·
2015-11-12 14:35
like
Xilinx Vivado的使用详细介绍(3):使用IP核
IP核(
IPCore
)Vivado中有很多IP核可以直接使用,例如数学运算(乘法器、除法器、浮点运算器等)、信号处理(FFT、DFT、DDS等)。
jzj1993
·
2015-05-06 11:54
可编程逻辑
"30年---我与赛灵思FPGA的故事”:ZYNQ-7000使用总结(8) ——用户IP设计和应用程序设计流程
用户
IPCore
用户
IPCore
luoqindong
·
2015-01-21 15:00
zedboard--基于demo系统的用户ip核的添加和驱动编写(书13.2完整实现过程)(二十一)
上一个实验用PL端的资源开发CustomIPcore的,并且在裸跑的程序中调用了这个
IPcore
,现在我们需要为这个
Ipcore
开发Linux系统上的设备驱动。
xzyfeixiang
·
2014-03-07 11:00
zynq
IP核
Linux驱动开发
ZedBoard
书13.2的实现
ISE中
IPcore
调用之DCM
XilinxISE中的IP核生成器叫CoreGenerator,而锁相环PLL所对应的
IPcore
在ISE中叫DCM(digitalclockmanagement),它的主要功能是精准的生成由输入时钟经过相移
li200503028
·
2013-12-18 15:00
DCM
ISE
IPcore
zedboard--zynq使用自带外设IP让ARM PS访问FPGA(八)
以后还有一个很重要的自定义用户
Ipcore
设计,下个实验来做下这个(一开始以简单的led和sw为例)。这个实验就使用呢自带外设I
xzyfeixiang
·
2013-09-18 18:00
zynq
AXI
ZedBoard
OpenRisc-33-关于用户空间程序直接访问
ipcore
问题的分析与解决
引言在实现内核程序(driver)和硬件(
ipcore
)的memory共享时,需要解决的主要问题是如何将用kmalloc()函数获得的内核逻辑地址转换成物理地址,以供硬件(
ipcore
)使用,最终实现DMA
rill_zhen
·
2013-06-26 16:00
OpenRisc-31-关于在设计具有DMA功能的
ipcore
时的虚实地址转换问题的分析与解决
引言之前,我们在讨论基于ORPSoC的
ipcore
设计时提到过DMA的问题,当时我们实现DMA的功能时,访问的是localmemory,并没有使用主存(即外部的SDRAM),使用的是本地的一块存储区域。
rill_zhen
·
2013-06-18 16:00
OpenRisc-27-wishbone接口的vga
ipcore
的分析与仿真
引言图形,总是给人直观的感觉。想让ORPSoC能有image/video的输出,是一件很有意义的事情,而VGA就是其中一个不错的选择。本小节就分析一下一个wishbone接口的vga模块。1,模块准备下载:http://opencores.org/project,vga_lcd2,模块的architecture3,模块的使用这一步需要一点与LCD/vedio相关的知识。我曾经写过一个LCDC的li
·
2013-05-11 20:00
open
OpenRisc-27-wishbone接口的vga
ipcore
的分析与仿真
引言图形,总是给人直观的感觉。想让ORPSoC能有image/video的输出,是一件很有意义的事情,而VGA就是其中一个不错的选择。本小节就分析一下一个wishbone接口的vga模块。1,模块准备下载:http://opencores.org/project,vga_lcd2,模块的architecture3,模块的使用这一步需要一点与LCD/vedio相关的知识。我曾经写过一个LCDC的li
rill_zhen
·
2013-05-10 17:00
卡函数or1200基于simple-spi的SD卡驱动
每日一贴,天今的内容关键字为卡函数 这篇blog来说说基于simple-spi这个
ipcore
编写spi模式的SD Card裸机的驱动程序,植移依附分不清什么SD卡啊,micro SD啊,miniSD
·
2013-05-04 20:00
simple
or1200基于simple-spi的SD卡驱动
这篇blog来说说基于simple-spi这个
ipcore
编写spi模式的SD Card裸机的驱动程序,移植依赖分不清什么SD卡啊,micro SD啊,miniSD,MMC,SDIO啊,SDHC
tortoisechan
·
2013-05-03 21:00
RAW-OS
openrisc
OpenRisc-22-添加自己的master (DMA-like)
ipcore
到ORSoC并测试
但是要想实现一个功能完成的
ipcore
,必然要有master接口。这次就写一个
ipcore
(mycore),既包含slave,又包含master。一个具有类似DMA功能的
ipcore
。
rill_zhen
·
2013-04-10 18:00
OpenRisc-21-添加自己的slave IP core到ORSoC并测试
OpenRisc-21-添加自己的
IPcore
到ORSoC并测试引言我之前写过一篇类似文章:http://blog.csdn.net/rill_zhen/article/details/8700937那篇算是一个比较详细的概述吧
rill_zhen
·
2013-03-26 17:00
OpenRisc-11-编写
ipcore
的linux driver,然后run helloworld
所以一旦完成前面的工作之后,添加属于自己的
ipcore
到ORPSoC的wishbone总线上,并编写它对应的驱动就成为非常关键的一步。
rill_zhen
·
2013-03-21 14:00
读《设计原本》,想到
IPCore
项目
最近在读Brooks的新书《设计原本》,这位大师是软件工程名著《人月神话》的作者,这部新书却不仅仅局限于软件的设计方法,而是抽象出许多领域在进行设计时共有的特性和一般规律。 读了其中的“案例研究:System/360体系结构”这一章节,这部分记述了System/360项目诞生的缘由和研发中的重要事件,分析了成功和失败的原因,在章节的末尾Brooks总结了一些经验教训,结合自己的IPCor
highball
·
2011-06-03 16:00
工作
算法
汇编
测试
工具
测试工具
对`timescale的深入理解
在实际应用过程中,如网口
IPCORE
调试过程中,就会出现不同文件的module在不同的时间单位和精度的情况之下,因此,有必要对这个问题进行深入透彻地了解和分析。下面进行详细分析。
jbb0523
·
2011-05-09 18:00
c
Module
each
output
上一页
1
2
3
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他