E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
ZYNQ系列学习
【TES720D】青翼科技基于复旦微的FMQL20S400全国产化ARM核心模块
该款核心板的主芯片兼容XILINX的
ZYNQ
7010或
ZYNQ
7020系列FPGA。核心板上布了DDR3SDRAM、E
北京青翼科技
·
2023-10-17 06:55
fpga开发
图像处理
信号处理
【TES710D】基于复旦微的FMQL10S400全国产化ARM核心模块
该款核心板的主芯片兼容XILINX的
ZYNQ
7010或
ZYNQ
7020系列FPGA。核心板上布了DDR3SDRAM、E
北京青翼科技
·
2023-10-17 06:24
核心板系列
工控/智能信号处理
国产化
fpga开发
复旦微的FMQL10S400
百分百国产化
紫光国微
Zynq
7000 Soc的中断系统实验(一)
Zynq
7000Soc的中断系统实验(一)
Zynq
7000的中断概述软中断使用Vitis软中断示例代码解读参考文档
Zynq
7000的中断概述
zynq
7000的三类中断类型如下图所示:显而易见,
zynq
这块
IMMUNIZE
·
2023-10-17 05:26
Zynq
单片机
嵌入式硬件
Zynq
Soc
java设计模式系列之开篇
导读:从今天开始将进行设计模式的一
系列学习
分享,当进入大厂才知道自己的那点“牛逼哄哄的技术”简直是可笑之极,跟前辈技术人员聊过后才知道知识实在是很欠缺,受刺激之极。
小马哥爱编程
·
2023-10-17 03:19
张贵栓‖小学语文“版块互动、任务驱动、实践活动”学习任务群策略运用(五)
语文学习任务群由相互关联的
系列学习
任务组成,共同指向学生的核心素养发展,具有情境性、实践性、综合性。
悦读苑
·
2023-10-17 00:09
ZYNQ
7000 #3 - Linux环境下在用户空间使用AXI-DMA进行传输
本文使用Petalinux搭建相关linux环境,在vivado中搭建了一个简单的PS->AXI-DMA->AXI-FIFO->AXI-DMA->PS的测试环路。使用了国外开源的xilinx_axidma操作库,完成了用户空间上的AXI-DMA传输。使用库相对来说更加方便容易上手,不需要过多的了解linux设备驱动中如何调用DMA进行传输目录0-引言1-准备工作2-建立petalinux工程3-配
AE_小良
·
2023-10-16 15:03
AXI-DMA ip 使用
参考:利用
ZYNQ
SOC快速打开算法验证通路(4)——AXIDMA使用解析及环路测试-没落骑士-博客园实现PS与PL的高速数据传输,需要利用PS的HP接口通过AXI_DMA完成数据搬移。
swang_shan
·
2023-10-16 15:00
dma
fpga开发
dma
ps-pl
OpenCV学习笔记-环境搭建
本
系列学习
笔记基于VisualStudio202
Coder-hong
·
2023-10-15 22:34
#
openCV开发技术
opencv
学习
笔记
苍穹外卖项目解读(四) 微信小程序支付、定时任务、WebSocket
前言HM新出springboot入门项目《苍穹外卖》,笔者打算写一个
系列学习
笔记,“苍穹外卖项目解读”,内容主要从HM课程,自己实践,以及踩坑填坑出发,以技术,经验为主,记录学习,也希望能给在学想学的小伙伴一个参考
BiuPsYao
·
2023-10-15 22:21
JAVA开发
微信小程序
websocket
java
定时任务
Vitis2021.2自定义IP无法编译BUG
platform无法完成build步骤,进而导致无法基于此platform创建applicationproject:ERROR:[Common17-48]Filenotfound:D:/Verilog/
ZYNQ
projects
月见团子tsukimi
·
2023-10-15 22:00
日常运维
bug
经验分享
解决Xilinx Vitis的platform out-of-date
使用Vitis进行
Zynq
的TCP开发通信,建立Platform工程后,需要修改BSP设置,加入Lwip支持才能使用Lwip的函数,但在修改后,平台平台工程提示out-of-date,依然无法添加Lwip
dumpo
·
2023-10-15 22:27
ZYNQ
vitis使用教程
学习记录在学习
ZYNQ
嵌入式开发的过程中,正点原子的教程是采用SDK,而我下载的vivado2020.1已经变成了vitis,所以写一这篇博客,方便后续查阅。
Alex-L
·
2023-10-15 22:27
Xilinx
vitis
中断:PL硬中断,基地址,优先级。
行动步骤:1.编写RTL文件,设置中断的触发条件和频率,将其封装成IP;2.配置BD,为上述IP提供CLK和RST,注意敏感列表;3.在
zynq
processor中配置中断号,分配中断号:PL终端号可选
NoNoUnknow
·
2023-10-15 21:48
FPGA学习
ZYNQ裸机开发
单片机
嵌入式硬件
fpga开发
中断:AMP 软中断的过程和GPIO中断差别
ZYNQ
笔记(5):软中断实现核间通信-咸鱼IC-博客园(cnblogs.com)
ZYNQ
基础----AMP核间软中断_
zynq
核间中断-CSDN博客相较于GPIO中断,省去了对中断触发敏感类型的配置(
NoNoUnknow
·
2023-10-15 21:48
FPGA学习
ZYNQ裸机开发
单片机
嵌入式硬件
Zynq
双核通信和中断小结
实现
Zynq
的AMP,即两个内核的通信,主要包含以下主要内容:1.通信的实现手段,比较好的是通过共享地址来实现通信,比如XAPP1079中就设置了一个:#defineCOMM_VAL(*(volatileunsignedlong
NoNoUnknow
·
2023-10-15 21:18
ZYNQ裸机开发
FPGA学习
fpga开发
JavaScript
系列学习
笔记 —— 代码优化的8种方法
目录一、松耦合将JS从CSS中抽离将CSS从JS中抽离将JS从HTML中抽离将HTML从JS中抽离二、全局变量零全局变量单全局变量和命名空间使用模块三、事件处理隔离应用逻辑不要分发事件对象四、配置数据五、选择器优化六、函数优化提炼函数减少参数量传递对象参数代替过长的参数列表七、条件优化合并条件片段把条件分支语句提炼成函数提前让函数退出代替嵌套条件分支八、循环优化合理使用循环用return退出多重循
LaoYe - IT
·
2023-10-15 14:36
前端
JavaScript知识详解
JavaScript
代码优化
系列学习
SpringCloud-Alibaba 框架之第 4 篇 —— Sentinel 高可用流量控制组件
1、概念Sentinel是由阿里巴巴开发的开源项目,面向分布式微服务架构的轻量级高可用流量控制组件。以流量为切入点,从流量控制、熔断降级、系统负载保护等多个维度帮助用户保护服务的稳定性。可以说,Sentinel就是取代Hystrix组件的。因为Hystrix已经进入了维护状态,不再更新。Hystrix官网:https://github.com/Netflix/HystrixSentinel官网:h
流放深圳
·
2023-10-15 13:30
框架
Sentinel
阿里巴巴
流量控制组件
名门望族
系列学习
-钱氏家族
38-44唐-吴越国-北宋-南宋,吴越国纵跨7朝代?钱氏家族是江南的名门望族,曾一度在江浙地区建立过小朝廷(吴越国的君主钱镠(liú)),管理的还不错,受人民爱戴,另外,由于中原王朝的强大,钱氏小王朝归附了,实现了和平统一,躲过了灭顶之灾(如同清初的台湾郑氏),钱氏家族家风严谨,是一个书香门第,注重教育,于是钱氏人才辈出,我国近现代的钱氏三杰,就是出自此家族。“千年名门望族、两浙第一世家”“一诺奖
lovely橙
·
2023-10-14 16:15
FPGA学习笔记记录: FPGA学习笔记记录:初识
ZYNQ
基础知识:传统的嵌入式SoC硬件系统架构:使用ARM作为主控,通过ARM的外设并行RAM类总线外挂FPGA,使用FPGA来做高
LiuJieIDBD
·
2023-10-14 06:50
FPGA
fpga开发
Web前端学习课程笔记之HTML+CSS
vd_source=78a15506889b5da08c29834cc2b5e598一、课程目录与大纲(一)HTML+CSS
系列学习
——拨云见日HTML基础知识CSS基础知识切图流程PC企业站布局PC游戏战布局
Ghlys
·
2023-10-14 03:17
前端
css
html
1024程序员节
ZYNQ
| AXI DMA数据环路测试
利用AXIDMA进行批量数据环路的测试背景软硬件平台原理概述工程搭建1.新建一个vivado工程2.创建blockdesign①
zynq
ip核的添加与配置②AXIDMAip核的添加与配置③AXI4-StreamDataFIFO
褪色者Ash
·
2023-10-14 02:04
zynq
fpga
S02-CH21 利用AXI DMA进行批量数据环路测试
软件版本:VIVADO2017.4操作系统:WIN1064bit硬件平台:适用米联客
ZYNQ
系列开发板米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问!!
yundanfengqing_nuc
·
2023-10-14 02:04
AX7100开发板
第十一节,
ZYNQ
的AXI_DMA的使用
ZYNQ
的AXI_DMA的使用1DMA控制器架构原理AXIDMA:官方解释是为内存与AXI4-Stream外设之间提供高带宽的直接存储访问,其可选的scatter/gather功能可以将CPU从数据搬移任务中解放出来
youbin2013
·
2023-10-14 02:33
zynq学习
zynq
axidma
ZYNQ
小实验:1.利用AXI DMA loop 环路测试
前言:一个基本的DMA环路搭建,通过PS端控制DMA对DDR数据的读写和校验,完成环路测试基本流程:PS端ARM将数据发送给DDR。PS控制DMA,使DMA通过数据通道读取DDR中的数据;DMA将读取到的数据传给FIFO。FIFO将数据传输给DMA;PS控制DMA,使DMA通过数据通道将数据写入DDR中。传输校验,对比接收数据与发送数据是否一致。原理介绍:AXI:AXI(AdvancedeXten
风行者199765
·
2023-10-14 02:03
学习规划
嵌入式
AXI DMA使用解析及环路测试
一、AXIDMA介绍本篇博文讲述AXIDMA的一些使用总结,硬件IP子系统搭建与SDKC代码封装参考米联客
ZYNQ
教程。
AE_小良
·
2023-10-14 02:03
ZYNQ
7020内核kernel源码解析
**Xilinx
ZYNQ
7020ARM内核kernel源码解析**还记得2018年的时候,kernel还是4.9.0,到了2022变成了5.15了,三年疫情过去了,我们的技术一直在精进。
landyjzlai
·
2023-10-14 02:38
Zynq
linux
运维
服务器
MS5611的
ZYNQ
驱动试验之一 分析
0,MS5611框图1,原理图项目需要用到MS5611气压计模块,原理图很简单明了,如下:这里PS接GND是SPI接口模式,PS接VDD是I2C接口模式。我在设计原理图时候直接设置成了SPI模式,当然这个SPI不是纯粹意义的SPI接口,后面会有展开说。2,关于MS56111,支持SPI模式和I2C模式其中现在网络上大量存在的代码基本都是I2C接口的。SPI接口占用线多但是有一个好处就是明确的延时。
mcupro
·
2023-10-13 21:45
fpga开发
嵌入式硬件
单片机
在VIVADO下烧写ZC706板载FLASH的操作步骤
2,烧写过程是先在
ZYNQ
里的PS运行程序,之后接收电脑通过JTAG口发来的数据烧写到FLASH里面。这就要求除了要
mcupro
·
2023-10-13 21:15
fpga开发
MS5611的
ZYNQ
驱动试验之二 控制器功能考虑
这里我们考虑一下如何在
ZYNQ
里面实现,也就是规划PS和PL如何分工实现。一般这种有一定简单时序的外设控制器我们可以采用两个方式编写:1,用PL构造时序,做成所谓的加速器。
mcupro
·
2023-10-13 21:15
fpga开发
单片机
嵌入式硬件
MS5611的
ZYNQ
驱动试验之三 控制器代码实现
1,归纳抽象我们上述分析归纳了实际上只需要三类操作1,执行命令操作。包含三个操作RESET转换D1转换D2。2,读出6个16位校准字。3,读出D1D2.其中第一条是阻塞的,也就是要等SDO为高后才能认为执行完毕并返回。上述三个操作我们都分别命名为ISSUE_CMD,RD_U16,RD_U24。2,有限状态机FSM是使用HDL在并行的硬件里面实现类似C语言那样串行执行指令的一种很好方式。我们考虑在C
mcupro
·
2023-10-13 21:09
java
前端
数据库
K8S
系列学习
之CronJobs实战
Kubernetes学习路上的那些事儿,很有必要分享出来什么是CronJob简单的说,CronJob就是个定时器,按照schedule里设置的时间规则,触发并执行任务。CronJob算是Jobs资源中特殊的一类,本打算跟上一贴凑在一起,但因为到年底了,本职工作比较忙,分开两贴了,有点凑数的“嫌疑”哈。老习惯,上官网。实验过程实验准备:
tianyangqi
·
2023-10-13 18:17
技术交流
kubernetes
k8s
云计算
centos
zynq
开发学习记录:Linux与rt-thread操作系统AMP运行
Linux+RT-Thread1.U-boot、Linux设备树修改memory{device_type="memory";reg=;};/*修改CPU0地址空间范围*/2.Linux内核启动参数,修改设置为SMP,CPU个数为1 bootargs"console=ttyPS0,115200maxcpus=1root=/dev/ramrwearlyprintk"3.编译u-boot、内核4.修改R
Surest
·
2023-10-12 20:10
zynq
Linux
【【萌新的SOC学习之GPIO学习 水】】
萌新的SOC学习之GPIO学习GeneralPurposeI/O通用I/O
zynq
-7000SOCPS分为四大部分APUapplicationProcessorUintMemoryIO外设Interconnect
ZxsLoves
·
2023-10-12 18:12
SOC学习
学习
基于Kintex-7 FPGA的CameraLink视频开发案例|Kintex-7/
ZYNQ
,支持Base与Full模式
前言CameraLink协议CameraLink协议是一种专门针对机器视觉应用领域的串行通信协议,它使用低压差分信号(LVDS)进行数据的传输和通信。CameraLink标准是在ChannelLink标准的基础上多加了6对差分信号线,其中4对用于并行传输相机控制信号,另外2对用于相机和图像采集卡之间的串行通信(本质就是UART的两根线)。CameraLink标准的视频传输模式分为三种:Base模式
Tronlong创龙
·
2023-10-12 12:00
Xilinx
Kintex-7
Xilinx
Zynq-7000
CameraLink视频案例
FPGA
Kintex-7/ZYNQ
创龙科技
2019年12月8日 星期天 晴 亲子日记(24)
今天周末,宝爸休班在家,在做完一
系列学习
有关的事情之后,儿子一改常态,一直屁颠屁颠的跟在爸爸的身后,他俩所在的卧室不时的传出儿子清脆的笑声。
春和景明_
·
2023-10-12 05:34
zynq
-7000嵌入式linux移植教程,Xilinx
zynq
-7000系列FPGA移植Linux操作系统详细教程
Xilinx
zynq
-7000系列FPGA移植Linux操作系统详细教程一:前言最近手上压了一块米联客的Miz7035,一块xilinx
zynq
-7000系列的开发板,想着正好学习一下linux在ARM9
Stella Ding
·
2023-10-12 03:13
HTML+CSS
系列学习
:重生之我要精通编程语言修仙
@[TOC](HTML+CSS
系列学习
:重生之我要精通编程语言修仙)#导言##1.拨云见日基础环节:HTML,CSS切图流程:传统切图,智能切图,公司流行企图实战环节:PC企业布局,PC游戏站布局##2
self_correction
·
2023-10-11 22:29
css
前端
html
JVM虚拟机原理深入解析,安卓
系列学习
进阶视频
1、项目介绍Flutter是目前比较流行的跨平台开发技术,凭借其出色的性能获得很多前端技术爱好者的关注,比如阿里闲鱼,美团,腾讯等大公司都有投入相关案例生产使用。基于Flutter+Dart+chewie+photo_view+image_picker等技术开发的跨平台仿微信app聊天界面应用,实现了消息/表情发送、图片预览、长按菜单、红包/小视频/朋友圈等功能。1.【字节跳动全套高级学习资料】九
Java帅小伙
·
2023-10-11 17:48
程序员
android
移动开发
面试
【TES720D】基于复旦微的FMQL20S400全国产化ARM核心模块
该款核心板的主芯片兼容XILINX的
ZYNQ
7010或
ZYNQ
7020系列FPGA。核心板上布了DDR3SDRAM、EMMC、
北京青翼科技
·
2023-10-11 13:40
arm开发
图像处理
zynq
mp 设备树中断号描述在芯片中的对应
查看ug1085-
zynq
-ultrascale-trm.pdf13节interrupt中可以知道以下内容:可以看到实际IPI通道的中断号在芯片中标记的是61~67,PL端到PS端的中端号是group0
kissskill
·
2023-10-11 11:23
fpga开发
linux
zynqmp
中断号
【【萌新的SOC学习之重新起航SOC】】
萌新的SOC学习之重新起航SOC
ZYNQ
PL部分等价于Xilinx7系列FPGAPS端:
Zynq
实际上是一个以处理器为核心的系统,PL部分可以看作是它的一个外设。
ZxsLoves
·
2023-10-10 23:50
SOC学习
学习
一种超轻量级神经网络加速器实现
三验证网络模型:优化设计的YOLOV3FPGA硬件平台:
ZYNQ
7020性能:35FPS(150MHz)资源消耗7KLUT四参考文献[1]T
WEIKW
·
2023-10-10 22:50
神经网络硬件加速
神经网络
深度学习
人工智能
班级管理
针对张老师的一
系列学习
方法,本周主要从训练学生易错题入手。通过平时批改课堂作业,家庭作业,自己做的试卷中,收集了学生们错误率比较高的题,然后集中在一起,重新做了一遍。
赵一飒
·
2023-10-10 09:14
如何把春天,搬进孩子的房间?
护童吉象
系列学习
桌-粉色款樱花飞舞,演绎春日浪漫又是樱花漫舞的季节,整个城市都被粉色的花海包
家有子女初长成
·
2023-10-09 22:58
基于
zynq
的千兆网udp项目_AC6102开发板千兆以太网UDP传输实验2
weixin_34071713的博客12-1669AC6102开发板千兆以太网UDP传输实验AC6102开发板千兆以太网UDP传输实验在核心线路AC6102开发板上,设计了具有GMII接口的千兆以太网电路.通过该以太网电路,用户可以将通过FPGA采集或操作获得的数据传输到PC或服务器等其他设备,或接收其他设备传输的数据并进行处理.接触过以太网的用户最应该了解TCP/IP协议.确实,在PC或嵌入式系
weixin_39586825
·
2023-10-09 09:21
基于zynq的千兆网udp项目
PetaLinux @ Ubuntu20.04
PetaLinux支持
Zynq
UltraScale+MPSoC、
Zynq
-7000全可编程SoC,以及Micro
palzhj
·
2023-10-09 03:24
ubuntu
linux
fpga开发
(转载)objective C - Quartz 2D编程指南(2) - 图形上下文
GraphicsContext定义了基本的绘制属性,如颜色、裁减区域、线条宽度和样式信息、字Quartz2D编程指南是论坛会员德鲁伊翻译的国外的Quartz2D一
系列学习
资料,供大家参考Quartz2D
恒哥的爸爸
·
2023-10-08 12:35
objC
ZYNQ
学习--DDSIP核
DDSCompiler(6.0)参考资料:可搜索VivadoDDSCompiler(6.0)模块使用Vivado的DDSCompiler(6.0)IP核参考手册注:创建工程省略IP核调用在IPCatalog中搜索DDS参数设置界面一、基础设置1、模式选择–(1)相位和波形数据(2)相位数据(3)波形数据2、系统时钟设置3、设置通道数4、模式选择,两种模式的区别在于参数计算的方式不同5、选择在Sys
伊丽莎白鹅
·
2023-10-08 06:53
ZYNQ学习笔记
fpga开发
ZYNQ
学习--AXI4-Stream data FIFO && FIFO的ADDA实验
一、FIFO存储器是一个先入先出的双口缓冲器,即第一个进入其内的数据第一个被移出,其中一个是存储器的输入口,另一个口是存储器的输出口。参考文档:AXI4-STREAMDATAFIFO的学习Vivado官方文档《pg085-axi4stream-infrastructure》--43页AXI4-StreamDATAFIFO《AXI4-Stream协议总结》设置界面两个部分:基础设置和AXIS信号设置
伊丽莎白鹅
·
2023-10-08 06:53
ZYNQ学习笔记
fpga开发
ZYNQ
学习--AXI_Stream_FIFO
参考资料B站正点原子
ZYNQ
学习视频–SDK篇AXI4-StreamFIFOv4.2LogiCOREIPProductGuide
ZYNQ
的硬核(PS部分)使用不多介绍,网上有很多教程,本文主要介绍AXI4
伊丽莎白鹅
·
2023-10-08 06:23
ZYNQ学习笔记
学习
上一页
7
8
9
10
11
12
13
14
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他