E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
ZYNQ系列学习
[
ZYNQ
]开发之DMA的理解及应用
的环通测试实验进一步了解DMA的应用三、通过上板验证BD链表的创建四、关于中断的一些内容补充上一篇文章的链接如下:基于AN108模块的ADC采集以太网传输_Laid-backguy的博客-CSDN博客一、DMA介绍通过学习
ZYNQ
Laid-back guy
·
2023-11-12 11:43
ZYNQ开发之从入门到入土
嵌入式硬件
fpga开发
udp
FreeRtos 操作系统 STM32 CubeMx
系列学习
笔记
1前言本
系列学习
笔记是对“韦东山FreeRtos学习系列教程”和B站up主“愿意做我的战士吗”的FreeRtos操作系统教程的总结,读者若想对FreeRtos有更加深刻的了解可以移步这两位的专栏就行学习
Joseph Wen
·
2023-11-12 10:02
FreeRtos
stm32
单片机
嵌入式硬件
mcu
Open3d学习计划—高级篇 8(网格变形)
本
系列学习
计划有Blue同学作为发起人,主要以Open3D官方网站的教程为主进行翻译与实践的学习计划。
点云PCL公众号博客
·
2023-11-11 19:01
人工智能
编程语言
计算机视觉
大数据
xhtml
fpga python_PYNQ:使用Python进行FPGA开发
前言PYNQ就是python+
ZYNQ
的意思,简单来说就是使用python在Xilinx的
ZYNQ
平台上进行开发。
weixin_39657575
·
2023-11-11 18:37
fpga
python
ZYNQ
linux环境下PS I2C配置OV5640
平台:ubuntu虚拟机
ZYNQ
70351.vivado编辑BD文件,设置两个IIC接口2.设备树搭建,应用petalinux调用hdf直接生成在Ubuntu虚拟机内搭建工程source/opt/pkg
Nler
·
2023-11-10 22:22
zynq
liunx
linux
运维
服务器
米尔基于
Zynq
-7010/20开发平台工业网关设计应用
随着工业物联网的飞速的发展,5G时代的到来,工业控制系统在生产领域应用越来越广泛,工业物联网为未来工业控制系统灵活性和可扩展性的需求提供了支持。工业物联网使我们的生产数据可以进行规模化集中存储,并利用高速采集、云计算等技术对这些大数据进行分析、挖掘,进而优化生产效率。工业网关是跨系统互联的桥梁,对接口的类型和数量要求多样化,对设备的可靠性、处理性能、信息安全等要求高,而一般的MCU芯片解决方案已经
Jason_zhao_MR
·
2023-11-10 21:37
zynq
嵌入式硬件
芯片
物联网
ZYNQ
_project:key_breath
[Synth8-327]inferringlatchforvariable'led_breath_reg'["C:/Users/warrior/Desktop/
ZYNQ
/pl/key_breath/rtl
warrior_L_2023
·
2023-11-10 13:57
正点原子领航者7020
fpga开发
DC基础知识介绍-Design Compiler(二)
文章目录2.1DC宏观流程2.1.1一些设置参数简介名词解释参考文档
系列学习
介绍DC相关知识,包括ASIC基本单元相关,DC指令工艺库脚本相关,后端综合实现相关等总结。
Paul安
·
2023-11-10 07:24
ASIC后端综合与实现
dc
dc
流程
dc
library
dc
命令
AD9371+
ZYNQ
结构中JESD204B IP核的AXI_STREAM接口数据结构
以fpga端的rx为例:
ZYNQ
jesd204b中rx的axi_stream接口的位宽n与配置的LANE数量L有关,n=32L,如下图所示(L为2):去解析rx_tdate的数据时需要参考AD9371的
哈塞给,套离开套
·
2023-11-09 20:58
ZYNQ
fpga开发
FPGA配置采集AR0135工业相机,提供2套工程源码和技术支持
前言免责声明2、AR0135工业相机简介3、我这里已有的FPGA图像处理解决方案4、设计思路框架AR0135配置和采集图像缓存视频输出5、vivado工程1–>Kintex7开发板工程6、vivado工程1–>
Zynq
7100
9527华安
·
2023-11-09 09:25
菜鸟FPGA图像处理专题
fpga开发
AR0135
Ubuntu 20.04 安装STM32开发环境 (Ubuntu+STM32CubeMX + Vscode+Makefile+Openocd)
小记:最近在学习I.MX6U和
Zynq
比较多,又都是在linux系统下,然后又不想丢下STM32单片机,所以就想到了可不可以在Ubuntu操作系统中编写STM32的代码,来替代Win操作系统中MDK编译器的功能呢
NoahPan333
·
2023-11-09 07:01
#
STM32
DEBUG
vscode
stm32
ubuntu
Docker
系列学习
(篇一):Docker介绍与docker-ce安装
文章目录前言一、什么是Docker二、CentOS安装docker-ce2.1docker数据迁移2.1.1背景2.1.2迁移步骤1、查看docker数据目录并创建迁移目录2、停止docker服务3、迁移目录第一种方法:第二种方法:4、重启docker服务2.2修改系统配置2.3Docker配置2.3.1免sudo使用docker命令2.3.2配置daemon.json三、制作镜像的两种方法1、通
夏目的账中妖
·
2023-11-09 07:03
Linux
1024程序员节
docker
linux
centos
ZYNQ
petalinux设置固定IP地址
背景:
zynq
petalinux在开机自启动以后ifconfig设置ip,然后运行应用程序;如果设备没有串口且程序在启动过程中用Wireshark抓取不到信息,这时,就要使用固定IP地址进行测试了。
Alex-L
·
2023-11-08 22:21
Ubuntu
ZYNQ
_project:key_led
条件里是十进制可以不加进制说明,编译器默认是10进制,其他进制要说明。实验目标:模块框图:时序图:代码:`include"para.v"modulekey_filter(inputwiresys_clk,inputwiresys_rst_n,inputwire[`key_length-1:0]key_in,outputreg[`key_length-1:0]key_flag);reg[`key_l
warrior_L_2023
·
2023-11-08 20:38
fpga开发
ZYNQ
_project:key_beep
通过按键控制蜂鸣器工作。模块框图:时序图:代码:/*1位按键消抖*/modulekey_filter(inputwiresys_clk,inputwiresys_rst_n,inputwirekey_in,outputregkey_flag);//参数定义parameterMAX_CNT_10MS=500_000;localparamIDLE=4'b0001,FILTER_UP=4'b0010,S
warrior_L_2023
·
2023-11-08 20:36
正点原子领航者7020
fpga开发
Zynq
-linux PL与PS通过DMA数据交互
一、目标在米尔科技的z-turn板上,采用AXIDMA实现
zynq
的PS与PL数据交互。
天使之猜
·
2023-11-08 11:15
zynq
DMA
PL-PS数据交互
ZYNQ
linux驱动
Xilinx 产品制程工艺
B–28nm供货至2035年spartan-7\artix-7\kintex-7\virtex-7\
Zynq
™7000SoC工艺节点上的持续创新使新器件能够以更低的功耗在整个产品系列中实现最佳性能,以满足关键应用的要求
hcoolabc
·
2023-11-08 08:46
FPGA
fpga开发
基于
Zynq
的GNULinux在线编译调试记录
--201712281、实验环境硬件环境:联想ThinkPadE430(内存加到10G)、显示屏×2、VGA线×1、HDMI线×1、鼠标×2、键盘×1、USB分线器×1、ZedBoard开发板套件×1、AD-FMCOMMS2-EBZ×1、网线×1、SD卡×1。windows软件环境(E430运行软件):Window7、VMwareWorkstationPro12、串口调试助手、Win32DiskI
weixin_30362233
·
2023-11-08 07:20
运维
开发工具
c/c++
ZYNQ
_project:led
本次实验完成:led流水间隔0.5s闪烁间隔0.25s。名词解释:analysis分析:对源文件进行全面的语法检查。synthesis综合:综合的过程是由FPGA综合工具箱HDL原理图或其他形式源文件进行分析,进而推演出由FPGA芯片中底层基本单元表示的电路网表的过程。通俗的讲就是将自己的设计映射到FPGA中。Implementation设计实现:加入一些约束文件。然后可以进行后仿真。bitstr
warrior_L_2023
·
2023-11-07 12:48
正点原子领航者7020
fpga开发
linux flash擦除命令,Linux下flash操作读、写、擦除步骤
描述1、背景介绍在板上,
ZYNQ
PL部分通过EMC连接一片NORFLASH,地址空间如下:可以看到NORFLASH的起始地址为0x80000000,这是物理地址,可以把数据存放在以该地址起始的一段区域。
ZH洺
·
2023-11-07 09:16
linux
flash擦除命令
ubuntu挂载共享目录的方法
NFSsudoapt-getinstallnfs-kernel-server配置NFS创建work共享目录:(本人将此文件放在桌面)sudomkdirworksudogedit/etc/exports添加:/home/
zynq
yekui006
·
2023-11-07 08:01
ubuntu
【MongoDB】从入门到精通mongdb
系列学习
宝典,想学mongodb小伙伴请进来
最近一段时间在学习MongoDB,在学习过程中总共编写了四十余篇博客。从mongodb软件下载到分片集群的搭建。从理论讲解到实例练习。现在把所有博客的内容做个简单目录,方便阅读的小伙伴查询。一、入门下载mongodb[英文]安装Mongodb[英文]配置MongoDB[英文]一些常用命令[英文]基本操作[英文]二、查询和更新高级查询之条件查询(一)[英文]高级查询之条件查询(二)[英文]高级查询之
风中静行
·
2023-11-07 00:17
mongodb
Mongodb
学习笔记
SSM框架
系列学习
总结5之Mybatis实现基本CRUD和代理开发模式
首先,回顾Mybatis的入门使用方法:创建Java工程导入相关jar包jar.png其中,需要数据库驱动包,Mybatis核心包,包括JUnit单元测试所需的jar包hamcrest-core和junit-4.12日志格式输出的jar包log4j和commons-logging准备Mybatis的全局配置文件具体内容见上一篇整理的博客!准备Mybatis的映射文件在映射文件中编写sql语句单元测
梦蓝樱飞2020
·
2023-11-06 20:47
Zynq
简介——FPGA学习笔记<7>
目录一.xilinx
Zynq
UltraScale+MPSoC1.MPSoC简介2.FPGA简介3.MPSoCPL简介(1)可编程输入/输出单元(2)基本可编程逻辑单元(3)嵌入式块RAM(4)丰富的布线资源
switch_swq
·
2023-11-06 04:43
FPGA
学习笔记
fpga开发
学习
笔记
ZYNQ
核心板设计和引脚关系
背景无论是
zynq
,还是FPGA,它们的引脚映射都让人眼花缭乱。比如前期在学习
zynq
时,我硬是不理解EMIO与实际引脚的关系是什么,从而让我觉得苦恼。同时我个人在学习时,总是偏好于先理解低层硬件。
开拓Ktor
·
2023-11-05 15:07
zynq
fpga开发
基于上海复旦微电子FMQL20S400的全国产化核心模块
该款核心板的主芯片兼容XILINX的
ZYNQ
7010或
ZYNQ
7020系列FPGA。核心板上布了DDR3SDRAM、EMMC、SPI
测试专家
·
2023-11-05 13:30
国产化
fpga开发
GPT
系列学习
笔记
GPT1GPT-3关于GPT-3的主要事实:模型分类:GPT-3有8个不同的模型,参数从1.25亿到1750亿不等。模型大小:最大的GPT-3模型有1750亿参数。这比最大的BERT模型大470倍(3.75亿个参数)体系结构:GPT-3是一种自回归模型,使用仅有解码器的体系结构。使用下一个单词预测目标进行训练学习方式:GPT-3通过很少的学习,学习时没有梯度更新需要训练数据:GPT-3需要较少的训
银晗
·
2023-11-05 10:20
gpt-3
学习
笔记
基于C6657+
ZYNQ
7045的DSP+ARM+FPGA主控板设计方案
评估板规格书1评估板简介2典型应用领域3软硬件参数4开发资料5电气特性6机械尺寸7技术服务8增值服务1评估板简介基于TIKeyStoneC66x多核定点/浮点DSPTMS320C665x+Xilinx
ZYNQ
7045FPGA
深圳信迈科技DSP+ARM+FPGA
·
2023-11-04 20:21
ZYNQ
fpga开发
C6657
ZYNQ7045
基于
ZYNQ
wifi方案实现与测试
信迈XM-
ZYNQ
7045-EVM是一款基于Xilinx
ZYNQ
SOC的软件无线电处理平台,该平台采用一片Xilinx的高性能
ZYNQ
系列SOCXC7Z020来实现2路AD9361无线射频信号的收发,SDR
深圳信迈科技DSP+ARM+FPGA
·
2023-11-04 20:51
ZYNQ
ZYNQ
WIFI
Zynq
UltraScale+ XCZU7EV 纯VHDL解码 IMX214 MIPI 视频,2路视频拼接输出,提供vivado工程源码和技术支持
目录1、前言免责声明2、我这里已有的MIPI编解码方案3、本MIPICSI2模块性能及其优越性4、详细设计方案设计原理框图IMX214摄像头及其配置D-PHY模块CSI-2-RX模块Bayer转RGB模块伽马矫正模块VDMA图像缓存VideoScaler图像缓存DP输出5、vivado工程详解PL端FPGA硬件设计PS端VitisSDK软件设计6、工程移植说明vivado版本不一致处理FPGA型号
9527华安
·
2023-11-04 06:02
FPGA解码MIPI视频专题
菜鸟FPGA图像处理专题
fpga
Zynq
UltraScale+
XCZU7EV
VHDL
IMX214
MIPI
《labuladong的算法小抄》| 笔记
《labuladong的算法小抄》笔记第零章必读
系列学习
算法和刷题的框架思维一、数据结构的存储方式二、数据结构的基本操作三、算法刷题指南第零章必读系列计算机的递归思维,自顶向下,逐步求精,反向求解。
WaterontheMoom
·
2023-11-04 01:13
刷题
算法
数据结构
任务驱动 学用融通——指向核心素养的学习任务群设计
语文学习任务群由相互关联的
系列学习
任务组成,共同指向学生的核心素养发展。那么,在实际教学中,如何以任务为驱动,在坚持素养导向的同时落实语文要素呢?现在我就以今天这节课为例,谈谈基于学习任务群视域下,
湃同学
·
2023-11-04 00:18
Java
系列学习
笔记 --- 集合(4) 集合框架知识汇总
目录前言一、集合概述1.1Set接口1.2List接口1.3Map接口二、Collection接口2.1遍历Collection接口2.1.1for-each循环迭代2.1.2ForEach(consumeraction)方法2.1.3Iterator迭代器三、Set集合3.1HashSet类3.2TreeSet类定制排序四、List集合4.1ArrayList类4.2LinkedList实现类五
LaoYe - IT
·
2023-11-03 03:59
Java
Java
Collection
Set
List
Map
多线程进阶:synchronized底层原理,锁优化、锁升级的过程
synchronized底层原理Java对象组成MarkWord二、JVM对synchronized的优化锁消除锁粗化锁升级三、锁升级的过程偏向锁轻量级锁重量级锁优缺点提示:以下是本篇文章正文内容,Java
系列学习
将会持续更新一
一只咸鱼。。
·
2023-11-03 02:38
Java多线程与并发
jvm
java
开发语言
Kubernetes
系列学习
笔记 - 理论详解 (初识 K8s)
文章目录前言Kubernetes/K8s理论详解1.K8s是什么?2.K8s特性3.小拓展(业务升级)4.K8s集群架构与组件①架构拓扑图:②Master组件③Node组件5.K8s核心概念前言Kubernetes,简称K8s,是一个开源的,用于管理云平台中多个主机上的容器化的应用其技术难度与入门门槛较高,学习之前,建议掌握以下基础:熟悉Linux基础命令熟悉Docker基本管理了解SSL证书工作
Xucf1
·
2023-11-02 17:55
Kubernetes(K8s)
kubernetes
k8s
集群架构与组件
核心概念
理论详解
ZYNQ
7100+standalone+SD卡(fat32文件系统)
使用的板卡为CRZ01-
ZYNQ
7100,在此进行SD卡配置的总结参考:https://github.com/Xilinx/embeddedsw/tree/master/lib/sw_services/
鹏宝阿加西
·
2023-11-02 16:38
ZYNQ
实验---IQ调制实现SSB PART1
参考文献软件无线电多模式调制解调HDLDigitalUp-Converter(DUC)复信号与IQ调制HackRFOneTI超外差接收与零中频接收一、基本理论 软件无线电中,各种调制信号都是用一种通用数字信号来实现的。采用复数IQ信号结合DAC芯片的实现各种调制。理论上,各种信号都可以用正交调制的方法实现。IQ调制公式如下调制信号的信息都包括()和()内,可以对上式子进行数字化处理IQ调制(复数
伊丽莎白鹅
·
2023-11-02 15:22
ZYNQ学习笔记
学习
fpga开发
ZYNQ
实验 FIFO读写实验(如何平衡跨时钟域的读写)
一、实验介绍基本原理参考文章:
ZYNQ
实验—IQ调制实现SSBPART1,本实验将实现参考文章中的PS-PL间的数据转发功能。
伊丽莎白鹅
·
2023-11-02 15:22
ZYNQ学习笔记
fpga开发
ZYNQ
实验---IQ调制实现SSB PART2
一、前言 本文实验在
ZYNQ
实验—IQ调制实现SSBPART1的基础上进行优化完善。
伊丽莎白鹅
·
2023-11-02 15:17
ZYNQ学习笔记
单片机
嵌入式硬件
计算机网络原理
系列学习
笔记(三)——传输层
前言网课学习的视频来源:b站《自考04741计算机网络原理》本章知识结构传输层的基本服务传输层的复用与分解停—等协议与滑动窗口协议用户数据报协议(UDP)传输控制协议(TCP)传输层的基本服务一、传输层功能核心任务:为应用进程提供端到端的逻辑通信服务主要功能:传输层寻址应用层报文的分段与重组报文的差错检测进程间的端到端可靠数据传输控制面向应用层实现复用与分解端到端的流量控制拥塞控制需要注意的是:传
爱喝粥的Young同学
·
2023-11-02 07:32
计算机网络原理
网络
udp
网络协议
openEuler 笔记:进程1:程序的加载运行、进程的描述(PCB、进程状态)
本
系列学习
笔记基本上是博主的《openEuler操作系统》读书笔记,中间插入一些自己查的资料以及翻到的感觉有用的源代码默认架构为ARM程序及其加载执行类UNIX的二进制程序一般为ELF格式,一个【逻辑意义上作为整体的程序
marsCatXDU_李经纬
·
2023-11-02 06:25
Xilinx
zynq
mp VCU使用
参考
Zynq
UltraScale+MPSoCVCUTRD2019.1
Zynq
UltraScale+MPSoCVCUTRD2019.1-VCUTRD:MultiStream
Zynq
UltraScale+MPSoCVCUTRD2019.1
三遍猪
·
2023-11-02 05:34
Xilinx
linux
AD7606/AD7616使
ZYNQ
在能源电力领域如虎添翼,可实现16/32/64通道AD同步采样
1AD7606/AD7616介绍AD7606是ADI公司的16位、8通道同步采样AD芯片,并行采样率高达200KSPS(AD7616是16位、16通道、1MSPS)。在电力线路测量和保护系统中,需要对多相输配电网络的大量电流和电压通道进行同步采样,AD7606是目前电力系统中最常用的ADC采样芯片之一。AD7606片上集成模拟输入箝位保护、二阶抗混叠滤波器、跟踪保持放大器、16位电荷再分配逐次逼近
Tronlong创龙
·
2023-11-02 05:03
能源
fpga开发
嵌入式硬件
嵌入式
arm
Flutter笔记——handleDrawFrame帧绘制系列之一(源码学习)
Flutter
系列学习
笔记Flutter笔记——handleDrawFrame帧绘制系列之一(源码学习)Flutter笔记——runApp发生了什么(源码学习)Flutter笔记——State.setState
茶太浓
·
2023-11-01 17:00
Flutter
Dart
读懂诗歌:Louise Glück
系列学习
(七)你需要在每个不懂的意象处停留
《露易斯.格利克:所谓痛苦,就是我没有被人爱过,我却还爱着》文/巴黎夜玫瑰路易斯·格丽克的诗集很多,但目前国内引进的只有两本书,一本是《直到世界反映了灵魂最深层的需要》,另一本是《月光的合金》。其中第一本书包含了2006年的诗集《阿弗尔诺》,2009年的诗集《村居生活》,以及早期的几本诗集《头生子》,《沼泽地上的房屋》,《下降的形象》,《阿基里斯的胜利》,和《阿勒山》;所以今天的解析,我先从她早期
Annie灵兮
·
2023-11-01 11:40
【TES720D】青翼科技基于复旦微的FMQL20S400全国产化ARM核心模
该款核心板的主芯片兼容XILINX的
ZYNQ
7010或
ZYNQ
7020系列FPGA。核心板上布了DDR3SDRAM、E
北京青翼科技
·
2023-11-01 07:41
fpga开发
arm开发
图像处理
信号处理
嵌入式实时数据库
架构
Xilinx
Zynq
MP相关
VivadoDesignSuite-HLx版本生产力成倍加速VivadoDesignSuiteHLx版本-加速高层次设计Vivado®DesignSuiteHLx现已提供部分可重配置功能,该功能随VivadoHLDesignEdition和HLSystemEdition免费提供。保修期内的客户可重新生成其许可证,获得该特性。部分重配置可以降价提供给VivadoWebPACK™版本。VivadoHL
hbcbgcx
·
2023-10-31 19:14
FPGA
TI C6000 TMS320C6678 DSP+
Zynq
-7045的PS + PL异构多核案例开发手册(4)
本文主要介绍
ZYNQ
PS+PL异构多核案例的使用说明,适用开发环境:Windows7/1064bit、XilinxVivado2017.4、XilinxSDK2017.4。
Tronlong创龙
·
2023-10-31 19:43
TMS320C6678
案例
嵌入式ARM
软硬件原理图规格资料平台
fpga开发
嵌入式
嵌入式硬件
arm开发
dsp开发
Zynq
UltraScale+ XCZU5EV 纯VHDL解码 IMX214 MIPI 视频,2路视频拼接输出,提供vivado工程源码和技术支持
目录1、前言免责声明2、我这里已有的MIPI编解码方案3、本MIPICSI2模块性能及其优越性4、详细设计方案设计原理框图IMX214摄像头及其配置D-PHY模块CSI-2-RX模块Bayer转RGB模块伽马矫正模块VDMA图像缓存VideoScaler图像缓存DP输出5、vivado工程详解PL端FPGA硬件设计PS端VitisSDK软件设计6、工程移植说明vivado版本不一致处理FPGA型号
9527华安
·
2023-10-31 13:21
FPGA解码MIPI视频专题
菜鸟FPGA图像处理专题
fpga开发
Zynq
UltraScale+
XCZU5EV
VHDL
IMX214
MIPI
Ruby
系列学习
资料(三)
三、OOPinRubyRuby的所有元素与OOP语言关系更密切,如对象封装,数据隐藏,方法的多态和覆写,类的层次和继承。它更进一步地添加了有限制的元类特征,单态方法,模块和混插。类似的概念在其它OOP语言内使用了其它的名字,但是相同名字的概念在语言之间也有些差别。这个部分详尽阐述OOP的这些元素在Ruby中的理解和用法。1、对象在Ruby中,所有的数字,字符串,数组,正则表达式,和更多其它实体都是
lee576
·
2023-10-30 19:47
Ruby
ruby
accessor
object
class
语言
include
上一页
4
5
6
7
8
9
10
11
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他