E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
ZYNQ裸机开发
ZYNQ
QNX开发——PL串口设备驱动遇到的问题
硬件平台:MIZ702完全兼容ZedBoardHOST:WindowsQNXMomenticsIDE功能:
ZYNQ
芯片的PL部分实现一路UART,并编写QNX下设备驱动。
恰_同学少年
·
2020-07-05 05:33
zynq
ZYNQ-QNX
ZYNQ
Linux驱动开发——第一个字符设备驱动
硬件平台:XCZ7020CLG484-1完全适配Zedboard开发环境:Widows下Vivado2016.2、SDK2016.2、Linux机器:debin目的:操作板载的LED灯LD9,受PS部分的MIO7控制linux设备驱动大体分三种:字符设备、块设备、网络设备。字符设备指可以以字节为单位访问内存,块设备只能以数据块进行访问,比如NandFlash等,网络设备就指以太网等网卡驱动了。在原
恰_同学少年
·
2020-07-05 05:33
ZYNQ-Linux
zynq
zynq
对sd卡读浮点数操作
最近一直在做
zynq
方面的学习,用到哪就写到哪吧读写sd步骤如下1、首先新建
zynq
的工程,连线如下2、然后综合,布线生成后bin文件,并按照下图操作打开sdk后新建工程file》new》applicationproject
Bonjour@@
·
2020-07-05 05:42
使用教程
zynq
7000 zedboard通过AXI_GPIO IP核使用按键控制led灯
开发板:Zedboard开发环境:XilinxVivado+SDK-2018.3+W10AXI_GPIO实际是PL端的IO管脚挂载在AXIGP总线上,通过PS端来控制的接口,使用时需要消耗PL端资源。1.创建Vivado工程next–》next–》next–》next,到defaultpart,搜索栏输入zed就会出来zedboard的这个包,这个是安装Vivado的时候自动安装的,直接选择点击n
浪漫哈哈镜
·
2020-07-05 04:04
zynq
神奇的e
开场之前一直写关于嵌入式linux和
zynq
的一些内容。这次打算加入DSP,这篇是一些基础知识,作为入门笔记。打算加下来从卷积、傅里叶、拉普拉斯、Z变换、离散傅里叶等来思考一些信号系统的知识。
袁海璐
·
2020-07-05 04:49
DSP
Power PC 与
zynq
数据交互(基于LocalBus)
PowerPC与
zynq
数据交互(基于LocalBus)1、PowerPC地址空间映射:实现PowerPCLocalBus控制外部设备,首先要把PowerPC的effectiveaddress映射到deviceaddress
袁海璐
·
2020-07-05 04:49
FPGA
vxworks
底层驱动
zynq
高速通信实例serdes
之前想要验证
zynq
通过serdes传输数据的实验,网上找了一篇文章,照着做了,没有一篇能完全实现,到了关键的地方都是一笔带过,大量的篇幅在讲DC平衡、高速信号产生串扰的原理,其实这些内容应该放在原理性的文章中
袁海璐
·
2020-07-05 04:49
FPGA
硬件相关
ZYNQ
多个区域实现动态重配置(基于zc706开发板)
目标使用ZC706开发板上面的三个LED灯来做这个实验,完成一个静态区域控制LED0以1/4S的周期进行闪烁。两个动态区域实现LED2和LED3闪烁时间的动态配置。过程先看下ZC706PLLED的电路原理图:LED这里只用到了三个,直接接到了PL上。再看下ZC706的时钟系统,主要目的是实现多块区域的重配置,因此选择一个最简单的全局时钟。这下好了,想着是用一个简单的时钟,可惜除了PS时钟以外,全是
袁海璐
·
2020-07-05 04:48
FPGA
硬件相关
实际项目调试与心得
zynq
实现动态加载(Partial Reconfiguration)
上周没有写博客,我不会无辜不写,只因为有更重要的事情。首先说明下需求。在某些设计需求中,需要在更换bitstream时,要求一部分逻辑不能重新被加载。也就是说,要求实现FPGA的动态重配置。这里主要参考了ug909,上面对每一步操作具有十分详细的说明。但是对于初学者来时,那些晦涩难懂的专业名词是在令人挠头,所以这里把手册的内容进行了精简,并且用大家最喜欢的流水灯实验说明问题。哈哈哈。。。流水灯实验
袁海璐
·
2020-07-05 04:48
FPGA
USB网卡驱动分析(rt8152)
rt8152)USB设备驱动程序分析USB总线和USB设备USB设备匹配方式思考网络设备驱动程序分析网卡设备驱动分析USB+网卡驱动linux源码中rt8152驱动程序分析总结USB设备驱动程序分析最近一直在搞
zynq
袁海璐
·
2020-07-05 04:18
Linux内核与驱动
RTOS
底层驱动
zynq
pl i2c控制器驱动程序
明确一下关系:adapter--对应的是soc上实际的iic控制器;structi2c_adapter{structmodule*owner;//所属模块unsignedintid;//algorithm的类型,定义于i2c-id.h,unsignedintclass;conststructi2c_algorithm*algo;//总线通信方法结构体指针void*algo_data;//algor
袁海璐
·
2020-07-05 04:18
Linux内核与驱动
底层驱动
字符设备
zynq
的HDMI接口设计
HDMI设计:高清晰度多媒体接口是一种数字化视频/音频接口技术,最高数据传输速度为5Gbps(目前到10Gbps)。1、HDMI传输原理HDMI系统的架构由信源(source)和信宿(sink)组成。一个设备上可以有多个HDMO接口,但是每个接口都要遵循HDMI信源和信宿的结构。其接口架构图如下:HDMI接口包括3个TMDS数据信道和1个TMDS时钟信道。TMDS差分传输技术是利用两个引脚间电压差
南国之邱
·
2020-07-05 04:47
zynq
zynq
7020_PS端 uart驱动编写——————vivadioSDK配置
刚接触
zynq
网上资料也很少,整起来也比较难受。ps、pl还有SDK。这些东西第一次用都得了解。如果你是个arm工程师,PL部分可以不用怎么了解,只要学习简单的新建硬件流就可以了。
分不清
·
2020-07-05 04:29
zynq7020
嵌入式
Zynq
----获取芯片内部温度数据
参照https://china.xilinx.com/html_docs/registers/ug1087/ug1087-
zynq
-ultrascale-registers.html可以知道温度数据存储在
海歌也疯狂
·
2020-07-05 04:36
Xilinx
Zynq
_Mp----测试SSD读写文件的速度
在使用SSD时,首先由Linux系统识别/dev/sda设备文件节点,以下是测试步骤。挂载/dev/sda①mkfs.vfat-F32/dev/sda②mount/dev/sda/mnt③cd/mnt进入mnt目录,相当于进入SSD目录测试时间intgettimeofday(structtimevaltv,structtimezone*tz)这个函数用于获取从今日凌晨到现在的时间差,常用于事件的耗
海歌也疯狂
·
2020-07-05 04:36
Xilinx
zynq
7000按键中断驱动
基于
zynq
7000的按键中断驱动创建
zynq
7000硬件工程1、新建工程打开Vivado开发环境点击createproject如下表操作开始创建工程创建完成后,点击检查一下工程是否错误,然后GenerateOutputProducts
Gunner Arsenal
·
2020-07-05 04:37
zynq
驱动
Zynq
7000 纯寄存器操作点亮LED
Zynq
7000纯寄存器操作点亮LED经过整整一天的研究,终于掌握了如何从数据手册看GPIO的寄存器地址。通过三种寄存器成功点亮了LED。
Gunner Arsenal
·
2020-07-05 04:06
zynq
Zynq
Cache问题的解决方法
在进行PS-PL之间的DMA传输时,不可避免会遇到Cache问题。今天在这里讲一下Cache的解决方法。其中参考了forums.xilinx.com的处理方法。首先解释为什么DMA会引入Cache问题(专业名称为Cache一致性问题)。PS和PL都在独立运行,PS通过DDR控制器来对DDR存储器进行访问,为了加速,常常将一些数据缓存(Cache),而且不是针对一个数据缓存,而是针对一批(Xilin
大鹏的知识库
·
2020-07-05 04:49
ZYNQ
Linux下
ZYNQ
中GPIO中断号获取
key{compatible="
zynq
,led";status="okay";key-gpio=;//interrupt-parent=;//使用gpio_to_irq不需要设置//interrupts
下雨夏云
·
2020-07-05 03:37
ZYNQ
的GPIO子系统应用
设备树设置:由于
ZYNQ
的引脚分配应该在VIVADO中硬件设计时完全确定,且在应用时往往不需要再对引脚进行分配,所以并不需要对pinctrl子系统所需要的设备树进行配置。
下雨夏云
·
2020-07-05 03:05
VIVADO 2.
zynq
如何在SD卡启动
一、创建一个硬件工程工程里肯定要有
ZYNQ
啦。添加IP,布局布线,分配地址。。
zynq
IP核需要在MIOConfiguration->I/OPeripherals->SD0和UART0后打上勾。
馍加馒头
·
2020-07-05 03:17
vivado
sdk
VIVADO 7.
ZYNQ
读取SD卡
环境:VIVADO2018.2.SD卡文件系统格式FAT32.1.PSIP配置勾选SD0,MIO根据子的开发板配置好,WP(写保护)不要勾选。此处,生成bit流和导出步骤省略。2.建立SDK工程1>新建一个空的sdk工程,右键bsp工程->BoardSupportPackageSetting。2>勾选xilffs。这里有个属性需要注意,use_lfn,使能长文件名的支持,一开始默认false。我遇
馍加馒头
·
2020-07-05 03:17
vivado
sdk
zynq
双核交互(1)之
zynq
双核的启动
zynq
双核交互(1)之
zynq
双核的启动
zynq
双核交互相关的官方相关资料如下:ug585-
Zynq
-7000-TRM.pdf第6.1.10章节。
theboynoName
·
2020-07-05 03:43
zynq
zynq双核启动
zynq双核交互
ZYNQ
: VDMA + VTC +AXI4-Stream to Video Out 调试
AXI4-StreamtoVideoOut的locked锁不住信号解决方案:DescriptionAnIssuecanariseinVideodesignswheretheAXI4-StreamtoVideoOutdoesnotlock.Thisarticlelistsgeneralguidelineonhowtodebugthisproblem.SolutionInsituationswhere
Asnows
·
2020-07-05 03:55
ZYNQ
--矿机通信控制板
目录前言1、外设1.1电源1.2程序下载口1.3SOC内部1.4FPGA点亮LED前言在网上淘了一块
ZYNQ
的板子,学习了解一下。欢迎交流分享。这块板子,似乎是矿机上拆下来的。
工作使我快乐
·
2020-07-05 03:22
FPGA基础进阶
zynq
的uart(ps)
初始化intserial_init(void){intStatus;XUartPs_Config*Config;Config=XUartPs_LookupConfig(UART_DEVICE_ID);if(NULL==Config){returnXST_FAILURE;}Status=XUartPs_CfgInitialize(&Uart_PS,Config,Config->BaseAddress
qq_21353001
·
2020-07-05 03:28
zynq
Zynq
芯片开发流程
ZYNQ
将CPU和FPGA集成到了一起开发人员需要具备技能:1.ARM操作系统应用程序2.设备驱动程序3.FPGA硬件逻辑设计需要了解Linux操作系统,系统架构,FPGA和ARM系统之间的硬件设计平台
南山二毛
·
2020-07-05 02:03
嵌入式开发
YunSDR Y320 FPGA (一)
1.板卡硬件结构板卡由
ZYNQ
嵌入式处理器、AD9361射频前端和电源电路构成,嵌入式处理器采用Xilinx集成可编程逻辑和CortexA9双核处理器架构的
ZYNQ
系列XC7Z020,外设支持10/100
BurtonChang
·
2020-07-05 02:25
Y320
FPGA
Y320
LINUX QT移植到ARM (
zynq
平台 qt5.4.1)
LINUXQT移植到ARM(
zynq
平台qt5.4.1)1.安装tslib2.安装QT5.4.12.1下载QT5.4.12.2解压2.3修改配置文件替换自己的编译器2.4配置2.4配置2.5make2.6makeinstall3
RayAtTing
·
2020-07-05 02:59
PYNQ移植实记 一、环境构建
ZYNQ
7015系列板卡pynq框架移植ByDnknow.恒本次框架移植所有环境均在Ubuntu16.04.6版本下进行,所有操作从Ubuntu官方镜像源构建,已测试Ubuntu16.04版本均无问题,
DnKnow
·
2020-07-05 02:09
Pynq从零开始
ZYNQ
使用PS+PL点灯总结
初次使用
ZYNQ
中的纯PL点亮了LED等,后来知道了可以使用PS和PL联合使用点LED。但是尝试了N此,在网上找了很多资料都点不亮LED,也不知道问题出在哪里。
如临秋意
·
2020-07-05 02:37
ZYNQ
FPGA
ZYNQ
-IO模拟HDMI输出图像
开发软件:Vivado2018.3开发板:PYNQ-Z2IP核:rgb2dvi(Digilent官方)我一直想使用FPGA开发图像处理算法,在学习图像处理前要学会如何显示图像。我使用的开发板是PYNQ-Z2,在该开发板上带有两个HDMI接口(一个输入,一个输出)。其实这两个HDMI接口都可以用作输出,因为HDMI接口是直接连接到FPGA的IO引脚上的。关于HDMI的原理,网上有很多资源,可参考这篇
如临秋意
·
2020-07-05 02:37
ZYNQ
FPGA
从零开始,ubuntu上 搭建xilinx
zynq
linux 编译环境
主机环境:ubuntu10.04ltsX64_64bit编译器:armgnutoolsforXilinx参考网址:http://wiki.xilinx.com/
zynq
-tools(这个网址的内容真的需要更新了
qijitao
·
2020-07-05 02:54
linux
ZYNQ
AXI DMA调试细节
本文介绍
ZYNQ
AXIDMA的简单模式使用方法,查询模式(poll),不使用中断,32bit。1.有关DMA的函数调用,去参照DMA的官方例程。
同年纪_
·
2020-07-05 02:40
zynq
petalinux
zynq
7000从安装到PS加载PL bin文件
1.安装vivado2019.1,安装petalinux2019.1。其他版本同理,去DocNav下看UG1144,找到对应版本支持的linux系统。UbuntuLinuxWorkstation/Server16.04.5,16.04.6,18.04.1,18.04.02(64-bit)2.vmware安装ubuntu16.04虚拟机,安装VMwaretools,以便开启共享文件夹。如果按钮是灰色
同年纪_
·
2020-07-05 02:38
zynq
ZYNQ
的AMP模式下,重启CPU1后的引导
ZYNQ
的AMP模式下,一种可以在线调试的重启CPU1的方法问题背景
ZYNQ
的AMP模式开发中,常常会需要对CPU1进行softwareReset,reset之后的引导是一个比较麻烦的问题。
thorim.tt
·
2020-07-05 02:40
ZYNQ
ZYNQ
学习笔记——SDK系列图像传输接口设计
今天我们以
ZYNQ
为开发平台,来看看ARM+FPGA架构的图像传输的
programmer_guan
·
2020-07-05 02:43
ZYNQ
时钟频率对程序效率影响测试(Platform: ARM
ZYNQ
7000 ZP20 Board)
Mail:
[email protected]
:18575593141Platform:
Zynq
ZP20开发板WINCE7.0(windowsembeddedcompact7)测试代码
DriverMonkey
·
2020-07-05 01:36
WinCE
c++
zynq
-7000学习笔记(五)——制作BOOT.bin文件
PC平台:WINDOWS1064位Xilinx设计开发套件:Xilinx_vivado_sdk_2014.2参考文档:LinuxwithHDMIvideooutputontheZED,ZC702andZC706boards一、打开SDK,新建一个FSBL项目,按照笔记(四)定义一个新的hardwareplatform在explorer可以看到新创建的项目二、等待SDK自动编译完成后,打开Xilin
paul123456789io
·
2020-07-05 01:50
ZYNQ
Zynq
AXI-GPIO
硬件:Xilinx
Zynq
-7000SoCZC706版本:vivado2015.4
Zynq
上有三种GPIO方式,AXI-GPIO是其中一种,需要创建一个AXI-GPIO核,AXI总线连接至
ZYNQ
。
决战北京城
·
2020-07-05 01:46
嵌入式
zynq
xilinx
ZYNQ
SPI测试
硬件:Xilinx
Zynq
-7000SoCZC706版本:vivado2015.4目的:同一路SPI自发自收工程分为PS和PL两部分。PL属于硬件连接。
决战北京城
·
2020-07-05 01:46
xilinx
zynq
7000开发流程
1开发工具1.1独立开发环境PL—>VivadoPS(ARM)-->SDK(Xilinx)或者第三方ARM开发工具1.2集成开发环境SDSoC1.3总结Ø独立开发环境大概分为四个步骤:(1)系统架构师确定硬件-软件分区方案;(2)硬件工程师处理被分配到硬件中的功能,并将它们转换或设计成IP核(Verilog/VHDL,也可用VivadoHLS实现C/C++高层次综合);(3)利用VivadoIPI
CONQUERczy
·
2020-07-05 01:41
FPGA开发
SDSoC
Xilinx
Zynq
7000系列学习
1SoC
Zynq
-7000
Zynq
®-7000AllProgrammable(全可编程)SoC重新定义了嵌入式系统的可能性,为系统架构师和软件开发人员推出新的解决方案提供了一个灵活的平台,同时为传统ASIC
CONQUERczy
·
2020-07-05 01:40
FPGA开发
DS5使用记录
另外当然还有控制板,用的是常见的
ZYNQ
7000系列,内部集成了一个ARMv7Cortex-A9处理器。可以用作验证
nwpu053883
·
2020-07-05 01:55
fpga
ARM
(2)PYNQ:使用python进行FPGA开发
前言PYNQ就是python+
ZYNQ
的意思,简单来说就是使用python在Xilinx的
ZYNQ
平台上进行开发。
图像炼丹师
·
2020-07-05 01:21
xilinx
pynq学习
zynq
中各种GPIO方式的区别:MIO,EMIO,AXI_GPIO 核
ZYNQ
可以提供多种方式提供GPIO的能力,早上到公司就想应该先搞清楚里面的各种区别,因为我自己不自然就只会用自己的最熟悉的方案来实现,所以在此总结一下;很多帖子讨论这个,当然是因为简单了;但是好像都没有整理完整
宁静海111
·
2020-07-05 01:11
vivado
Zynq
-PL中创建AXI Master接口IP及AXI4-Lite总线主从读写时序测试
转载:原文http://www.eefocus.com/antaur/blog/17-08/423751_6cc0d.html0.引言通过之前的学习,可以在PL端创建从机模式的AXI接口IP核。但是从机模式是被动接收数据,而不能主动的去获取数据,因此计划研究一下AXIMaster接口的IP核的构建方法。1.利用向导创建AXILiteMaster测试用例在这一步,AXI类型为Lite型的,可选参数如
宁静海111
·
2020-07-05 01:11
vivado
Zedboard &
Zynq
图像采集 视频开发 (一) 硬件平台搭建
Zynq
是一款比较强大的SOC,内部包含FPGA和Cortex-A9双核的ARM,我的这个设计就是用Zedboard开发板,搭配一个OV7725的cmos图像传感器,实现图像的采集和简单的传输,具体功能包括
neufeifatonju
·
2020-07-05 01:36
FPGA
zynq
的pl中断在linux下的配置及中断驱动
转至https://blog.csdn.net/shangguanyunlan/article/details/78498518
Zynq
的中断号在dts中的表示可参考这个文章,不过该文章说的是在dts设备树中的中断号的配置
neufeifatonju
·
2020-07-05 01:36
FPGA
zynq
的uboot模式下TFTP更新bit、内核等文件
u-boot-xlnx-xilinx-v2018.3,可在https://github.com/Xilinx/u-boot-xlnx/tree/xilinx-v2018.3下载官方版本硬件为米联客MZ7XB,
zynq
7020
neufeifatonju
·
2020-07-05 01:35
FPGA
上一页
39
40
41
42
43
44
45
46
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他