E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
ZYNQ
嵌入式开发之
zynq
驱动——
zynq
ps pl ddr 内存地址空间映射
http://www.wiki.xilinx.com/
Zynq
-7000+AP+SoC+-+32+Bit+DDR+Access+with+ECC+Tech+Tiphttp://patchwork.ozlabs.org
weixin_33801856
·
2020-07-04 02:17
基于Xilinx
Zynq
Z7045 SoC的CNN的视觉识别应用
基于Xilinx
Zynq
Z7045SoC的CNN的视觉识别应用由judyzhong于星期三,08/16/2017-14:56发表作者:stark近些年来随着科学技术的不断进步,人工智能(AI)正在逐步从尖端技术变得普及
weixin_33755557
·
2020-07-04 02:44
Zynq
UltraScale+MPSOC开发板
Zynq
UltraScale+MPSOC开发板基于米尔电子MYC-CZU3EG核心板以及开发板Xilinx
Zynq
UltraScale+MPSoC系列器件系列在单一器件内集成了功能丰富的64位四核ArmCortex-A53
weixin_33755554
·
2020-07-04 02:14
Zynq
UltraScale+ MPSoC 多媒体应用
MPSoC基于
Zynq
-7000SoC,包括一个可编程逻辑(PL)的桥接处理系统(PS),但它在
Zynq
UltraScale+MPSoC进行了额外的扩展,因而非常适合多媒体应用领域。
weixin_30849403
·
2020-07-04 02:54
第八章
ZYNQ
-MIZ701 软硬调试高级技巧
软件和硬件的完美结合才是SOC的优势和长处,那么开发
ZYNQ
就需要掌握软件和硬件开发的调试技巧,这样才能同时分析软件或者硬件的运行情况,找到问题,最终解决。
weixin_30532973
·
2020-07-04 02:33
Zynq
学习笔记(1)——Hellow World
Zynq
是一款SOC芯片,之前只是用了PL(ProgrammableLogic)部分,而
Zynq
最突出的功能,就是内部的双核Cortex-A9,所以从现在开始我将学习
ZYNQ
的SOC学习(PS部分)。
weixin_30482181
·
2020-07-04 02:28
Zynq
UltraScale+ ZCU102入门教程01-GPIO流水灯
0.前言—永远的流水灯之前玩过
ZYNQ
7020的板子,现在上手ZCU102;鉴于ZCU102的资料极少,仅可参考的教程只有官方文档,所以想写一系列教程,算是做个笔记,也为后来者提供参考。
狂奔的蜗牛210
·
2020-07-04 02:08
ZYNQ
UltraScale+
ZCU102
Zynq
UltraScale+ ZCU102入门教程02-BRAM的读写
0.前言上一章介绍了GPIO点亮了ZCU上的8个流水灯,今天介绍BRAM的读写。BRAM是BlockRAM的缩写,它的作用主要是作为数据的缓存,用于IP和内存之间的少量数据交互,CPU提前将数据存入BRAM,当IP需要BRAM中的数据时,可直接从BRAM里面读取。上一章利用的是官方例程,细心的人可看到其实上一章已经生成了BRAM,所以这一章我们仍然基于上一章的工程来做。掌握内容:单口BRAM的读写
狂奔的蜗牛210
·
2020-07-04 02:08
ZYNQ
UltraScale+
ZCU102
linux下,qemu模拟
Zynq
-7000 EPP可扩展处理平台的搭建过程
本文是关于qemu模拟
Zynq
-7000EPP可扩展处理平台的搭建过程,使用的linux版本为Ubuntu10.04LTS版本,内容来源于http://wiki.xilinx.com/,本文仅作整理及总结
wasdwf
·
2020-07-04 02:31
zynq-7000
ubuntu
xilinx
linux
linux
扩展
平台
bash
编译器
linux内核
ZYNQ
网络通信的四种实现方案
一,
ZYNQ
MIO以RGMII接口连接外部PHY芯片实现LWIP网络通信。
四叶草听雪
·
2020-07-04 02:58
ZYNQ
OV7725和OV5640摄像头速度测试
开发板:MIZ702,vivado2015.4,CMOS:OV5640或者OV7725一,摄像头采集图像数据的速度VDMA处理速度,10ms处理两次数据,也就是平均每秒能够处理200次数据加入hls以后,不同的功能hlsip核会延长10ns-200ns的hls反应时间,可以忽略不计100MHZ,周期T=1/100=0.01秒=10毫秒。二,处理速度100MHZ,周期T=1/100=0.01秒=10
四叶草听雪
·
2020-07-04 02:58
Zynq
动态更新FPGA比特流
ZYNQ
-7000的结构是ARM+FPGA,在脱离JTAG的情况下,PL的配置只能通过PS来完成。
Shawn-ye
·
2020-07-04 02:48
嵌入式
FPGA
ZYNQ
的中断(一)
1.ARM中断体系中断的意思就不多说了。主要说明几个知识点:(1)ARM体系中,在存储地址的低位,固化了一个32字节的硬件中断向量表。(2)异常中断发生时,程序计数器PC所指的位置不同,异常中断就不同。中断结束后,中断不同,返回地址也不同。但是,对于系统复位中断,不需要返回,因为整个应用系统就是从复位中断中开始的。数据访问终止:数据访问的地址不存在,或者当前地址不允许访问。快速中断请求:外部引脚的
FPGA难得一P
·
2020-07-04 02:42
ZYNQ基础
ZYNQ
+Vivado2015.2系列(十二)按键中断(PL中断请求)
ZYNQ
是中断类系统框图:由上图可知,
zynq
的中断分为三种:1.软件中断(SGI,Softwaregeneratedinterrupts,中断号0-15)(16–26reserved):被路由到一个或者两个
ChuanjieZhu
·
2020-07-04 02:06
ZYNQ
Xilinx
ZYNQ
7000+Vivado2015.2系列(三)之HelloWorld实验(最小系统)(纯PS)
前言:使用的板子是zc702。用Vivado的IP核搭建最小系统,包括ARM核(CPUxc7z020),DDR3(4×256M),一个UART串口(MiniUSB转串口),纯PS,通过串口打印出HelloWorld,工程虽小,五脏俱全,算是一种朝圣。配置要和板子对应,大家注意修改。操作步骤:硬件部分1.新建Vivado工程。选择芯片型号xc7z020clg484_1或者点击Boards选择zc70
ChuanjieZhu
·
2020-07-04 02:06
ZYNQ
Zynq
中 PS接收PL中断
参考:https://blog.csdn.net/RZJMPB/article/details/50736918https://www.cnblogs.com/milinker/p/5906004.htmlhttp://www.osrc.cn/forum.php?mod=viewthread&tid=1255http://www.osrc.cn/forum.php?mod=viewthread&t
wsqyouth
·
2020-07-04 02:16
嵌入式学习
Zynq
学习笔记(二、
zynq
裸机程序之hello world)
(本系列笔记程序运行环境为xilinx官方开发板ZCU104)1.学习目的学习
Zynq
硬件设置流程熟悉裸机开发流程2.学习内容
Zynq
裸机开发一般需要以下两步:Vivado硬件设计,SDK裸机程序开发2
Frank~_~FPGA
·
2020-07-04 02:32
zynq学习笔记
ZYNQ
学习笔记(一、前言与简介)
1.前言学习和使用
zynq
系列芯片有一段时间了,这段时间计划整理一下学习心得和经验,算是个自己看的笔记,如果新同学想入坑也可以做一些参考。期间如有错误也欢迎各位指正。
Frank~_~FPGA
·
2020-07-04 02:32
zynq学习笔记
FPGA
ZYNQ
ARM
Linux
嵌入式
zynq
在ubuntu下移植ubuntu操作系统
米联客的配套的文件是osrc-lab1.配置路径在setting64.sh中把路径给更改一下这里就是改成ubuntu并运行surcesettings64.sh2.rootfs执行脚本cfg_rootfs.sh,然后make_rootfs.sh编译安装跟文件系统下载安装rootfs.tar.gz3.对于不同的硬件工程要把响应的驱动安装进去这就需要更改kernel里面的东西本项目中就需要修改vamaf
u010647296
·
2020-07-04 02:48
zynq
嵌入式
zynq
维修调试记录 客服支持 工作记录
米联的板子用底板供电,用JTAG往里面下程序的时候也出现了如下问题:跟客服进行沟通,客服的回答是:一般是两种可能,一个是开发板坏了,进行如下操作,操作的程序和过程见下图:1.运行测试程序(按照02_基于
zynq
u010647296
·
2020-07-04 02:48
zynq
嵌入式
zynq
pl配置linux中断
zynq
pl配置linux中断一、
zynq
工程如图所示下图所示为
zynq
的pl工程图,请注意途中画蓝色框内,在图一左侧的蓝色框内,请在vivado约束条件中设置irq[0:0]与板子上的按键连接具体约束条件见
yongbuzhibuing
·
2020-07-04 02:06
zynq-pl
zynq
文件系统在sd卡启动,需要注意的一些事项
1、
zynq
对应的内核,是把bootargs写到u-boot代码中,需要修改bootargs参数,改成从sd分区2读取文件系统。
Jupitertang
·
2020-07-04 02:22
zynq
linux
基于
Zynq
的光流法软硬件协同设计与实现
基于
Zynq
的光流法软硬件协同实现一、前言光流场(OpticalFlowField)[1]是指图像中所有像素点构成的一种二维(2D)瞬时速度场,其中的二维速度矢量是景物中可见点的三维速度矢量在成像表面的投影
罒罒罒
·
2020-07-04 02:54
ZYNQ
【自我学习-
zynq
7】2018.11.7学习笔记
摘自黑金科技配套教材
ZYNQ
的开发也是先硬后软的方法。具体流程:1.vivado新建工程,增加一个嵌入式源文件。2.vivado添加PS和PL外设。
小庄庾发
·
2020-07-04 02:30
ZYNQ
Linux 逻辑端(PL)中断demo
一、关于本demo1.本demo中,
zynq
运行linux系统,包含一个自定义的PL端IP外设。2.开发板从sd卡启动。
shimmy_lee
·
2020-07-04 02:15
ZYNQ学习笔记
zynq
zed device tree
devicetree最开始的是skeleton.dtsi/**Skeletondevicetree;thebareminimumneededtoboot;justincludeand*addacompatiblevalue.Thebootloaderwilltypicallypopulatethememory*node.*//{#address-cells=;#size-cells=;chosen
shichaog
·
2020-07-04 02:43
fpga
zynq
zedboard
device
zynq
DMA 裸机实例
zynq
7000DMA系列在PL和PS之间数据DMA数据传输有四种方式。
shichaog
·
2020-07-04 02:43
fpga
zynq
DMA
AXI
zedboar
深入浅出FPGA-16-xilinx_
zynq
7000_EPP上一个简单实验(PS)
15.1实验目的1》熟悉
zynq
7000EPP资源和designsuite2》SDK编码,实现一个简单逻辑。
Rill
·
2020-07-04 01:53
FPGA/HDL
深入浅出FPGA-17-xilinx_
zynq
7000_EPP上一个简单实验(PS+PL)
zynq
7000EPP是xilinx比较高端的FPGA开发板,XC7Z020内部集成了两个cortexa9的硬核,外部有1G的DDR3,所以单纯做FPGA太浪费了。
Rill
·
2020-07-04 01:53
FPGA/HDL
深入浅出FPGA-15-xilinx_
zynq
7000_EPP上一个简单实验(PL)
15.1实验目的1》熟悉
zynq
7000EPP资源和designsuite。
Rill
·
2020-07-04 01:53
FPGA/HDL
zynq
-使用中断
原文地址:http://xilinx.eetrend.com/article/5087任何一个嵌入式系统级的设计都离不开中断,对于拥有双cotex-A9的
Zynq
来说也一样。
dragon_cdut
·
2020-07-04 01:48
zynq
7000
SOC
基于
ZYNQ
的UART中断实验之串口写数据到DDR3中
1、参考UG585网络笔记2、理论知识参见上一次实验:基于
ZYNQ
的UART中断实验3、实验目的练习使用UART的中断实验,并将接收到的数据写入到DDR3中。
远航路上ing
·
2020-07-04 01:12
ZYNQ
学习
FPGA
基于
ZYNQ
的uart传输任意长度的数据
1、参考UG585网络笔记参考:
ZYNQ
进阶之路14–PS端uart串口接收不定长数据2、理论知识参见上一次实验:基于
ZYNQ
的UART中断实验之串口写数据到DDR3中3、实验目的基于
ZYNQ
的UART
远航路上ing
·
2020-07-04 01:12
ZYNQ
学习
FPGA
ZYNQ
7020学习笔记之PL侧普通信号中断PS的实验
4、实验过程建立工程,设置并初始化串口中断,在运行程序之后,如果串口接收到N(1-63)个字节数据,则产生串口中断,
Zynq
响应中断,将数据从RXFIFO读出之后写入到DDR3预定的地址中。
远航路上ing
·
2020-07-04 01:12
ZYNQ
学习
ZYNQ
PS与PL共享DDR
平台:开发板:
ZYNQ
-7000系列裸板开发开发环境:vivadohls、vivado、sdk参考https://blog.csdn.net/weixin_36474809/article/details
记得努力o
·
2020-07-04 01:15
FPGA
PYNQ(
ZYNQ
)入门资料合集1
PYNQ_
ZYNQ
入门资料合集10.说在前面的话1.PYNQ的官网Community页面Boards页面[GettingStarted页面](https://pynq.readthedocs.io/en
sazczmh
·
2020-07-04 01:45
PYNQ入门
PYNQ (
ZYNQ
) GPIO :MIO、EMIO、AXI_GPIO 代码实现pynq EMIO 点灯
GPIOMIO、EMIO都是ps的GPIO的控制和状态寄存器基地址为:0xE000_A000,我们SDK下软件操作底层都是对于内存地址空间的操作。xparameters.h#defineXPAR_PS7_GPIO_0_DEVICE_ID0#defineXPAR_PS7_GPIO_0_BASEADDR0xE000A000#defineXPAR_PS7_GPIO_0_HIGHADDR0xE000AFF
rrr2
·
2020-07-04 01:13
PYNQ
zynq
实现液晶显示器显示(ADV7511)
首先来明确下设计结构,不管是用HDMI,VGA还是DP,最重要的过程是把帧缓冲中的RGB数据转换成显示扫描时序。显示扫描时序这个词并不存在于显示行业,只是我认为这样说能概括问题。来解释下显示扫描时序。先说几个名词,之后会用上:1、像素时钟(CLK):屏幕上每个像素点显示动态显示都需要像素时钟来刷新;2、行同步时钟(HSYNC):当显示器显示一行像素的时间;3、场同步时钟(VSYNC):显示器显示一
袁海璐
·
2020-07-04 01:18
FPGA
硬件相关
Linux内核与驱动
Zynq
自定义模块中断触发实例
参考官网文档:The_
Zynq
_Book_ebook.pdfUG111EmbeddedSystemToolsReferenceManual.pdf的InterruptManagement部分得到中断处理基本流程
青豆1113
·
2020-07-04 01:42
FPGA
LINUX下
ZYNQ
自定义IP中断驱动要点
中断驱动基础及常用API设备树表示需要在vivado中将PL的部分引入IRQ_F2P连号即可。自定义IP的设备树可以很容易通过HDF文件和PETALINUX自动生成,具体命令为:先配置下环境:source*petalinux目录*/setting.shhsihsi后:open_hw_design*hdf文件目录*set_repo_path*device-tree-xlnx-xilinx-v2018
下雨夏云
·
2020-07-04 01:22
zynq
mp PL设备驱动编写
获取设备树某个节点信息。#include#include#include#include#include#include#include#include#include#include#include#include#include//#include#include#include#definePLATFORM_DTS1staticintdts_led_probe(structplatform_
Alen.Wang
·
2020-07-04 01:19
zynqmp
嵌入式驱动
ZYNQ
图像处理之千兆网传(一)【寄存器级操作】
最近在做图像处理和加速,芯片是xilinx的
zynq
xc7z020。
Asnows
·
2020-07-04 01:35
ZYNQ图像处理
矿机板EBAZ4205-
ZYNQ
7010/(z7035) linux开发笔记2---编译u-boot、kernel(内核)、和文件系统(ramfs&rootfs)
本人是linux小白,但是渐渐地对
ZYNQ
的linux产生了及其浓厚的兴趣,因为脑子不好使,经常记不住东西,所以希望通过博客的形式记录一下,以后忘记了方便回过头来看看。前面都是废话,可以不用看。。。
水墨格子
·
2020-07-04 01:34
ZYNQ
linux
Zynq
学习笔记
牛逼的校友博主过年之前,争取把这个博主的文章学一遍,然后进行相关的配套算法的学习https://www.eefocus.com/antaur/blog/16-01/376890_39201.html3对
Zynq
春江明月
·
2020-07-04 01:57
Zynq硬件加速
macb e000b000.ethernet :01 no PHY found 问题的解决方法
使用petalinux2017.1生成
zynq
7020的Linux镜像问题现象:1.uBoot中EthernetPHYrtl8211e工作正常,但是Linux启动后无法找到eth02.Linux系统启动时提示
qq_15270979
·
2020-07-04 01:55
Zynq
7000芯片内部介绍
PS内部资源:基于ARM双核CoretexA9ARM-v7架构高达1GHz单双精度浮点单元NEON多媒体处理引擎高速缓冲,中断,DMA,定时器,RTC,ENT,3个看门狗缓存每个CPU32KB1级指令和数据缓存512KB2级缓存2个CPU共享支持8位奇偶校验片内存储片上bootROM256KB片内RAM外部存储接口多协议动态内存控制器16/32bitDDR2、DDR3接口16位ECC支持1GB地址
南山二毛
·
2020-07-04 01:25
嵌入式开发
ZYNQ
学习笔记——SDK系列DMA接口设计
简介
ZYNQ
的优势在于ARM+FPGA的这种体系结构,那么在这种体系结构中,最关键的无疑是PS端与PL端的数据交互。
programmer_guan
·
2020-07-04 01:32
ZYNQ
ZYNQ
学习笔记——信号/接口/引脚
上一篇文章了解了
Zynq
-7000EPP设备的主要结构框架,今天继续学习
Zynq
-7000EPP设备的主要信号/接口/引脚部分,主要接口和信号如下图所示:PowerPinsPSI/OPinsMIO‐EMIO
programmer_guan
·
2020-07-04 01:31
ZYNQ
Zedboard &
Zynq
图像采集 视频开发 (四) Linux 系统搭建&Frame Buffer设计
前面说到
Zynq
采集到视频数据,通过AXI4总线传输到DDR,这样PS就可以对视频数据进行操作了。
neufeifatonju
·
2020-07-04 01:04
FPGA
Zynq
7020主控板中Cache问题的解决
一、运行环境说明1、硬件环境数字信号处理板(主控板)以Xilinx
Zynq
7020作为处理器,有2路高速ADC信号输入,2路千兆以太网传输,每路网络传输速率约334Mbps。
板桥枫叶
·
2020-07-04 00:16
上一页
39
40
41
42
43
44
45
46
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他