E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
linx
Zynq-7000能干什么
Zynq-7000PS(ProcessingSystem)端嵌入了Cortex-A9ARM处理核以及PL(ProgrammableLogic)端为基于Kintex-7或者Artix-7的FPGA架构使得Xi
linx
Zynq
g360883850
·
2022-12-17 09:12
FPGA
自动驾驶Nvidia Jetson +FPGA设计方案
硬件原理图基于ZYNQ+Jetson多目标识别方案设计FPGA+Xavier高速信号处理系统6UZYNQ+NvidiaJetsonXavierNX板电子对抗平台,Xi
linx
ZYNQ接入CameraLink
深圳信迈科技DSP+ARM+FPGA
·
2022-12-17 09:41
Nvidia
自动驾驶
人工智能
机器学习
项目linux基本命令1答案,10. 项目Linux基本命令1
熟悉
Linx
操作环境二、实训内容练习使用Linux常用命令,达到熟练应用的目的三、实训步骤子项目1.文件和目录类命令的使用利用root用户登录到系统,进入字符界面。1)用pwd命令查看当前所在目录。
设计师猫姐
·
2022-12-17 01:16
项目linux基本命令1答案
hua
linx
u ext zbx 1.2:centos8搭建zabbix5.0(手把手 带注解)
目录一、实验环境1.1环境说明1.2准备工作(所有)1.3所涉及的软件及版本1.3.1zabbix体系结构1.3.2安装zabbix所需的软件二、zabbix服务端安装lnmp(dnf)2.1安装nignx(dnf)2.1.1安装nginx(dnf)2.1.2安装指定版本nginx(dnf新特性)2.2安装mysql8.0(dnf)2.2.1安装2.2.2修改配置文件2.2.3启动mysql2.2
hualinux
·
2022-12-16 14:34
入门扩展篇
zabbix5.0
hualinux
zabbix
zabbix5.0
zabbix5.0搭建
hualniux
ext
ext
zabbix5.0
【五一特刊】FPGA零基础学习:SDR SDRAM 驱动设计
后续会陆续更新Xi
linx
的Vivado、ISE及相关操作软件的开发的相关内容,学习FPGA
数字积木
·
2022-12-15 15:42
java
嵌入式
编程语言
物联网
分布式
【五一特刊】FPGA零基础学习:VGA协议驱动设计
后续会陆续更新Xi
linx
的Vivado、ISE及相关操作软件的开发的相关内容,学习FPGA
数字积木
·
2022-12-15 15:42
编程语言
人工智能
java
嵌入式
opencv
RK3588开发板的性能参数、功耗及功能特点|飞凌动态讲解
内容来源:飞凌嵌入式官网-www.for
linx
.com2021年12月16日第六届瑞芯微开发者大会上,瑞芯微发布了全新一代旗舰处理器——RK3588。
飞凌嵌入式
·
2022-12-14 15:56
国产化
飞凌动态
瑞芯微
嵌入式硬件
arm开发
飞凌嵌入式
Xi
linx
-Verilog-学习笔记(19):正弦波信号发生器与DDS
Xi
linx
-Verilog-学习笔记(19):正弦波信号发生器与DDS一、正弦波信号发生器1、浮点数的定点化这里以2.918为例,实现浮点数向定点数的转换:(1)在进行浮点转定点之前,要先确定整数部分位宽和小数部分位宽
赵小琛在路上
·
2022-12-14 13:21
Xilinx-FPGA
verilog
fpga
信号处理
Hardware ---vivado TCL使用
一.准备1.1在开始菜单的Xi
linx
工具集中找到“Vivadoxxxx.xTclShell”,xxxx.x代表安装的Vivado版本号。
Guardian_Bud
·
2022-12-13 10:50
硬件原理
HDL硬件描述语言
vivado的vio怎么使用_Vivado功能完善:如何用Tcl/VIO更新BRAM中的数据
本文介绍一个Quartus工具支持但是ISE/Vivado不支持的小功能,并给出Vivado的实现方案,让Xi
linx
FPGA的开发/使用也更加便利。
Mister.Pong
·
2022-12-13 10:19
vivado的vio怎么使用
ZYNQ tcl语法编译生成vivado或IP核
vivado是Xi
linx
最新的FPGA设计工具,支持7系列
寒听雪落
·
2022-12-13 10:18
硬件_FPGA接口
fpga
verilog
操作系统
基于Tcl脚本生成Vivado工程及编译
在Xi
linx
最新的FPGA设计工具Vivado中,Tcl成为唯一支持的脚本。使用Tcl脚本的优势如下:能快速生成Vivado工程及编译工程,生成工程所需要的PL端bit文件;生成工程之后,根据自己的
Tronlong_
·
2022-12-13 10:11
产品说明
使用windows命令行和tcl脚本创建Vivado工程
bat文件,用于在windows下面直接调用vivado编译工程;auto.bat文件的创建过程是,新建一个记事本,然后另存为.bat文件即可,下面为.bat文件的内容path%psth%;D:\Xi
linx
Summer@-@
·
2022-12-13 10:11
vivado
fpga开发
数字信号处理(二):Xi
linx
FFT IP核详解(一)
本文及后续几篇文章,我们针对Xi
linx
的FFTIP核v9.0提供详细介绍。
FPGA技术实战
·
2022-12-13 07:07
FPGA数字信号处理
数字信号处理(三):Xi
linx
FFT IP核详解(三)
引言:我们在利用FFTIP核进行FPGA设计时,需要理解FFT相关的操作理论,比如FFT蝶形运算带来的位宽扩展、FFT实现资源与性能的权衡、如何实时更新FFT变换点数、缩放等相关配置及FFT操作时序等。本文我们就针对这些问题进行详细的介绍。1.有限字长考虑突发I/O架构通过连续地传递输入数据来处理一组数据阵列。在每个过程中,算法执行Radix-4或Radix-2蝴蝶运算(butterfly),其中
FPGA技术实战
·
2022-12-13 07:07
FPGA数字信号处理
xi
linx
基础篇Ⅱ(3)IBERT IP 使用
1.新建工程,选好芯片型号2.选择IP核3.IP核设置速度设置3.125G,时钟125MHz4.结合硬件设计,硬件引脚设置配置IP引脚配置IP时钟5.IP配置概况6.将已设置好的IP生成例程7.生成bit文件8.bit文件生成完成,会弹窗如下,如果界面选项不需要,直接点击cancel
Roy-e
·
2022-12-13 00:09
FPGA
学习个人笔记:Vivado
应用篇
fpga开发
十秒钟搞懂linux的软硬链接细节图解和目录结构文件的基本命令
秒懂linux链接图解一,软硬链接的分析1,软链接的图解:2,硬链接的图解3,软硬链接的区别4,目录创建软链接的语法格式二,
linx
u的根目录结构示意图和各部分的功能,可以根据单词部分记忆(部分开头字母文件介绍
YYLS~lov
·
2022-12-12 13:33
Linux
linux
bash
运维
ar编码matlab仿真_数字调制解调技术的MATLAB与FPGA实现
Xi
linx
/VHDL版的设计平台为ISE14.7/VHDL,配套开发板为CXD301;Altera/Verilog版的设计平台为QuartusII13.1/VerilogHDL,配套开发板为CRD500
weixin_39747755
·
2022-12-11 18:31
ar编码matlab仿真
matlab
滤波器设计
coe
QAM调制原理
分位数回归的matlab程序
数字信号处理姚天任matlab
数字信号处理的fpga实现
Verilog高级知识点
一、阻塞和非阻塞阻塞和非阻塞也是FPGA经常会遇到的概念,不仅仅在信号的赋值时候会出现,也经常在Xi
linx
IP核配置中出现,所以笔者想在这里把这个概念阐述清楚,方便大家对后续程序编写和IP核配置上的理解
青青豌豆
·
2022-12-11 15:08
FPGA基础知识
fpga开发
Verilog全新语法认识--Xi
linx
language template
文章目录0.背景1、verilog语法篇1.1、commonconstructs1.2、compilerdirectives(编译指令)defineincludetimescale1.3operatorarithmetricbitwiselogicreplicate/concatenate复制和拼接操作shift移位操作unaryreductionfunctionandtask用法0.背景本篇bl
ciscomonkey
·
2022-12-11 15:02
Xilinx_Vivado
FPGA
model.compile()函数和keras中评价函数的设置
keras中评价函数的设定具体可参考:https://keras.io/zh/metrics/https://blog.csdn.net/
linx
id/article/details/82861957
Zero_to_zero1234
·
2022-12-11 02:57
编程基础
tensorflow
深度学习
keras中评价函数
model.compile函数
System Generator初步使用
Xi
linx
Blockset——Memory——ROMXi
linx
Blockset——Math-Counterdemo.mclc;clearall;closeall;%%系统参数N=1024;Fs=10000
开局一根电烙铁d
·
2022-12-11 01:16
SG
Vivado
fpga开发
Linux GUI加速(2)_GUI系统概述
本篇主要以Xi
linx
的xc7z010的SOPC(zybo的开发板)为硬件平台,在以下几
linuxarmsummary
·
2022-12-10 04:25
GUI加速
fpga开发
手把手教你在Ubuntu22.04 上安装 Vivado、HLS、Vitis 2022.2版本
文章目录1Vivado22.2和HLS22.2安装下载安装包执行.bin文件开始安装命令配置启动问题2Vitis22.2安装3卸载Xi
linx
我是雪天鱼,一名FPGA爱好者,研究方向是FPGA架构探索和数字
雪天鱼
·
2022-12-09 10:10
开发环境搭建笔记
fpga开发
基于 FPGA 的固态硬盘存储控制器设计--笔记
该存储控制器由PCIeRootComplex、PCIe控制逻辑和NVMe控制模块组成,其中PCIeRootComplex模块为Xi
linx
公司的IP核,本文在其基础上完成了用于配置PCIe配置空间和发送
小灿532
·
2022-12-08 18:04
fpga开发
学习
基于 FPGA 的 NVMe IP 核简介
产品特点1.纯FPGA逻辑实现,物理层使用Xi
linx
7系列PCIe核,基于AX7350开发板(ZYNQ7035、PCIe2.0X4接口、三星970PCIeSSD)开发并充分验证,该平台下全盘读速率1598MB
三角芯科技
·
2022-12-08 18:33
NVME
FPGA
高速存储
fpga
nvme
pci-e
PCIe基础知识及Xi
linx
相关IP核介绍
PCIe学习笔记系列:PCIe基础知识及Xi
linx
相关IP核介绍概念了解:简单学习PCIe的数据链路与拓扑结构,另外看看有什么相关的IP核。
lu-ming.xyz
·
2022-12-08 18:02
接口与协议学习
PCIe
fpga开发
FPGA NVME IP 核 纯逻辑实现NVME协议,读写SSD
随着存储速度需求越来越大,SATA的读写速度很多场景就有点吃力了,基于PCIE协议的NVME协议慢慢成为主流厂商的首选,FPGA实现NVME协议是比较复杂的,本文主要基于xi
linx
的方案,前面说了NVME
知芯电子科技
·
2022-12-08 18:01
nvme
FPGA
fpga开发
ZCU102基于Petalinux挂载NVMe SSD
环境说明:1.Ubuntu系统18.04.42.开发环境三贱客:Vivado2020.2+Petalinux2020.2+Vitis2020.23.开发板:Xi
linx
ZCU1024.SSD:PCIe-M
kios
·
2022-12-08 18:01
Xilinx
fpga
linux
nvme
FPGA 纯逻辑NVME IP 核
随着存储速度需求越来越大,SATA的读写速度很多场景就有点吃力了,基于PCIE协议的NVME协议慢慢成为主流厂商的首选,FPGA实现NVME协议是比较复杂的,本文主要基于xi
linx
的方案,前面说了NVME
知芯电子科技
·
2022-12-08 18:31
nvme
fpga开发
tcp/ip
网络协议
基于PCIe的NVMe协议在FPGA中实现方法
本文基于Xi
linx
的UltraScale+,开发工具为Vivado2021.2。学习中以spec为主,其它资料辅助参考(重点介绍学习方法及资料,有时间再加细节)。请勿转载!
leixj025
·
2022-12-08 18:29
PCIE
fpga开发
nvme
opencv+ffmpeg4zedboard
事先说明:本文主要参考的是zhonglq在xi
linx
上的一篇blog之前已经做好了opencv函数库的移植,但是后来做视频处理的时候遇到了困难(如前一篇blog所述)虽然移植了ffmpeg,但是还是不可以
应澜lst
·
2022-12-08 11:57
opencv
zedboard
opencv
zedboard
cmake
ffmpeg
树莓派3B上部署运行.net core 2程序
针对
Linx
uarm处理器如何部署.netcore2的资料很少,网上找到几篇但都写得不够详细,按照他们教程来撞墙了,折磨了几天终于部署成功了,先上一张运行成功的图1.windows系统中,在项目的目录下使用
dotNET跨平台
·
2022-12-07 17:50
python用字典统计单词出现次数_python - 如何使用字典理解来计算文档中每个单词的出现次数...
我可以使用以下代码成功完成此操作:forxintexts_list:for
linx
:iflinterm_appearance:term_appearance[l]+=1else:term_app
weixin_40008033
·
2022-12-06 17:39
ZYNQ进阶之PS-PL项目
1.型号为正点原子领航者ZYNQ7010系列芯片开发板2.ZYNQ7010为一款片上SOC,主要由PS+PL;PS:两个ARMPL:Xi
linx
7系列两者间通过AXI接口通信3.一个FPGA芯片包含哪些
小时姐姐
·
2022-12-06 15:48
fpga开发
XDMA PCIE开发期间两个版本问题的解决
文章目录项目场景:解决方案:1、分析问题2、解决问题3、差异对比项目场景:目前,采用Xi
linx
官方给与的源码做了调试和验证,大致分为三个版本:201720182020其中:2018被我弃用,原因是bug
明教张公子
·
2022-12-06 15:30
入职
c++
PCIE
XDMA
Xilinx
FPGA-DA模块学习 I2C接口(附源码)
结构如下开发环境xi
linx
spartan6开发板、ISE14.7、modelsim10.5、verilogI2C相关知识I2C通讯协议(Inter-IntegratedCircuit)
kelinnn
·
2022-12-06 14:43
FPGA
嵌入式
fpga
Xi
linx
-Verilog-学习笔记(17):异步并口通信
Xi
linx
-Verilog-学习笔记(17):异步并口通信一、异步并口通信1、异步并口应用CPU类的芯片与FPGA的数据交互,数据速率一般在100Mbps之内,数据总线不大于16bit。
赵小琛在路上
·
2022-12-06 14:09
Xilinx-FPGA
verilog
fpga
嵌入式
小梅哥Xi
linx
FPGA学习笔记10——串口通信发送
串口通信发送的verilog及调试前言1、UART(通用异步收发传输器)1.1UART基本介绍1.2UART关键参数1.3UART时序图2、基于FPGA的串口(UART)发送实验3、代码实现步骤分析3.1端口声明3.2波特率时钟生成3.3数据输出模块设计4、代码实现总结4.1设计文件4.2仿真文件4.3仿真结果5、注意事项总结前言如果不看分析步骤,需要了解代码,可以直接跳到第四节。1、UART(通
weixin_42454243
·
2022-12-06 07:49
FPGA_小梅哥
fpga开发
git 学习笔记
:Couldnotreadfromremoterepository.Pleasemakesureyouhavethecorrectaccessrightsandtherepositoryexists.
linx
h
新手上路狂踩坑
·
2022-12-06 02:56
git
github
【Xi
linx
程序固化】FPGA程序固化方法:SD卡、flash
什么是FPGA程序的固化?通常对FPGA下载程序时,会采用JTAG口下载,完成好HDL设计,并且验证无误后,对设计文件进行综合,布局布线以及生成比特流文件,而FPGA开发板要想工作,需要将该文件烧写进FPGA芯片中。但是FPGA是基于RAM工艺(如LUT的实质就是RAM),因此会掉电丢失,再次上电后需要重新加载bit流。一般FPGA的外围会有一个非易失性存储器:Flash或SD卡等。可以将程序加载
Linest-5
·
2022-12-05 17:42
FPGA
fpga开发
硬件工程
EMBEDDED_driver_nandflash_&_FPGA_8_15
CPLD了解K9F8XXXUXX驱动,识别idVHDL+Xi
linx
ISE+ModelSimTestbench波形源文件SimulateBehavioralModelSimulatePose-TranslateVHDLModelSimulatePost-MapVHDLModelSimulatePost-Place
doublewei1
·
2022-12-05 17:36
文档
框架
第一、二期衔接——4.2 字符驱动设备—简述Linux异常处理体系结构
简述Linux异常处理体系结构硬件平台:韦东山嵌入式
Linx
u开发板(S3C2440.v3)软件平台:运行于VMwareWorkstation12Player下UbuntuLTS16.04_x64系统参考资料
Going1
·
2022-12-05 16:08
嵌入式Linux第一
二阶段衔接
嵌入式
linux
一文盘点NeurIPS'22杰出论文亮点!英伟达AI大佬总结每篇重点,看透今年技术趋势...
总结这一线程的老哥名叫
Linx
i”Jim
深度学习技术前沿
·
2022-12-05 15:20
FPGA书籍
1、Xi
linx
FPGA权威设计指南 本书系统地介绍了Xi
linx
新一代集成开发环境Vivado2018的设计方法、设计流程和具体实现。
归一大师
·
2022-12-05 13:54
书籍推荐
fpga开发
verilog
ubuntu20.04安装NVIDIA3070显卡驱动,配置pytorch1.7环境
的驱动于是就只能按照老方法安装了下载的驱动:NVIDIA-Linux-x86_64-455.38.run新安装的ubuntu需要sudo安装make和gcc注意:没有集成显卡的主机需要在运行nvidia-
linx
u-x86
coding.....
·
2022-12-03 10:19
Xi
linx
impact出现错误 Can not find cable, check cable setup 的解决方案
Xi
linx
impact出现错误Cannotfindcable,checkcablesetup的解决方案经过本人亲自实验,确定了还是驱动的问题:在插入Xi
linx
USB下载线之后,设备管理器显示新的未识别的设备
山无忧
·
2022-12-03 10:47
fpga
NLP自然语言处理之情感分析分析讲解、知识构建
书越读越薄,本文源自:https://blog.csdn.net/
linx
id/article/details/83478720!!!!!!!
鞍-
·
2022-12-03 08:02
自然语言处理各种模型讲解及实现
ZedBoard的第一个工程Helloworld
我的开发环境:windows732位Xi
linx
PlanAhead14.6一、配置硬件信息启动PlanAhead,进入新建工程向导选择工程名和路径工程类型,这里选择RTL工程由于只需要PS部分信息,而这部分在后面由
huarzail
·
2022-12-02 00:24
【正点原子FPGA连载】 第四章Vivado软件的安装和使用 摘自【正点原子】DFZU2EG/4EV MPSoC 之FPGA开发指南V1.0
)全套实验源码+手册+视频下载地址:http://www.openedv.com/thread-340252-1-1.html第四章Vivado软件的安装和使用VivadoDesignSuite是Xi
linx
正点原子
·
2022-12-01 12:05
正点原子
fpga开发
上一页
27
28
29
30
31
32
33
34
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他