E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
sdram
【PXIE301-208】基于PXIE总线架构的Serial RapidIO总线通讯协议仿真卡
板卡支持4路SFP+光纤接口,支持一个PCIex8主机接口,板载1组独立的64位DDR3
SDRAM
大容量缓存用来进行PCIEDMA数据缓存。该板卡的4路光纤通道可支持Seri
北京青翼科技
·
2023-12-29 13:36
fpga开发
Uboot
这段**bootloader程序会先初始化时钟,看门狗,中断,
SDRAM
,等外设,然后将Linux内核从flash(NAND,NOR
是个小轮胎
·
2023-12-26 15:50
嵌入式八股面试
linux
内核_设备树_文件系统_uboot
uboot:操作系统内核运行前的一段小程序,负责初始化硬件设备(如CPU、
SDRAM
、Flash、串口),加载内核、设备树文件到内存中并执行内核代码Linux内核:嵌入式Linux系统的核心,负责进程管理
Embedded-Xin
·
2023-12-25 20:44
Linux驱动/内核编程
网络
驱动开发
linux
AG16KDDF256 User Manual
AGMAG16KDDF256是由AGMFPGAAG16K与DDR-
SDRAM
叠封集成的芯片,具有AG16KFPGA的可编程功能,提供更多可编程IO,同时内部连接大容量DDR-
SDRAM
。
Embeded_FPGA
·
2023-12-24 17:21
fpga开发
DDR
JTAG
Master
Slave
EP4CE15
Quartus
【 TES720D】基于国内某厂商的FMQL20S400全国产化ARM核心模块
核心板上布了DDR3
SDRAM
、EMMC、SP
北京青翼科技
·
2023-12-16 16:33
fpga开发
图像处理
信号处理
arm开发
AG10KSDE176(+ MCU)+
SDRAM
器件
AG10KSDE176(+MCU)+
SDRAM
器件结合了64MBit32位166MHz
SDRAM
芯片的AG10KSDE176(+MCU)SoCEQFP-176封装为工业级与AG16KSDE176(+MCU
Embeded_FPGA
·
2023-12-16 14:20
MCU
ARM
FPGA
深度学习
矩阵
DDR详解
从芯耀辉长期服务客户的经验来看,在客户的SoC设计中,访问DDR
SDRAM
是常见的需求,所以DDRPHY则成为了一个非常关键的IP,其能否稳定可靠的工作决定了整个SoC芯片的质量和可靠性。
C_SESER
·
2023-12-05 03:40
DDR
如何确定内存 存储器 带宽
PCIE、网络、DDR、
SDRAM
、视频流等应用中内存带宽是一个重要的指标,务必保证带宽满足系统需求。内存带宽是什么?
神仙约架
·
2023-12-04 06:48
学习
计算机视觉
神经网络
modelsim-SE仿真error问题
3.如果是Error(10054):VerilogHDLFileI/Oerrorat
sdram
_ctrl_tb.v(6):can'tope
会飞的珠珠侠
·
2023-12-02 07:19
FPGA
fpga
NXP(I.MX6uLL)DDR3实验(RAM)——DDR发展历史
目录何为RAM和ROMSRAM简介①、地址线②、数据线③、控制线
SDRAM
简介①、控制线(时钟、片选)②、A10地址线③、地址线④、BANK选择线⑤、BANK区域⑥、数据线⑦、高低字节选择DDR简介①、
行稳方能走远
·
2023-12-01 09:23
正点IMX6ULL裸机开发
物联网
ARM
RAM
ROM
DDR-MIG 学习记录
MIG调试总结:对vivado软件中用于控制DDR2/DDR3的控制器MIG(MemoryInterfaceGenerator)IP核进行了仿真测试,以学习如何用IP核来控制FPGA板载
SDRAM
的读写
little ur baby
·
2023-11-29 16:25
fpga开发
04-内存控制器与
SDRAM
1.1GPIO/门电路接口、协议类接口1.2内存类接口1.3Nandflash接口第2节不同位宽设备的连接2.1先来观察一个现象:2.2再举一个例子2.3最后一个问题第3节时序图分析示例3.1概述3.2编程第4节
SDRAM
ComeOn、
·
2023-11-27 11:55
S3C2440裸机
嵌入式
接口
S3C2440移植U-BOOT
目录一、移植高版本u-boot二、u-boot启动过程概述三、修改u-boot大致过程修改时钟、
SDRAM
、UART修改u-boot支持nand启动修改u-boot支持norflash修改u-boot支持
小宝是狗子啊
·
2023-11-27 11:55
Linux驱动
内存控制器与
SDRAM
ARM9扩展内存使用
SDRAM
内存,ARM11使用DDR
SDRAM
。
冷亦花烟_CYB
·
2023-11-27 11:52
内存控制器与SDRAM
S3C2440
AMR9
linux
移植u-boot-2012.04.01到JZ2440
开发环境:Ubuntu12.04开发板:JZ2440256MNandFlash64M
SDRAM
交叉编译器:arm-linux-gcc-4.3.2u-boot:u-boot-2012.04.01最近在学习
aogaozhu5689
·
2023-11-27 11:50
嵌入式
操作系统
1-8 内存的概念、分类、初始化方法
详细的实验代码请查看这里:一、分类主要分为:DRAM——小电容充电,需要不断刷新数据,速度慢;SRAM——不需要刷新,速度快名单功耗大,成本高(steppingstone为4K的SRAM)DRAM分为:
SDRAM
elvinsys
·
2023-11-27 11:20
内存
S3C2440
bootloader
u-boot
如何通过
SDRAM
内部结构图了解工作方式?
SDRAM
、DDR、DDR2、DDR3、DDR4、DDR5手册都会存在这么一张内部结构图,通过图其实就可以知道DRAM容量,工作方式等等。
电路_fpga
·
2023-11-27 08:15
FPGA
fpga开发
学习笔记:u-boot引导内核启动
1、u-boot的功能:-关看门狗-设置栈-初始化时钟-初始化
SDRAM
-从FLASH读出内核写入
SDRAM
-启动内核此外,在开发阶段为了方便还额外添加一些其他功能-烧写FLASH-网卡-USB-串口2
aoXiaMi
·
2023-11-26 23:16
3
u-boot
5
linux内核
u-boot
内核
TI Cortex-A8 AM335X开发板工控板
◆采用TIAM335X系列处理器,最高720MHz高速ARMCortex-A8核心;◆256MBDDR2
SDRAM
(RAM最大扩展至512M,批量用户定制)使较多代码程序运行成为可能;◆256MBNandFlash2MBDataFlash
myplucky
·
2023-11-23 07:09
TI
Cortex-A8
AM335X工控板
AM335X开发板
Cortex-A8开发板
Linux系统
TI开发板
嵌入式Linux移植littlevgl7,安富莱V6移植littlevgl的前因后果,附移植好的工程(未优化)...
那年我二十三四岁,不小心闯进了嵌入式的大本营,以为自己要发达了,几年后在路边开始要饭了一、起因做了一个智能家居产品,具有GUI交互的低配置网关,方案是F429B+32bit
SDRAM
驱动800480的显示屏
Eric Q
·
2023-11-22 11:09
嵌入式系统 存储体系和存储介质
randomaccessmemory):(都属于易失性存储器)SRAM:静态随机存储器,6个晶体管存储一位数据,功耗大,面积大DRAM:动态随机存储器,一个晶体管和一个电容存储一位数据,便宜简单,需要刷新
SDRAM
嵌入式软件和硬件
·
2023-11-20 03:43
嵌入式系统
嵌入式
程序在JLink调试时运行正常,退出调试环境后运行不正常的问题
随后将程序下载到FLASH中并退出调试环境,再复位后程序无法正常运行,观察发现LCD屏幕点亮了,说明引脚配置没问题,而
SDRAM
驱动及LCD驱动和老师给的程序基本相同,一时也不知道问题出在哪,只有看着老师的程序一步一步的改了
氷冷酒
·
2023-11-19 12:54
嵌入式学习之LPC1788
调试
SDRAM
、DRAM及DDR FLASH ROM概念详解
存储器1、RAM:2、ROM:SRAMDRAM
SDRAM
DRAM与SRAM的应用场合EEPROMFLASHNORFLASHNANDFLASHDDR在了解其他概念之前,我们要首先知道,什么是存储器存储器存储器是用来存储程序和各种数据信息的记忆部件许多存储单元的集合
Z小旋
·
2023-11-17 03:31
【嵌入式学习】
SDRAM
RAM
FLASH
ROM
SRAM
【FPGA】zynq 单端口RAM 双端口RAM 读写冲突 写写冲突
具体的分类讲解可以看
SDRAM
Z小旋
·
2023-11-17 03:29
【FPGA】
fpga开发
RAM
读写冲突
双端口RAM
写写冲突
wince 内存释放_Wince过程内存和存储内存
Wince下的内存切实上是分为三个局部的.先说这几局部的名字,对象存储,系统内存,过程内存.准确来讲,该当用下面公式解释Wince内存=系统内存+(对象存储+过程内存).这里德内存也即便我们平时说的
SDRAM
weixin_39722965
·
2023-11-16 22:28
wince
内存释放
问题汇总20231103
2.Mcu和mpu的本质区别3.下载HAL库步骤4.RAM,ROM,SRAM,
SDRAM
,DDR内存5.编译过程6.STM32Cubemx离线库导入问题前言本篇为新专栏,是我的日常中,自己开发和学习中遇到的疑问
老王WHH
·
2023-11-16 21:23
问题汇总
嵌入式硬件
单片机
DDR
SDRAM
学习笔记
一、基本知识1.
SDRAM
SDRAM
:即同步动态随机存储器(SynchronousDynamicRandomAccessMemory),同步是指其时钟频率与对应控制器(CPU/FPGA)的系统时钟频率相同
little ur baby
·
2023-11-15 11:42
学习
笔记
fpga开发
基于K7的PXI&PXIe数据处理板(Kintex-7 FMC载板)
板载1组独立的64位DDR3
SDRAM
大容量缓存。该板卡通过搭载不同的FMC子卡,可快速搭建起基于PXIExpress
代码匠
·
2023-11-14 14:07
产品展示
fpga开发
xilinx
Xilinx FPGA平台DDR3设计详解(一):DDR
SDRAM
系统框架
DDR
SDRAM
(双倍速率同步动态随机存储器)是一种内存技术,它可以在时钟信号的上升沿和下降沿都传输数据,从而提高数据传输的速率。
FPGA入门到精通
·
2023-11-13 22:28
FPGA
IP
fpga开发
fpga
vivado
verilog
xilinx
DDR
DDR3
Reindeer-RISCV学习笔记(2)
文章目录文件目录coreincludememery寄存器组使用双口ramddr改用axi_hp总线移植到zybo先试一下core添加memerymem_addr地址范围这里说一下如何同时使用SRAM与
SDRAM
dram_rw_buffer
朽木白露
·
2023-11-12 19:56
RISCV
verilog
risc-v
reindeer
存储器简介(RAM/ROM/FLASH/NVRAM)
价格低于SRAM
SDRAM
(Synchronou
sDRAM
,同步动态随机存取存储器)cloc
u010154760
·
2023-11-10 21:24
2015年5月
审计
存储
flash
rom
ram
ROM/PROM/EPROM/EEPROM/RAM/SRAM/DRAM/
SDRAM
/FLASH
一、ROM只读存储器(Read-OnlyMemory,ROM)以非破坏性读出方式工作,只能读出无法写入信息。信息一旦写入后就固定下来,即使切断电源,信息也不会丢失,所以又称为固定存储器。ROM内部的资料是在ROM的制造工序中,在工厂里用特殊的方法被烧录进去的,其中的内容只能读不能改,一旦烧录进去,用户只能验证写入的资料是否正确,不能再作任何修改。如果发现资料有任何错误,则只有舍弃不用,重新订做一份
耐心的小黑
·
2023-11-10 21:22
数字IC踩坑中
存储器
芯片
数字电路
ROM
RAM
几款国产FPGA系列器件参数汇总
触发器资源嵌入式内核易失性价格晨熙系列GW2A_1820736868Kbits3844155520GW2A_55547202626Kbits6086410400GW2AR-1820736868Kbits+64M
SDRAM
38441
老王学FPGA
·
2023-11-08 20:34
fpga开发
verilog
嵌入式硬件
产品运营
图像处理
【TES745D】青翼自研基于复旦微的FMQL45T900全国产化ARM核心模块(100%国产化)
核心板上分布了DDR3
SDRAM
、EMMC、SPIFLASH、以太网PHY芯
北京青翼科技
·
2023-11-07 07:48
fpga开发
图像处理
信号处理
arm开发
嵌入式实时数据库
智能硬件
基于FPGA+MIG+AXI4实现DDR3
SDRAM
读写操作仿真(附代码+各模块仿真时序图)
前言一、仿真工程结构二、TestBench文件代码2.图像数据源模块(img_data_gen.v)仿真2.1全局视角仿真图2.2局部视角仿真图3.图像写请求模块(img_write_req_gen.v)仿真4.图像帧写入模块(frame_write.v)仿真4.1全局视角仿真图4.2局部视角仿真图4.2.1write_buf4.2.2frame_fifo_write5.图像通道写仲裁模块(mem
春风细雨无声
·
2023-11-05 20:56
FPGA
fpga开发
图像处理
基于FPGA+MIG+AXI4实现DDR3
SDRAM
读写操作(附代码)
温馨提示:在阅读本文之前需具备DDR3
SDRAM
(详见https://blog.csdn.net/xingchenfeiying/article/details/123439177?
春风细雨无声
·
2023-11-05 20:25
FPGA
fpga开发
Xilinx的DDR4 IP
话不多说,直接进入正题,前面的IP生成流程带一下:左侧IPCatalog后搜索DDR4,选择DDR4
SDRAM
(MIG),点进去配置(工具是Vivado2021):1.Basic如下图:上图中需要注意和配置的是
亮锅锅来啦
·
2023-11-05 20:22
Verilog
Xlinx
fpga开发
verilog
Xilinx VIVADO 中 DDR3(AXI4)的使用(1)创建 IP 核
1、前言DDR3
SDRAM
简称DDR3,是当今较为常见的一种储存器,在计算机及嵌入式产品中得到广泛应用,特别是应用在涉及到大量数据交互的场合,比如电脑的内存条。
chylinne
·
2023-11-05 20:22
fpga开发
五,基于FPGA的DDR控制器设计及MIG控制器使用
1,DDR简述
SDRAM
:称为动态随机访问存储器,通过电容保存信息。
yxiune
·
2023-11-05 20:22
FPGA
ddr
fpga
基于上海复旦微电子FMQL20S400的全国产化核心模块
核心板上布了DDR3
SDRAM
、EMMC、SPI
测试专家
·
2023-11-05 13:30
国产化
fpga开发
创意戏剧师资培训
KnowledgeIntelligenceDynamicsSkillKID
SDRAM
A创意戏剧基础Day12018.08.12导师:王添强地点:广东佛山罗格实验学校主办:深圳骑士教育科技有限公司策划:香港明日艺术教育
Jaya曾
·
2023-11-05 01:06
高速数据处理平台学习资料第3篇:基于双TMS320C6678+双XC6VSX315T的6U VPX高速数据处理平台
FPGA片外挂接2簇32bitDDRIII
SDRAM
,大容量支持2GB。每片FPGA还通过EMIF总线连接一片TMS320C6678型8核心DSP。所有信号处理FPGA与DSP均通过
hexiaoyan827
·
2023-11-04 20:23
2021
高速数据处理平台
基带信号处理
无线仿真平台
高速图像采集
高速数据处理
C6678信号处理板资料保存:基于Xilinx Virtex-6 XC6VLX240T 和TI DSP TMS320C6678的信号处理板204
FPGA片外挂接2簇32bitDDRIII
SDRAM
,大容量支持2GB。每片FPGA
hexiaoyan827
·
2023-11-04 20:22
2020
C6678信号处理板
XC6VLX240T板卡
DSP
TMS320C6678
软件无线电通用处理卡
C6748子卡模块
C6678板卡学习资料:基于双TMS320C6678+双XC6VSX315T的6U VPX高速数据处理平台3
FPGA片外挂接2簇32bitDDRIII
SDRAM
,转存失败重新上传取消大容量支持2GB。每片FPG
hexiaoyan827
·
2023-11-04 20:52
2020
C6678
C6678软件无线电
C6678基带信号处理
C6678无线仿真平台
c6678图像采集
FPGA顶层模块设计
`include"param.v"moduleov5640_
sdram
_vga(inputclk,inputrst_n,//ov5640portinputcmos_vsync,inputcmos_href
joker-fpga
·
2023-11-03 18:37
fpga开发
交换机的硬件和结构组成
(10)缓启动芯片(11)PSE芯片(12)PD芯片(13)Crystal(有源/无源)(14)时钟Buffer(15)NorFlash(16)NandFlash(17)EEPROM(18)DRAM/
SDRAM
社牛超靓的铁蛋儿
·
2023-11-03 04:15
硬件电路设计基础
硬件细分知识
信息与通信
网络
【TES720D】青翼科技基于复旦微的FMQL20S400全国产化ARM核心模
核心板上布了DDR3
SDRAM
、E
北京青翼科技
·
2023-11-01 07:41
fpga开发
arm开发
图像处理
信号处理
嵌入式实时数据库
架构
QDDR究竟是什么?
QDDR,全称QuadDataRate,是一种同步动态随机存储器(
SDRAM
)的标准。它代表着存储器的一种类型,这种存储器在处理大量数据时具有极高的效率和速度。
不觉明了
·
2023-10-31 23:30
高速PCB设计
pcb工艺
深度学习
平面
硬件工程
SDRAM
芯片技术
SDRAM
:synchronou
sDRAM
,同步DRAM一、原理
SDRAM
和传统DRAM的区别:传统DRAM:和CPU之间采用异步方式交换数据。
rebekk
·
2023-10-30 22:34
计算机组成
计算机组成原理
Linux启动之uboot分析
1.norflash-是非易失性存储器(也就是掉电保存)2.nandflash-是非易失性存储器(也就是掉电保存)3.SRAM-静态随机访问存储器-StaticRandomAccessMemory4.
SDRAM
是东东东啊
·
2023-10-30 20:52
Linux驱动学习
linux
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他