E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
管脚
计算机电源 3842,新手必看 三大节点助你吃透UC3842
不管是新手还是电源老手,肯定都对UC3842并不陌生,这款芯片由于
管脚
少,外围电路简单,被大量应用在电子电路设计当中。
weixin_39640687
·
2023-01-04 21:43
计算机电源
3842
SD卡、TF卡、MMC卡、emmc、sdio扫盲
一、sd卡、tf卡,mmc卡的区别:共同点:SDTFMMC都是在MMC基础上演化发展不同的规范,比如物理尺寸,封装,电压,
管脚
,位宽,时钟信号等不同,但都使用相同的总线规范。
gentle666
·
2023-01-04 12:38
总线
SDIO
物联网
控制器
台型计算机电源电路图,电脑ATX电源控制电路及原理
控制电路采用TL494(有的电源采用KA7500B,其
管脚
功能与TL494相同,可互换)及LM339集成电路(以下简称494和339)。494是双排16脚集成电路,工作电压7~40V。
还是那个小宇
·
2022-12-30 15:05
台型计算机电源电路图
【Xilinx Vivado时序分析/约束系列7】FPGA开发时序分析/约束-FPGA单沿采样数据input delay时序约束实操
本次以实际工程进行(Vivado)问题引入FPGA
管脚
处时钟上升沿到达之后3ns是数据到达时间,时钟周期为10ns,如何约束inputdelay和察看时序报告?分析
Linest-5
·
2022-12-30 12:30
#
时序分析
fpga开发
硬件工程
pcb工艺
硬件架构
嵌入式硬件
VGA
1.2VGA
管脚
VGA接口是一种D型接口,采用非对称分布的15pin连接方式,共有15针,分成3排,每排5个孔,是显卡上应用最为广泛的接口类型,绝大多数显卡都带有此种接口。
东师小镇
·
2022-12-30 00:57
FPGA基础学习
VGA
有源晶振引脚接法是什么样的?
有个点标记的为1脚,按逆时针(
管脚
向下)分别为2、3、4。为什么要这么接呢?石英晶片具有压电效应:给晶片连接
YXC扬兴晶振
·
2022-12-29 20:34
晶振
有源晶振
经验分享
无源贴片晶振四角引脚_有源晶振四个脚是如何定义的
所以下面扬兴介绍一下有源晶振常用引脚识别法,以方便大家:有个点标记的为1脚,按逆时针(
管脚
向下)分别为2
weixin_39548490
·
2022-12-29 20:03
无源贴片晶振四角引脚
AXI4(AXI-full)总线详细介绍
AXI4(AXI-full)总线详细介绍1.1什么是AXI1.1.1zynq的三种AXI总线1.1.2AXI的三种接口1.1.3AXI协议1.1.3.1AXI握手协议1.1.3.2突发式读写1.2AXI
管脚
说明
ML__LM
·
2022-12-29 00:25
ZYNQ
协议
AXI
ZYNQ
AD18报错: Cannot match pads with new footprint in component: R3 Footprint
在仔细检查以后发现是焊盘
管脚
位号出错,在绘制封装时没有注意到位号编号不是从一开始如下图:在改变位号为1,2后验证通过。
小小龙lon
·
2022-12-28 14:22
AD18
封装
STM32中GPIO和AFIO的设置中的两个问题
1.选择IO口的模式:我们知道对于大多数的
管脚
设置而言一般有四种模式可以供我们在配置IO口时使用,其实我们不必要记忆什么模式怎么设置,在数据手册IO口设置中已经将我们需要的配置模式给出,只要我们查手册即可
EngineeringHR7
·
2022-12-28 04:33
stm32
嵌入式
物联网
单片机
深入理解符号
对一系列的数字编号给出注释,尤其在编写底层驱动程序的时候(比如
管脚
编号)#include#includeintmain(){int/**/i;//正确char*s="abcdefgh//hijklmn"
"派派"
·
2022-12-27 05:55
C语言学习
蓝桥杯
职场和发展
OTP语音芯片常见故障有哪些?以及关于采样率的疑问解答
按键,一线串口;NVC系列工作电压:2V-4.5V,静态电流:2UA,控制方式:按键,一线串口,二线串口;NVD系列工作电压:2V-5.5V,静态电流:2UA,控制方式:按键,一线串口,二线串口;2、
管脚
图
m0_68262673
·
2022-12-25 17:11
单片机
嵌入式硬件
时序约束优先级_时序约束策略 - 数字ICer博客 - OSCHINA - 中文开源技术交流社区...
本文是对网上时序约束相关文章进行学习记录;主要来源公众号:科学计算Tech目录1.IO约束2.时钟周期约束3.多周期约束4.伪路径5.XDC约束优先级1IO约束1.1
管脚
约束
管脚
约束指
管脚
分配,我们要指定
管脚
的位置
何静回来了
·
2022-12-25 08:37
时序约束优先级
【Time6】时钟约束
create_clock[-nameclock_name]\-periodperiod_value\[-waveformedge_list]\[-add]\[source_objects]
管脚
进入的时钟推荐把主时钟定义为顶层
管脚
上
qq_1615549892
·
2022-12-25 08:07
generate
clock
create_genera
-combinational
xilinx 时序约束
1.约束文件的概念FPGA设计中的约束文件有3类:用户设计文件(.UCF文件)、网表约束文件(.NCF文件)以及物理约束文件(.PCF文件),可以完成时序约束、
管脚
约束以及区域约束。类
qijitao
·
2022-12-25 08:36
FPGA时序约束分享02_时钟约束(实用分享)
而其中输入时钟又可再分三种,第一种是输入
管脚
是CLK的,第二种是差分时钟,最后一种是G
MDYFPGA
·
2022-12-25 08:35
fpga开发
FPGA
基于FPGA的spi通信接口VHDL设计
目录1.算法概述2.仿真效果3.MATLAB仿真源码1.算法概述SPI是串行外设接口(SerialPeripheralInterface)的缩写,是一种高速的,全双工,同步的通信总线,并且在芯片的
管脚
上只占用四根线
Simuworld
·
2022-12-21 11:37
fpga开发
spi通信接口
VHDL设计
stm32f103zet6的GPIO基础知识
MOS管的
管脚
有三个:源极S(source)、栅极G(Gate)和漏极(Drain)图片引用:htt
MAR-Sky
·
2022-12-19 03:00
笔记
stm32
单片机
嵌入式硬件
32位单片机存储器中地址膨胀映射作用位带操作和对应地址位置关系
最容易想到的就是通过GPIO的
管脚
来单独控制每个小灯的点亮与熄灭。另一方面,也对操作串行接口器件提供了
MAR-Sky
·
2022-12-19 03:30
一些自己的小用法
单片机
stm32
嵌入式硬件
PCB入门_5-排针的创建
紧接上一课,设置矩形放
管脚
,然后选中
管脚
,一定要按Ctrl+C否则会出现序号错误,然后点阵列粘贴完成。
Mr529302
·
2022-12-18 15:09
硬件架构
使用Blinker控制esp01s Relay继电器模块
目录一、ESP-01s和ESP-01区别外观区别电路区别二、ESP-01s引脚
管脚
示意图
管脚
功能定义电路原理图三、控制esp01sRelay安装blinkerarduino库申请SecretKeyDemo
CDL_LuFei
·
2022-12-18 09:33
IOT
物联网
DCDC电源芯片的引脚功能及应用-BUCK芯片和BOOST芯片
1、PG引脚应用电路TPS7A941A超低噪声、超高PSRRRF稳压器PG
管脚
使用如下图:2、PG引脚时序图LMQ664x0-Q1具有集成VIN旁路和CBOOT电容器的36V、1A、2A和3A超小型同步汽车降压转换器下图中
ltqshs
·
2022-12-17 21:15
电源
电路设计
嵌入式硬件
基于 FPGA 实现 IIC(I2C) 协议控制 EEPROM 读写操作
目录一、源码1.1顶层模块1.2按键模块1.3IIC模块1.4数码管模块二、仿真文件三、
管脚
配置文件四、验证结果本文内容:FPGA作为主机,控制EEPROM芯片,进行数据读写,同时将写入或读出的数据和地址显示在数码管上
上班摸不了鱼
·
2022-12-16 08:53
FPGA小项目
fpga开发
IIC
基于 FPGA 使用 SPI 协议控制 FLASH(M25P16) 进行数据读写操作
目录一、M25P16二、源码2.1顶层模块2.2按键模块2.3SPI模块2.4数码管模块三、仿真模块四、
管脚
配置五、验证结果本文内容:基于SPI协议控制开发板上的FLASH进行数据读写操作一、M25P16
上班摸不了鱼
·
2022-12-16 08:53
FPGA小项目
fpga开发
spi
ADI Blackfin DSP处理器-BF533的开发详解26:扩展IO输入的详细讲解(含源代码)
软件硬件链接硬件设计原理图功能介绍ADSP-EDU-BF53x开发板上扩展接口的PORT2和PORT3中引出了6个扩展IO接口输入接口,这些连接到了CPLD,通过CPLD将这些信号与EBIU总线和中断
管脚
ADI_OP
·
2022-12-13 07:02
ADI
DSP技术中心
ADI
DSP资料下载
Blackfin专题
嵌入式硬件
ADI
DSP
ADI
DSP中文资料
ADI Blackfin DSP处理器-BF533的开发详解16:KEY按键的实现(含源代码)
AD-HP530ICE:ADIDSP仿真器软件准备VisualDSP++软件硬件链接硬件设计原理图实现原理ADSP-EDU-BF53x开发板上的按键连接到了CPLD,通过CPLD将按键信号与EBIU总线和中断
管脚
ADI_OP
·
2022-12-13 07:31
Blackfin专题
ADI
DSP资料下载
ADI
DSP技术中心
ADI
DSP
ADI
DSP中文资料
ADI Blackfin DSP处理器-BF533的开发详解4:中断的使用方法(含源代码)
FIO_MASKA_D和FIO_MASKB_D:用来为PF
管脚
设置中断源,ADS
ADI_OP
·
2022-12-13 06:59
ADI
DSP资料下载
ADI
DSP技术中心
Blackfin专题
ADI
DSP
ADI
DSP中文资料
IBERT
摘要:pg173-ibert、IBERTUltrascaleGTY(IP核)以及使用IP核时遇到
管脚
约束不对的问题目录1.IP核内部1.1ProtocalDefination1.2AdvancedSettings1.3ProtocolSelection1.4ClockSetting
Y__Yshans
·
2022-12-13 00:09
IP核使用
fpga开发
FPGA作为前端sensor输出信号到rv1126/rv1109
(仅作记录)将FPGA当作一个i2c设备,由其作为前端sensor输出lvds信号进入rv1109;该设备硬件上只有4对lvds
管脚
与rv1126相连接,没有mclk,pwdn,reset;即不用对设备进行初始化
暖光-casey
·
2022-12-08 20:13
ci
深圳雷龙SD NAND新品尝试
早期NORflash的接口是并行口的形式,也就是把数据线,地址线并排设置与IC的
管脚
中。但是由于不同容量的并行口NORflash不能硬件上兼容(数据线和地址线的数量不
C君莫笑
·
2022-12-08 17:29
STM32入门学习
物联网传感器
单片机
stm32
嵌入式硬件
ZYNQ之FPGA学习----UART串口实验
UART串口基础知识学习:硬件设计基础----通信协议UART2实验任务上位机通过串口调试助手发送数据给Zynq,ZynqPL端通过RS232串口接收数据并将接收到的数据发送给上位机,完成串口数据环回,
管脚
分配如下
鲁棒最小二乘支持向量机
·
2022-12-07 15:00
笔记
一起学ZYNQ
fpga开发
ZYNQ
经验分享
UART串口
Vivado仿真
基于FPGA开发板使用Verilog设计PWM呼吸灯实验
FPGA开发板使用Verilog设计PWM呼吸灯实验1,实验原理2,实验模块设计2.1RTL设计,呼吸灯模块设计2.2,测试数据,下载到FPGA开发板板级的数据2.3,两个模块综合的netlist3,
管脚
约束
向兴
·
2022-12-05 18:43
Xilinx
fpga开发
VerilogIC前端开发
8086,8088CPU
管脚
,奇偶地址体,主要操作时序, ready信号,reset复位信号。规则字和非规则字
8086/8088均为40条引线,双列直插式封装,某些引线有多重功能,其功能转换有两种情况:一种是分时复用,一种是按组态定义。用8088微处理器构成系统时,有两种不同的组态:最小组态:8088微处理器构成一个较小的系统,所连接的存储容量不大,I/O端口也不多,此时系统的控制总线由8088直接提供。最大组态:用8088构成一个较大系统时,系统的控制信号不能由CPU直接提供,而必须由总线控制器(828
小萌新上大分
·
2022-12-05 11:07
微机原理与接口技术
8086引脚全面解释
奇偶地址体
引脚
8088引脚
复位信号
蜂鸣器播放《两只老虎》
、乐谱知识2.1音符音频2.2两只老虎乐谱三、系统框图四、模块调用五、模块原理图六、工程源码6.1音符选择模块代码6.2pwm产生模块代码6.3顶层模块代码七、仿真测试7.1测试代码7.2仿真结果八、
管脚
信息九
英特尔FPGA中国创新中心
·
2022-12-04 09:38
FPGA学习
fpga开发
verilog
fpga
硬件工程
【入门学习二】基于 FPGA 使用 Verilog 实现蜂鸣器响动的代码及原理讲解
目录一、知识了解二、模块设计三、程序实现四、
管脚
配置及结果展示五、写给小白看的上一篇博文:【入门学习一】基于FPGA使用Verilog实现按键点灯代码及原理讲解功能描述:通过前面一篇学习的按键使用,本篇文章进一步使用按键
上班摸不了鱼
·
2022-12-04 09:34
FPGA新手入门
verilog
fpga
MT7688修改Linux下内核驱动中的dts文件,
管脚
复用功能转换之4通道PWM
MT7688修改Linux下内核驱动中的dts文件,
管脚
复用功能转换之4通道PWM1.首先,DTS部分的知识就不说了,使用的内核版本为openWrt15.05BusyBoxv1.23.2(2019-02
阿龙。loong
·
2022-12-03 16:25
物联网
存储器的概述——DRAM动态存储器
这势必增加芯片地址线的
管脚
数目。
chy3232
·
2022-12-01 22:56
其他
STM32CubeMX实战教程(八)——SD卡初始化
SD卡读写前言材料SD卡SD卡简介SD
管脚
简介SDIO介绍原理图工程配置时钟树基本信息指示灯和串口SDIO配置进入代码一些源码及分析main函数下载验证失败可能原因结语前言其实STM32CubeMX这款软件本身只是一个工具
会开发的喵
·
2022-11-30 03:25
stm32
单片机
arm
树莓派GPIO
命令行执行下行,即可得树莓派
管脚
编码表。$gpioreadall也可看下图:BOARD编号参考RaspberryPi主板上P1接线柱的针脚编号。
司徒法克
·
2022-11-27 03:03
linux
【Altium Designer软件使用】:自定义快捷键
这里以快速对齐快捷键为例然后出现自定义命令窗口:此时选中这些
管脚
后,在按下4键,即可让他们左对齐:其他的快捷键也适用于此方法。
W_oilpicture
·
2022-11-27 01:59
Altium
Designer
学习
【Altium Designer学习】:排针类元件模型的创建以及阵列式粘贴方法
一、新建元器件快捷键:T+C,创建新的元器件,命名为:HEADER10X2绘制矩形框:(点击矩形工具)添加
管脚
,按下TAB键:阵列式粘贴:选中一个已经添加的
管脚
,复制(Ctrl+C):出现以下界面:最后点击
W_oilpicture
·
2022-11-27 01:59
Altium
Designer
学习
51单片机学习笔记(郭天祥版)(3)——引脚讲解、数码管静态显示、中断系统(外部中断,定时器中断)...
学习引脚的功能9引脚复位
管脚
,当给2个机器周期(24个时钟振荡周期)的高电平时会复位,单片机正常工作时会给0.5v的低电平VPD备用电源的输入端,当主电源VCC发生故障降低到某一规定的低电平时,将+5V
裂缘冰释
·
2022-11-26 14:03
单片机
java
嵌入式
编程语言
stm32
Arduino ESP32使用U3115S芯片控制H桥驱动有刷直流电机
芯片是电压高达300V的半H桥驱动电路,
管脚
说明:NumberSymbolDescription1VCC低侧固定逻辑电源输入2HIN逻辑输入端,控制门电路驱动输出(HO),同相3LIN#逻辑输入端,控制门电路驱动输出
caixf_001
·
2022-11-26 13:30
ESP32
Arduino
IDE
单片机
嵌入式硬件
基于IIC和SPI协议的温湿度采集
(2)硬件I2C协议:对应STM32芯片中的硬件I2C外设,有相应的I2C驱动电路,其所使用的I2C
管脚
也是专用。
hainan_697201
·
2022-11-26 12:29
单片机
stm32
嵌入式硬件
物联网基础:物联网卡介绍及卡号解码
外观和
管脚
定义与普通SIM卡相同。MS卡
轻松学长
·
2022-11-26 08:12
物联网基础
物联网
4G模块使用记录移远EC20、BC20
目录一、概述二、硬件连接--UART2.1休眠
管脚
的使用2.2复位三、硬件连接--USB调试3.1USB线序定义3.2驱动安装3.3抓取模组log四、模组型号和SIM卡4.1模组区别4.2本地卡和漫游卡
何事误红尘
·
2022-11-25 09:42
IOT
4G模组
EGO1—实现拨码开关控制数码管显示数值
管脚
约束A0~
unique_ZRF
·
2022-11-24 14:29
FPGA
fpga开发
EGO1—通用按键
按键
管脚
约束如下:2.按键消抖去抖的设计是:声明3个寄存器btn0、btn1、btn2,并将它们组合成移位寄存器,将移位方
unique_ZRF
·
2022-11-24 14:29
FPGA
fpga开发
Lattice FPGA 开发工具Diamond使用流程总结——工具使用
使用流程这里介绍了工程建立、文件输入、ip核配置、
管脚
配置、综合及布线以及下载程序。
老王学FPGA
·
2022-11-24 09:44
fpga开发
verilog
fpga
嵌入式硬件
USB - CY7C68013A 芯片
文章目录1.CY7C68013A概述2.内部结构框图3.封装和
管脚
4.原理图5.SlaveFIFO模式的工作原理与通信时序5.1工作原理5.2SlaveFIFO的通信时序1.CY7C68013A概述USB
Arist9612
·
2022-11-24 06:18
总线与通信接口
上一页
15
16
17
18
19
20
21
22
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他