E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
ZYNQ系列学习
zynq
PL通过EMIO实现网络通信,LWIP无法ping通
ZYNQ
一般是用两路网口,大部分硬件设计会选择直接用PS端的MIO,这样可以省去PL端的管教消耗。最近手里有个板子刚好是连接了EMIO,只能通过EMIO实现网络通信了。
FPGA_Linuxer
·
2023-07-19 06:58
ZYNQ
ZYNQ
中断号分配问题
我们在实际设计过程中,可能开始用了一个中断,后面有了需求可能需要增加中断大部分时候可能我们会用这个concat复用接口,这样可能会导致开始我们分配的中断号已经发生了变化,所以在PS端进行中断设计时,我们的中断号最好直接通过#define直接从头文件里提取,而不要手动设置,不然可能导致开始好使的程序,发现中断不再响应了的情况
FPGA_Linuxer
·
2023-07-19 06:57
ZYNQ
Istio
系列学习
(三)----Istio主要组件
一、Istio的完整的组件列表如下:%kubectl-nistio-systemgetpodNAMEREADYSTATUSgrafana-5f54556df5-s4xr41/1Runningistio-citadel-775c6cfd6b-8h5gt1/1Runningistio-galley-675d75c954-kjcsg1/1Runningistio-ingressgateway-6f7b4
归来少年Plus
·
2023-07-17 19:55
istio
kubernetes
java
docker
目标检测YOLO
系列学习
记录
目标检测YOLO
系列学习
记录前言一、YOLOv1二、YOLOv2BetterBatchNormalizationHighResolutionClassifierConvolutionWithAnchorBoxesDimensionClustersDirectlocationpredictionFine-GrainedFeaturesMulti-ScaleTrainingFaster
坚强的秃头程序媛
·
2023-07-17 08:04
深度学习
神经网络
Yolo
系列学习
(一)
1、将回归和分类放到阶段。两阶段网络都是将分类和回归分为两部分。2、Yolo2016年出现。将目标检测任务当做一个回归问题,针对bx做回归,回归出类别的概率。使用独立的神经网络预测bx的位置和类别概率。(regeressionproblem),一次迭代出全部结果。(bx本来就是一个回归问题,左上角右下角坐标,类别概率也当做回归问题)假正例:模型认为是正例,但判断错误,例如:“人脸识别,应该在正确的
。七十二。
·
2023-07-17 08:30
神经网络
目标检测
人工智能
计算机视觉
YOLO
系列学习
目录很不错的链接0一些小知识0.1先验框anchorbox0.2网络结构图1YOLOv1学习2YOLOv2学习很不错的链接还有一些在【yolo论文学习】收藏夹里面DeepLearningPapersTranslation(CV)论文阅读:YouOnlyLookOnce:Unified,Real-TimeObjectDetectionYOLOv2论文笔记YOLO系列算法精讲:从yolov1至yolo
孟孟单单
·
2023-07-17 08:29
目标检测学习
目标检测
yolo
系列学习
文章目录理论基础YOLO-V1YOLO-V2教学视频理论基础不同阶段算法优缺点分析two-stage(两阶段):Faster-rcnn、Mask-Rcnn,多了预选框操作RPNOne-stage(单阶段):YOLO指标分析精度Precision查准率,预测为正且实际为正占预测为正的比例召回率Recall查全率,预测为正且实际为正占总体正样本的比例准确度Accuracy,预测为正且实际为正和预测为负
邦之彦
·
2023-07-17 08:59
YOLO
zynq
Linux软件中断,ARM Linux对中断的处理--中断注册方法
中断注册方法在驱动程序中,要想使设备能够产生中断,则首先需要调用request_irq()来分配中断线。在通过request_irq()函数注册中断服务程序的时候,将会把设备中断处理程序添加进系统,以在中断发生的时候调用相应的中断处理程序。我们来看一下request_irq()函数的定义:-------------------------------------------------------
陈仲凯
·
2023-07-16 22:37
zynq
Linux软件中断
Java内存管理-一文掌握虚拟机创建对象的秘密(九)
【福利】JVM
系列学习
资源无套路赠送回顾一下:本文是接着上一篇内容:Java内存管理-愚人节new一个对象送给你(八),继续整理!
阿飞云
·
2023-07-16 12:21
ZYNQ
7035 PS读写PL端DDR3
ZYNQ
7035PS读写PL端DDR3硬件平台小熊猫嵌入式电子:
ZYNQ
7035_R5MIGIP核配置PL端DDR管脚分配NET"ddr3_addr[0]"LOC="A8"|IOSTANDARD=SSTL15
代码匠
·
2023-07-16 07:09
FPGA
ZYNQ
Vivado
DDR3
【USRP X410】LabVIEW参考架构软件,用于使用Ettus USRP X410对无线系统进行原型验证
它还包含Xilinx
Zynq
Ul
乌恩大侠
·
2023-07-16 06:46
USRP
指南
labview
X410
USRP
玩转
Zynq
连载40——[ex59] 基于
Zynq
的双目视觉图像采集显示实例
特权同学玩转
Zynq
连载40——[ex59]基于
Zynq
的双目视觉图像采集显示实例1CMOS摄像头应用背景与驱动原理CMOS摄像头(CMOSSensor)是一种采用CMOS图像传感器的摄像头。
ove学习使我快乐
·
2023-07-16 00:19
fpga
ZYNQ
PL 添加IP 串口UART AXI UART16550
目录开发环境、硬件FPGA部分SDK部分PL串口相关寄存器源代码下载开发环境、硬件vivado2018.3正点原子领航者v2开发板7020使用管脚:COM2对应PL的K14M15FPGA部分openblockdesign添加PS部分双击进行配置配置PS串口设置ddr内存设置时钟,FCLK就是PL时钟设置中断用于PL串口添加uartIP核RunBlockAutomationRunConnection
韬_17
·
2023-07-15 23:50
tcp/ip
fpga开发
网络协议
单片机
嵌入式硬件
建筑速写3(茅草屋吊脚楼)(80/300)
建筑速写
系列学习
的是cctalk晴天的绘画课堂-钢笔建筑风景速写系列的课程。
蓝澜2021
·
2023-07-15 22:12
No Elf file associated with target - Vivado 2016.4 如何解决
errorwhilerunningps7initmethod.NoElffileassociatedwithtarget这是vivado2016.4的bugDescription问题描述GDB/XMDdebugwillnotworkforthe
Zynq
designscreatedusingViv
三、缺
·
2023-07-15 16:13
zynq
基于zedboard(
zynq
7020)使用命令行(sysfs )读取、控制AXI_GPIO开关、led和PS MIO
linuxgpio从内核空间导出到用户空间 petalinux在制作Linux系统时,会自动的将gpio从内核空间导出到用户空间,在用户空间下可以通过sysfs方式控制gpio;用户空间位置在/sys/class/gpio,在该文件夹下能看到gpiochipX,X代表gpio的base从那里开始。比如vivado设计用的axi-gpio地址时412000,经过空间导出到用户空间之后,gpioch
RyanLee90
·
2023-07-15 16:10
ZYNQ
LINUX
linux
基于
ZYNQ
阵列涡流检测系统硬件设计(一)
感应线圈的感应信号会被AD模数转换芯片进行采集,
ZYNQ
的PL部分会将AD模数转换芯片的数字量保存在FIFO
深圳信迈科技DSP+ARM+FPGA
·
2023-07-15 14:52
ZYNQ
fpga开发
Qt
系列学习
教程(总目录) —— 模块、控件、类、源码解析
一、开始的开始1.安装软件1.1Qt5.15之前版本的安装与卸载1.2Qt5.15之后版本的在线安装与卸载2.新建工程-HelloWorld2.1创建项目及注意事项3.认识工程与软件工程:3.1.pro文件详解3.2main/widget.cpp/widget.h文件详解3.3ui_widget.h/widget.ui文件详解3.4qrc资源文件介绍与使用软件:3.5QtCreator介绍4.Qt
万俟淋曦
·
2023-06-24 07:01
Qt
开发语言
Qt
控件
源码
教程
7Z010 引脚功能详解
参考文档包括:ds187-XC7Z010-XC7Z020-Data-Sheetds190-
Zynq
-7000-Overviewug585-
Zynq
-7000-TRMug865-
Zynq
-7000-P
小屁冬
·
2023-06-24 06:34
FPGA
FPGA
Verilog
7Z010
7Z045 引脚功能详解
参考文档包括:ds191-XC7Z030-XC7Z045-data-sheetds190-
Zynq
-7000-Overviewug585-
Zynq
-7000-TRMug865-
Zynq
-7000-P
小屁冬
·
2023-06-24 06:04
FPGA
FPGA
Verilog
7Z045
ZYNQ
开发板启动Qt程序
交叉编译后的Qt可执行文件拷贝到/usr/root
ZYNQ
开发板启动Qt程序前需要配置环境变量exportDISPLAY=:0.0
XXYBMOOO
·
2023-06-22 10:32
qt
开发语言
linux
操作系统原理之多进程、多线程与并发
(9)多线程的意义(10)进程和线程的区别(11)Java线程和OS线程的关系提示:以下是本篇文章正文内容,Java
系列学习
将会持续更新(1)什么是进程?
一只咸鱼。。
·
2023-06-22 03:12
Java多线程与并发
java
大数据
开发语言
Zynq
CAN控制器:FPGA中的控制器
Zynq
CAN控制器:FPGA中的控制器
Zynq
是赛灵思公司推出的一款基于ARMCortex-A9架构的SOC芯片,具有集成的FPGA和处理器系统,从而实现了高度的可编程性和灵活性。
python&matlab
·
2023-06-21 21:34
fpga开发
matlab
linux 添加spi 驱动,Linux 设备树添加spi设备
Linux:4.6应用开发板:
zynq
系列zc706、zedboard文件系统:ubuntu12参考帖子:https://stackoverflow.com/questions/53634892/linux-spidev-why-it-shouldnt-be-directly-in-devicetree
nameoverflow
·
2023-06-21 12:42
linux
添加spi
驱动
ZYNQ
——锁相环(PLL)实验
文章目录一、介绍二、添加时钟IP三、设计源代码四、仿真测试五、添加ILAIP六、分配引脚七、板上验证八、示波器输出九、问题汇总一、介绍
ZYNQ
开发板上只有一个50MHz的时钟输入,如果要用到其他频率的时钟
西岸贤
·
2023-06-20 23:50
zynq
zynq
Vivado
PCB设计
系列学习
-接地原则
目录概要整体架构流程技术名词解释技术细节1.星型接地2.单独的模拟地和数字地3.接地层4.混合接地的困惑5.针对高频的接地总结:概要提示:这里可以添加技术概要接地无疑是系统设计中最为棘手的问题之一。尽管它的概念相对比较简单,实施起来却很复杂,遗憾的是,它没有一个简明扼要可以用详细步骤描述的方法来保证取得良好效果,但如果在某些细节上处理不当,可能会导致令人头痛的问题。对于线性系统而言,“地”是信号的
第二层皮-合肥
·
2023-06-20 23:42
硬件设计
fpga开发
嵌入式硬件
PCB设计
系列学习
-高速ADC 布局布线规则
目录概要整体架构流程技术名词解释技术细节1.AGND与DGND2.PDS设计3.裸露焊盘的设计4.层间交叉耦合的问题小结概要提示:这里可以添加技术概要本文主要介绍高速ADC的布局布线规则整体架构流程提示:这里可以添加技术整体架构大致分为几个部门逐步区描述技术名词解释提示:这里可以添加技术名词解释ADC:技术细节1.AGND与DGND为了确保设计性能达到数据手册的技术规格,使用高速转换器时,必须遵守
第二层皮-合肥
·
2023-06-20 23:42
硬件设计
嵌入式硬件
fpga开发
PHY芯片的使用(一)之基本概念讲解1
本系列主要讲解在嵌入式领域的使用,以为Xilinx
zynq
7000系列or复旦微的FMQL为主控芯片,88e1111和国产PHYXL53XXX为例讲解,前几章介绍基本概念,而后主要以软件工程师的角度在裸机
比特流1024
·
2023-06-19 06:46
芯片国产化
计算机网络
mcu
信息与通信
欢迎各位嵌入式同僚交流问题、经验。
stm32、
ZYNQ
7000、xilinxFPGAmicroblaze、dsp等主控芯片、一些常见的控制类芯片和AD,DA相关芯片。欢迎大家一起交流讨论,共同进步。在博客中我计划
比特流1024
·
2023-06-19 06:15
技术情感交流
单片机
嵌入式硬件
Linux的初步认识和环境搭建
Linux环境搭建一、云服务器二、Xshell和Xftp三、终端连接云服务器四、Xshell和Xftp的使用提示:以下是本篇文章正文内容,Java
系列学习
将会持续更新Linux是什么?
一只咸鱼。。
·
2023-06-19 04:00
Git
Linux
Docker
linux
服务器
运维
ZYNQ
——PL端流水灯的实现
文章目录一、介绍二、代码编写三、引脚分配四、仿真分析五、添加ILAIP六、板上验证一、介绍本文介绍的是在
ZYNQ
7020黑金开发板上实现PL端流水灯的例子,开发板上PL端的LED灯总共有4个,在原理图中找到
西岸贤
·
2023-06-18 15:14
zynq
zynq
Vivado
学习《汉语诗律学》(28):词字的平仄(5)-四字句的平仄之三/四:平脚律句和平脚拗句
本文为我阅读王力先生《汉语诗律学》的
系列学习
笔记。这套书分上下册,我现在分享的学习内容摘选自第二册第三章《词》的部分段落。今天分享:词字平仄部分的四字句的平仄之三/四:平脚律句和平脚拗句。
秋沼芰荷
·
2023-06-17 13:55
【系统服务实战】tomcat服务的安装实战
未来要更新的专栏(此表格后面会继续完善)专栏
系列学习
路线完成情况云原生系列linux基本功系列-基础命令汇总已更新51个命令云原生系列linux基本功系列-系统服务实战正在更新文章目录前言一.tomcat
我是沐风晓月
·
2023-06-17 08:26
#
3.
linux基本功-系统服务实战
linux
运维
【国产虚拟仪器】基于
ZYNQ
的声发射采集系统方案
系统的整体设计流程为根据上述设计需求进行硬件设备的选型并搭建起声发射采集系统的硬件平台,在该平台上进行声发射采集板卡的设计并根据要求进行上位机软件的设计。该系统的工作过程为,上位机软件按照预先设置的ip地址与端口号与下位机通过以太网连接并向下位机发送开始采集命令。下位机接收到命令向上位机返回采集开始命令,等待数据采集。传感器模块时刻监控采集信号,经过放大模块放大信号并通过A/D模数转换模块传输给Z
深圳信迈科技DSP+ARM+FPGA
·
2023-06-16 14:18
国产NI虚拟仪器
ZYNQ
数据采集
声音
虚拟仪器
ZYNQ
7020 开发板开机检测
拿到开发板后检测开发板能否正常工作。检测需要的工具:电脑、显示器(有HDMI接口)、HDMI线、鼠标、键盘、网线、USB转串口驱动软件。在检测之前,先要在自己的电脑上安装好终端工具和USB转串口的驱动软件。终端工具我安装的是MobaXterm。USB转串口的驱动软件用的是CP210x_Windows_Drivers.zip,解压后双击x64可执行文件完成安装即可。开发板的各个端口连线如下图所示。电
西岸贤
·
2023-06-16 05:04
zynq
ZYNQ
fpga驱动oled iic显示代码_【正点原子FPGA连载】第十八章PS通过VDMA驱动LCD显示实验领航者
ZYNQ
之嵌入式开发指南...
1)实验平台:正点原子领航者
ZYNQ
开发板2)平台购买地址:https://item.taobao.com/item.htm?
weixin_40001025
·
2023-06-15 23:39
fpga驱动oled
iic显示代码
正点原子j-link驱动下载
正点原子ov7725与野火区别
基于
ZYNQ
UltraScale+ MPSoC 实现 MIPI数据接收+VDMA传输到DDR+UDP协议发送数据包
参考文档:pg201-
zynq
-ultrascale-plus-processing-systempg232-mipi-csi2-rxpg020-axi-vdma其他IP核的产品手册,请自行在DocNav
sheng_gao
·
2023-06-15 23:09
Zynq
7020 AXI Video Direct Memory Access 裸板编程
以写为例子,A4为所一行需要的大小,由于输入进来的是yuv422,为两个字节。A8为到了这个大小的时候就会产生一个tlast信号。A0为收到这么多个tlast时就会在第二个缓冲区的起始地址。故这里只要写满一行就会有个tlast信号,写满720的时候就会到第二个缓冲区的起始地址去。intAxiVDMASelfTestExample(u16DeviceId){XAxiVdma_Config*Confi
smile_5me
·
2023-06-15 23:09
Xilinx
Zynq7020
AXI DMA简介与使用【
ZYNQ
】+【DMA】+【Vivado】
DMA:直接内存访问。可以在不在CPU干涉的情况下进行数据的搬运。PS端由集成DMAC的硬核。DDR3---IO---DDR3---OCM---PLAXIDMA简介:概述:AXIDMA:AXIDirectMemoryAccess,直接内存访问AXIDMA为内存和AXI4-Stream外设之间提供了高带宽的直接内存访问其可选的S/G功能可以将CPU数据搬运任务中解放出来AXI4MemoryMapRe
陈嗨呀
·
2023-06-15 23:38
fpga开发
ZYNQ
-7 几种DMA的区别与对比
一AXI总线与DMA对于
ZYNQ
,掌握PS与PL的高速接口;掌握几种DMA的区别与用法;能够编写基于AXI-4总线的用户IP且打包,意味着对
ZYNQ
器件的掌握已经进入了真正的入门,或中级水平。
wandering_star
·
2023-06-15 23:08
【
ZYNQ
】IP核_VDMA的详细介绍
VDMA的特点总结:1、AXIVDMA核心支持为32位地址空间寻址最多32个帧缓冲区,为32位以上地址空间寻址多达8个帧缓冲;2、AXIVDMA核心支持可选的数据重新调整引擎(DRE)。DRE允许对内存进行非对齐访问,允许帧缓冲区从内存中的任何地址开始。没有限制的hsize和步幅以及。AXI4流接口宽度高达64位时支持此功能;3、AXIVDMA支持一种机制,通过Genlock同步来同步帧缓冲区中帧
阿妹有点甜
·
2023-06-15 23:08
#
ZYNQ_IP核的使用
fpga开发
动画
在
ZYNQ
-Linux下操作GPIO和VDMA
目录1.概述2.GPIO操作2.1确定编号2.2初始化2.3操作GPIO3.VDMA操作3.1设置VDMA3.2VDMA操作代码4.结语1.概述此前的文章介绍如何利用petalinux定制
ZYNQ
-Linux
Cesaroy
·
2023-06-15 23:38
fpga开发
linux
AMP架构详解
Xilinx的
ZYNQ
SOC融合了这两种架构,
ZYNQ
SOC芯片包含两个独立的Cortex-A9处理器,这两个处理器核在结构上是相同的,同时又包括了可编程的逻辑单元(PL
开局一根电烙铁d
·
2023-06-15 22:29
硬件工程师
fpga开发
嵌入式硬件
单片机
R语言 tidyverse
系列学习
笔记(系列5)dplyr 数据分析之across
成绩单scoreinstall.packages("dplyr")library(dplyr)install.packages("tibble")library(tibble)install.packages("stringr")library(stringr)score=tibble(ID=c("1222-1","2001-0","3321-1","4898-0","2782-0","1002-
来份芒果布丁
·
2023-06-14 20:34
r语言
数据分析
tidyverse
dplyr
生信
zynq
操作系统:petalinux的编译使用(上)官方推荐篇
常规环境下petalinux的使用(xilinx官方推荐篇)一.最小系统的构建整个开发流程如下,不一定每一步都要执行。通过Vivado创建硬件平台,得到hdf硬件描述文件;运行source/settings.sh,设置Petalinux运行环境(在安装篇已经设置了别名,可以相对简单了)确定一个工作目录,通过petalinux-create-tproject创建petalinux工程;petalin
快跑bug来啦
·
2023-06-14 16:01
ZYNQ
Linux
嵌入式
linux
操作系统
zynq
操作系统: Linux驱动开发AXIDMA篇
前言 由于bram形式的速率限制,在同样紧急的时间条件下,还是改回了axidma的方式来降维打击,对于几兆的速率,颇有种杀鸡用牛刀的感觉,没办法,原来的刀就是差一点,牛刀好用是好用但是终究得提升一点内功裸机下的DMA相对是比较简单的,参考之前裸板对于DMA的操作,而对于LINUX下,只能说苦不堪言。先不谈如何实现用户空间的零拷贝DMA传输,光是Linux环境下的DMA传输就已经感觉比较棘手,一方
快跑bug来啦
·
2023-06-14 16:01
ZYNQ
Linux
嵌入式
linux
dma
kernel
驱动程序
高速信号处理卡 光纤接入卡 设计方案: 519-基于ZU19EG的4路100G光纤的PCIe 加速计算卡
519-基于ZU19EG的4路100G光纤的PCIe加速计算卡一、板卡概述本板卡系我司自主设计研发,基于Xilinx公司
Zynq
UltraScale+MPSOC系列SOCXCZU19EG-FFVC1760
hexiaoyan827
·
2023-06-14 13:56
信号处理
高速信号处理
光纤接入
加速计算
ZYNQ
- 以太网远程更新贴片SD卡应用程序【SD NAND应用】
写在前面对于
ZYNQ
系列的板卡固化,可以通过JTAG接口,使用SDK固化到FLASH中,或者可将SD卡取出将SD卡中保存的固化工程进行修改,但在很多情况下,离线更新会很不方便,本文借鉴网上常见的远程更新
深圳市雷龙发展有限公司
·
2023-06-14 12:12
ZYNQ
贴片SD卡
SD
NAND应用
SD卡
nand
flash
ZYNQ
启动过程简介 以及
ZYNQ
裸机生成BOOT.BIN
背景下图是
ZYNQ
的启动过程上电复位等完成后,先执行BootRom,然后再根据MIO设定的启动方式选择对应从哪里启动,无论从哪里启动,都需要一个BOOT.BIN文件,对于裸机程序来说:BOOT.BIN应对包含如下信息
Hello-FPGA
·
2023-06-14 11:00
学习《汉语诗律学》(28):词字的平仄(5)-四字句的平仄之二:仄脚拗句
本文为我阅读王力先生《汉语诗律学》的
系列学习
笔记。这套书分上下册,我现在分享的学习内容摘选自第二册第三章《词》的部分段落。今天分享:词字平仄部分的四字句平仄之二:仄脚拗句。
秋沼芰荷
·
2023-06-14 06:55
上一页
11
12
13
14
15
16
17
18
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他