E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
数字电路逻辑设计
【FPGA】面试问题及答案整理合集
5、乒乓操作问题6、同步和异步逻辑电路7、同步复位和异步复位8、MOORE与MEELEY状态机的特点9、同步和异步FIFO1、硬件描述语言和软件编程语言的区别 硬件描述语言是一种用形式化的方法来描述
数字电路
和系统的语言
阿妹有点甜
·
2022-12-17 09:14
#
FPGA面试题总结
fpga开发
神经网络专业硕士就业,学神经网络毕业去向
难度,肯定高,要求你有创新的思维能力,高数中的微积分、数列等等必须得非常好,软件编程(基础的应用最广泛的语言:C/C++)必须得很好,微电子(
数字电路
、低频高频模拟电路、最主要的是嵌入式的编程能力)得学得很好
aifans_bert
·
2022-12-16 08:01
神经网络
神经网络
人工智能
深度学习
matlab 2022更新
将库浏览器停靠在模型中MATLAB.NET引擎API:从.NET应用程序调用MATLAB编译工具:创建和运行软件编译任务App性能:启动速度更快,图形交互的响应更快FuzzyLogicToolbox-使用更新后的模糊
逻辑设计
器以
liang890319
·
2022-12-15 21:22
工业自动化
数据分析
深度学习
matlab
开发语言
【五一特刊】FPGA零基础学习:SDR SDRAM 驱动设计
本系列将带来FPGA的系统性学习,从最基本的
数字电路
基础开始,最详细操作步骤,最直白的言语描述,手把手的“傻瓜式”讲解,让电子、信息、通信类专业学生、初入职场小白及打算进阶提升的职业开发者都可以有系统性学习的机会
数字积木
·
2022-12-15 15:42
java
嵌入式
编程语言
物联网
分布式
【五一特刊】FPGA零基础学习:VGA协议驱动设计
本系列将带来FPGA的系统性学习,从最基本的
数字电路
基础开始,最详细操作步骤,最直白的言语描述,手把手的“傻瓜式”讲解,让电子、信息、通信类专业学生、初入职场小白及打算进阶提升的职业开发者都可以有系统性学习的机会
数字积木
·
2022-12-15 15:42
编程语言
人工智能
java
嵌入式
opencv
数字电路
与
逻辑设计
(复习)
数字电路
与
逻辑设计
(复习)本博客,只包含数字逻辑的简要知识点+考点以及部分MOOC题目,以及一些个人觉得重要的小知识点。
京雨
·
2022-12-14 13:59
基础
其他
瑞吉外卖项目实战
文章目录一、软件开发整体介绍二、瑞吉外卖项目整体介绍三、开发环境搭建1、数据库环境的搭建(一)启动Navicat(二)数据库设计1、概念设计2、
逻辑设计
(1)用户信息表(user)(2)购物车(shopping_cart
Chen Mon
·
2022-12-13 18:56
数据库
maven
spring
boot
计算机组成与系统结构——期末复习
进行数值计算和逻辑计算,具有记忆存储功能,按照程序运行,自动,高速处理海量数据的现代智能电子设备计算机组成:是计算机系统结构的逻辑实现,包括物理机器级内的数据流和控制流的组成以及
逻辑设计
,它着眼于物理机器级内各事件的排列方式和控制方式
Luminous_song
·
2022-12-13 13:15
对`timescale的深入理解
1.1timescale只具有仿真意义,是仿真的精度,在可编程器件的
逻辑设计
时,将它定义为所用的器件的引脚到引脚延时,这样可以仿真可编程器件的固有延时。
Kent Gu
·
2022-12-13 08:36
FPGA
数字电路
设计之verilog的define和parameter
1.语法定义parameterxx=yy;`definexxyy(注:句尾无分号)2.作用范围parameter作用于声明的那个文件。`define从编译器读到这条指令开始到编译结束都有效,或者遇到`undef命令使之失效。后来我试了一次发现真的是每个文件都要define一次,我觉得和parameter确实差不多。3.功能状态机的定义可以用parameter定义,但是不推荐使用`define宏定义
Snail_Walker
·
2022-12-12 19:00
Digital
Chip
Design
verilog
宏
define
parameter
FPGA 20个例程篇:18.SD卡存放音频WAV播放(下)
第七章实战项目提升,完善简历18.SD卡存放音频WAV播放(下)进一步地我们再结合图1的示意图来分析wav_play模块的时序
逻辑设计
,大家可以清楚地看到WM8731在Rightjustified和主从时钟模式下
青青豌豆
·
2022-12-11 15:01
FPGA20个例程
音视频
深入浅出FPGA-9-DFT之SCAN
但随着
数字电路
朝着超大规模的方向发展,设计电路中使用的触发器的数目也日趋庞大,怎样采用合适的可测性设计策略,检测到更多的触发器,成为基于扫描路径法的一个关键问题。本文采用基于扫描路径法的可
Rill
·
2022-12-11 11:30
FPGA/HDL
测试
工作
一、比较器是什么?
在
数字电路
中,我们要对两个位数相同的二进制数进行比较,来判断他们的大小是否相等,用来实现这一功能的逻辑电路就是比较器。
Demo灬メ潘先森
·
2022-12-11 05:46
p2p
fpga开发
网络协议
【无标题】
在
数字电路
中,经常需要对两个位数相同的二进制数进行比较,以判断它们的相对大小或者是否相等,用来实现这一功能的逻辑电路就称为数值比较器,简称比较器。
♬三ㄌ生&
·
2022-12-10 13:44
其他
verilog一位数比较器的三种语言描述
在
数字电路
中,经常需要对两个位数相同的二进制数进行比较,以判断它们的相对大小或者是否相等,用来实现这一功能的逻辑电路就称为数值比较器,简称比较器。
小桦仔ynh
·
2022-12-10 01:04
virtualenv
四位全加器
4位全加器:能实现4位二进制数全加的
数字电路
模块,称之为四位全加器(逐位进位超前进位)多位全加器连接可以是逐位进位,也可以是超前进位。逐位进位也称串行进位,其逻辑电路简单,但速度也较低。
小桦仔ynh
·
2022-12-10 01:04
virtualenv
【无标题】一位数值比较器
比较器在
数字电路
中,我们要对两个位数相同的二进制数进行比较,来判断他们的大小是否相等,用来实现这一功能的逻辑电路就是比较器。
只剩回忆:D
·
2022-12-09 19:46
几何学
【Verilog智能药盒的设计与实现】
该可编程器件实验板是以Altera公司的MAXII系列可编程器件EPM1270T144C5为核心芯片,是一款具有多种外部接口和显示器件的通用
数字电路
实验平台。选用1kHz。
51292072^-^
·
2022-12-09 16:42
fpga开发
一位数值比较器
一位数据比较器电路的设计1.设计目的(1)了解EDA技术的发展及应用(2)掌握VHDL语言的基础知识,熟悉在
数字电路
系统设计中VHDL程序设计(3)学习MAX+P
qq_52484057
·
2022-12-09 11:51
学习
学习
Verilog入门学习笔记:Verilog基础语法梳理
Verilog是一门基于硬件的独特语言,由于它最终所实现的
数字电路
,具备着硬件与生俱来的并行性,所以Verilog的设计思想与思维方式和绝大多数基于软件的编程语言截然不同。什么是Verilog?
IC修真院
·
2022-12-09 10:30
IC学习指南
学习
fpga开发
HiISP 开发
数字增益数字增益主要是调节数模转换输入的脉冲幅度,其值过小,会造成丢失误码的增大;但是,如果幅度过大,因数据脉冲严重切顶,噪声脉冲增加,数字信号信噪比也会劣化,也造成干扰误码的增加.数字增益的最佳值是调整在
数字电路
输入的域值范围内的上限
为何不浪漫是罪名
·
2022-12-09 03:00
嵌入式
「数字电子技术基础」4.门电路
目录门
数字电路
的稳定性逻辑二极管门电路基本原理二极管与门二极管或门二极管门电路的特性TTL门电路三极管反相器TTL反相器原理分析电压传输特性输入噪声容限静态输入特性和输出特性输入伏安特性输出特性扇出系数输入端负载特性动态特性传输延迟时间功耗
HuangZi-zi
·
2022-12-08 15:33
数电学习笔记
电学
「数字电子技术基础」6.触发器
首先,数字器件只有01两种状态,因此
数字电路
工作的过程也就是01之间翻转的过程。为
HuangZi-zi
·
2022-12-08 15:03
数电学习笔记
电学
关于DAC的原理
在模拟电路中,电流电压变化是连续的,而
数字电路
处理的数据都是离散的数据,输出高电平或者低电平,比如5V单片机,引脚输出的电压要么5V要么0V。DAC做的就是输出一个“任意“的电压,当然这个
你要写卓
·
2022-12-06 16:54
电子随记
一位比较器
在
数字电路
中,经常需要对两个位数相同的二进制数进行比较,以判断它们的相对大小或者是否相等,用来实现这一功能的逻辑电路就称为数值比较器,简称比较器。
qq_53930904
·
2022-12-06 11:09
ci
idea
FPGA设计高级技巧(一)
在同步
逻辑设计
中如何很好地处理异步复位,甚至在多时钟域之间传递(异步)复位信号也是逻辑工程师经常面临的问题与挑战。
kawhi Young
·
2022-12-06 07:20
FPGA设计
fpga/cpld
Verilog学习笔记(5):Verilog高级程序设计
文章目录1.
数字电路
系统设计的层次化2.典型电路设计2.1加法器树乘法器2.2Wallace树乘法器2.3复数乘法器2.4FIR滤波器设计2.5片内存储器的设计2.6FIFO设计2.7键盘扫描和编码器2.8log
Deprula
·
2022-12-06 07:10
Verilog学习笔记
学习
fpga开发
详解SR锁存器不定态
学过
数字电路
的同学应该都知道SR锁存器,结构简单,一般由两个与非门或者两个或非门组成,原理比较简单,就是具有保持和锁存电平的作用,但是也有缺陷不定态存在,很多书上指出只要输入满足SR=1,输出就是不确定状态
归一大师
·
2022-12-05 13:57
数电
社交电子
数电-汽车尾灯控制电路设计
数字电路
与数字
逻辑设计
报告实验题目汽车尾灯控制电路设计目录一、设计目的:二、设计要求三、汽车尾灯控制电路工作原理及原理框图四、各单元电路的设计与仿真4.1振荡器4.2开关控制电路4.3LED显示、驱动电路
猫猫爱吃小鱼
·
2022-12-04 17:31
开发语言
浅浅的学习一下汇编技术入门基础知识,隔壁家的小孩都学哭了。
CSDN话题挑战赛第1期活动详情地址:第1期话题PK赛参赛话题:汇编知识分享话题描述:我们的计算机知识就像一座金字塔,底层是数学,上面是
数字电路
,然后是汇编,再往上是操作系统、网络,数据库、高级编程语言
百思不得小赵
·
2022-12-04 15:12
学习
经验分享
Python深度学习笔记第二周——感知机
和我们学过的
数字电路
的知识相同,感知机可以接收多个输入信号并且输出一个信号。并且,信号有0/1两种形式。举个小
frank______123
·
2022-12-04 13:19
Python深度学习入门
python
神经网络
机器学习
《
数字电路
实验》之FPGA板强化学习实验
中国科学技术大学计算机学院《
数字电路
实验》之FPGA板强化学习实验写在前面最近翻出来19年做
数字电路
实验的时在FPGA上面运行强化学习算法的实验报告,整个工程花费了大约两周的正常工作量,原始的markdown
quintus0505
·
2022-12-03 08:12
FPGA
强化学习
强化学习
fpga
数字电路
——余3循环码
数字电路
——余3循环码18421码2余3码3余3循环码 计算机通常使用二进制对信息进行处理。但是,如果在输入和输出数据时,使用二进制是不太方便的,我们使用十进制往往更加方便。
xkdmys
·
2022-12-01 14:47
笔记
数据库课设---酒店管理系统(C# + Winform)
Hotel-Management-Database-System文章目录Hotel-Management-Database-System开发框架源码地址相关技术学习数据库规划任务目标权限数据库
逻辑设计
ER
Tcoder-l3est
·
2022-12-01 11:15
课程学习
数据库开发
c#
.netcore
用yacc编写的算术运算计算器_10天学会四则运算小计算器设计之第5天
我从未学习过
数字电路
设计,对FPGA和Verilog语言没有任何概念,更没有设计
数字电路
系统的基础和经验,也从未自己动手装配和完成过一台能实际运行的电子系统。但我从小就对电子设计有浓厚的兴趣。
weixin_39965283
·
2022-11-30 08:00
用yacc编写的算术运算计算器
模拟电路和
数字电路
区别
这里写目录标题
数字电路
模拟电路模拟电路和
数字电路
的区别便于理解1便于理解2
数字电路
用数字信号完成对数字量进行算术运算和逻辑运算的电路称为
数字电路
。
叫我东方小巴黎
·
2022-11-29 19:18
电路
第五章 TCP/IP-我们身边的网络
,以及无线路由器相关知识目录一.什么是接入互联网二.接入互联网的方式1.传统拨号:2.ADSL(非对称用户数字线路)3.无线接入4.光纤接入5.CableModem(同轴电缆,有限电视线)6.SDH(
数字电路
租用业务
网络豆
·
2022-11-29 10:59
tcp/ip
tcp/ip
服务器
servlet
从零开始的RISCV架构CPU设计(3)- 状态机与流水线
流水线概念3.2设计实例3.3与状态机对比四、CPU设计框架4.1指令的执行4.2单周期CPU4.2多周期CPU4.3流水线冒险4.3.1结构冒险4.3.2数据冒险4.3总结总结前言 流水线与状态机是
数字电路
设
PPRAM
·
2022-11-28 10:31
RISC-V架构CPU设计
基于Vivado的硬件设计
架构
fpga开发
硬件工程
硬件架构
嵌入式硬件
cpu设计和实现(流水线暂停)
联系信箱:
[email protected]
】前面我们说过,
数字电路
里面流水线的引入,主要是为了提高数据的处理效率。那么,鉴于此,为什么又要对流水线进行暂停处理呢?
嵌入式-老费
·
2022-11-28 10:59
cpu设计和实现
fpga开发
视觉算法工程师百度百科,视觉算法工程师是什么
数理统计、线性代数、数字图像处理、机器语言、C语言、数据结构和算法、开发工具应用、企业网安全高级技术、企业网综合管理、网络设备与网络技术、程序设计、数据库基础、软件系统分析与设计、需求分析与建模、数字系统与
逻辑设计
普通网友
·
2022-11-27 18:07
算法
百度
matlab
人工智能
数字电路
01 布尔代数、Verilog
文章目录补码布尔代数基本规则标准型化简VerilogVerilog表述逻辑式Verilog描述真值表Verilog描述逻辑图补码正数原码取反加一,得其负数的补码负数补码取反加一,得其正数的补码即原码补码加法溢出判断:加数的符号相同,和的符号与加数的符号不同(减法取反后判断同加法)布尔代数布尔代数基本定理常用公式基本规则代入规则反演规则对偶规则标准型最小项可定义为真值表中使某行为1的乘积项最大项可定
叒狗
·
2022-11-27 07:17
数字电路
硬件工程
数字电路
逻辑设计
笔记(1):基础知识
数字电路
逻辑设计
笔记(1):基础知识参考教材:《
数字电路
逻辑设计
》欧阳星明人民邮电出版社参考教程:中国大学MOOC西安工业大学《数字电子技术基础》文章目录
数字电路
逻辑设计
笔记(1):基础知识一.引入计算机层次架构二
临风而眠
·
2022-11-26 17:55
计算机硬件系列课程
数电
数字逻辑
码制
数制
图像处理基础知识
数字图像是由模拟图像数字化得到的、以像素为基本元素的、可以用数字计算机或
数字电路
存储和处理的图像。通常的二维数字图像是一个矩阵,可以用一个二维数组f(x,y)来表示,其中x,y
IT__learning
·
2022-11-26 16:46
深度学习与自然语言处理
计算机视觉
EGO1—使用8选1数据选择器实现四输入逻辑函数 f=∑wxyz(1,3,6,7,11,13,14)
数字设计FPGA应用,第三章组合
逻辑设计
和VIVADO进阶,课程设计性质的作业题2第二题:再建一个工程,调用该IP核实现4输入逻辑函数f=∑wxyz(1,3,6,7,11,13,14)。
unique_ZRF
·
2022-11-24 14:29
FPGA
fpga开发
第二轮直播总结大会 D215
院长又给所有的讲师在课程内容
逻辑设计
,跟听众情感的情感溶解上,语言表达上,听众互动上等细节上一一做了详细指导,引导大家讲课时起心动念要跟观众融合在一起,一定要让观众有收获感!
程翠荷
·
2022-11-23 23:39
图像处理基本知识
数字图像是由模拟图像数字化得到的、以像素为基本元素的、可以用数字计算机或
数字电路
存储和处理的图像。
珞珈Lena
·
2022-11-22 12:22
图像处理
图像处理
计算机视觉
opencv
利用logisim-evolution软件学习
数字电路
(一)
logisim-evolution是一款基于java语言编写的应用程序,主要用于
数字电路
设计和仿真。在计算机
steve dream
·
2022-11-21 16:53
学习
linux
jar
利用logisim-evolution软件学习
数字电路
(二)
本文为笔者学习logisim-evolution软件使用的笔记,主要源于GeogreSelf的《LOGISIM-EVOLUTIONLABMANUAL》、华中电子科技大学的《计算机硬件系统设计课程》及B站踌躇月光大佬的《一个8位二进制CPU的设计与实现》。根据布尔代数式画电路图一些基本概念命题:可以判断真假的陈述句。P:P:\quadP:他是个外国人。命题的否定:对命题的真值进行取反。¬P:\neg
steve dream
·
2022-11-21 16:53
学习
从结构上浅谈FPGA实现逻辑的原理
现场可编程门阵列嘛,但是这句话对咱们新手理解FPGA起到的作用十分有限,其实不单是新手朋友,就连我这个玩了几个月的FPGAer也不求甚解,我脑海里隐隐约约的印象就是:FPGA是一堆数字积木,你可以用他来搭建任何需要的
数字电路
背影疾风
·
2022-11-20 21:00
fpga开发
嵌入式硬件
硬件工程
学习
Verilog 代码规范
代码规范是在一定程度上必须要遵从的规则,否则可能会对
数字电路
逻辑的正确性造成一定影响。关于赋初值变量声明时不要对变量进行赋初值操作。
一只迷茫的小狗
·
2022-11-20 21:45
verilog
FPGA
fpga开发
上一页
16
17
18
19
20
21
22
23
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他