E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
#Verilog
verilog
dump内部数组波形
开源的i
verilog
gtkwave,内部数组无法查看波形,可以展平再调用dumpvars。多维数组多加几层for。
yvee
·
2024-01-12 10:37
fpga
fpga开发
ALU和寄存器堆(
verilog
)
一、ALU1.实验目的(1).深入了解ALU原理;(2).学习使用
verilog
HDL进行行为级ALU的设计与仿真;2.实验内容(1)原理描述定义输入输出:8位输入A和B,4位输入ALU_Sel,8位输出
+720
·
2024-01-12 06:22
数字逻辑电路课程实验
fpga开发
verilog
数据选择器
1.实验目的(1)深入了解数据选择器原理(2)学习使用
Verilog
HDL设计实现数据选择器2.实验内容(1)原理描述数据选择器是一种多输入电路,单路输出的标准化逻辑构建。
+720
·
2024-01-12 06:22
数字逻辑电路课程实验
fpga开发
verilog
计数器
1.实验目的(1)深入了解计数器原理(2)学习使用
Verilog
实现同步计数器(模八)2.实验内容(1)原理描述计数器的功能是记忆脉冲个数,它是数字系统中应用最为广泛的时序逻辑构件。
+720
·
2024-01-12 06:22
数字逻辑电路课程实验
fpga开发
system
verilog
-数据类型(logic、数组、队列、结构体、枚举类、字符串)
文章目录logicbit数组数组的定义定宽数组多维数组合并数组常量数组动态数组关联数组数组操作数组缩减方法数组随机选择一个元素数组的定位队列定义和使用结构体结构体的定义非压缩结构体和压缩结构体
zer0hz
·
2024-01-12 00:21
systemverilog
systemverilog
SV学习笔记—结构体及枚举类型及字符串
目录1.结构体1.1压缩结构体1.2非压缩结构体1.3联合结构体2.枚举类型3.字符串1.结构体
Verilog
的最大缺陷之一是没有数据结构,SV中可以使用struct语句创建结构,跟C语言类似。
Verification_White
·
2024-01-12 00:19
SV学习笔记
systemverilog
System
Verilog
学习之路(5)— 结构体、枚举类型和字符串
System
Verilog
学习之路(5)—结构体、枚举类型和字符串一、前言在System
Verilog
中可以和C语言一样使用typedef来创建新的类型,这样通过和结构体的配合便可以自定义我们想要的数据类型了
Willliam_william
·
2024-01-12 00:48
SystemVerilog
golang
c语言
数据结构
IC设计 前端和后端
1,前端主要负责逻辑实现,通常是使用
verilog
/VHDL之类语言,进行行为级的描述。而后端,主要负责将前端的设计变成真正的schematic&layout,流片,量产。
osala
·
2024-01-11 15:32
IC设计
layout
编程
语言
算法
java
工具
数字IC丨后端设计是个啥?
最近的私信咨询里,很多同学分不清数字IC设计前端和后端的区别,前端设计似乎很容易理解,简单来说就是敲代码的,只不过没有用C++和python,用的是硬件描述语言
Verilog
。
IC修真院
·
2024-01-11 15:01
fpga开发
数字IC
IC设计
芯片设计
芯片
fpga的设计流程【科普】
HDL语言中,应用最为广泛的是VHDL和
Verilog
HDL。(2)功能仿真电路设计完成后,要
宸极FPGA_IC
·
2024-01-11 11:56
fpga开发
fpga
硬件工程
嵌入式硬件
单片机
FPGA设计
Verilog
基础之数据类型的作用和特点、常量和变量的代码示例详解
注意:后续技术分享,第一时间更新,以及更多更及时的技术资讯和学习技术资料,将在公众号CTOPlus发布,请关注公众号:CTOPlus在
Verilog
中,有多种数据类型可供使用,包括位向量类型、整数类型、
SteveRocket
·
2024-01-11 08:30
FPGA进阶
fpga开发
Verilog数据类型
verilog
语法中+:和-:用法
verilog
语法中+:和-:主要用来进行位选择。位选择从向量net、向量reg、整数变量或时间变量中提取特定位。可以使用表达式寻址该位。如果位选择超出地址边界或位选择为x或z,则引用返回的值应为x。
一点一点的进步
·
2024-01-11 08:00
verilog
System
verilog
fpga开发
硬件工程
AES_128加密解密算法,
verilog
实现。完整代码
具体的理论知识,本人不在详述。网上已经有很多了AES128加密算法完整实现_u013605322的博客-CSDN博客_aes128加密算法AES加密-block2016-博客园AES算法简介_Jimmy.li的博客-CSDN博客_aes算法密码算法详解——AES-ReadingLover-博客园以上内容都对aes_128加密有很详细的说明。下面直接进入正题,代码实现!一、top层模详细说明已在模块
wyong0306
·
2024-01-11 08:28
算法
fpga开发
Verilog
动态截取固定长度语法+:和-:
Verilog
比较方便的一个特点就是数据的截取和拼接功能了,截取使用方括号[],拼接使用大括号{},例如reg[7:0]vect;wirea;wire[3:0]b,wire[5:0]c;assigna=
whik1194
·
2024-01-11 08:57
Verilog
FPGA
动态截取
固定长度
标准文档
基于FPGA的密码锁
其中FPGA为主控部分,将消除同步模块、计数器模块、控制器模块都用
Verilog
HDL语言写入FPGA中代替了传统复杂的电路设计,也省去了很多繁琐的调试步骤。
夜幕下的灯火
·
2024-01-11 08:56
FPGA项目设计
fpga
Verilog
功能模块——取滑动平均值(使用FIFO)
前言我的另一篇博客:
Verilog
功能模块——取滑动平均值(使用寄存器组)两者用不同的方式实现相同的功能,使用FIFO占用较少寄存器资源,适用于取值N较大的场合。
徐晓康的博客
·
2024-01-11 08:55
Verilog
verilog
systemverilog
功能模块
FIFO
滑动平均值
关于
verilog
语法中“+:”“-:”的用法
关于
verilog
语法中“+:”“-:”的用法以及高低位次序https://blog.csdn.net/weixin_40994893/article/details/103487821这个博主写的比较清楚
study_recorder
·
2024-01-11 08:25
verilog
fpga
verilog
+: / -:语法
这个是在uart总线协议中遇到的,下面对它简单了解一下在
Verilog
2001以后,
Verilog
支持在范围中是用变量,并且引入心得语法如下:语法定义:变量的定义可以分为大端和小端,由于实际使用中变量常定义成大端
卢卡喵
·
2024-01-11 08:21
Verilog
fpga开发
Verilog
基础(四)
四、
Verilog
语法1、空白符2、注释符:1、单行注释://2、多行注释:/**/3、标识符和转义字符标识符用来命名信号、模块、参数等,可以是任何字母、数字、$符号以及下划线的组合,标识符区分大小写,
花间ii
·
2024-01-11 08:50
FPGA入门
fpga开发
verilog
语法+:和-:
前言导航页--数字IC设计SOC入门进阶本文转载自:
Verilog
动态截取固定长度语法+:和-:参考:
Verilog
常用语法1拼接运算符{信号1的某几位,信号2的某几位,...,...
工作使我快乐
·
2024-01-11 08:17
数字IC设计
fpga开发
Verilog
语法 -: +: 说明
先看定义的变量是大端还是小端模式reg[31:0]big_vect;//大端reg[0:31]little_vect;//小端看升序(+:)还是降序(-:)看位宽并进行转换举例说明:reg[31:0]big_vect;reg[0:31]little_vect;问题:big_vect[0+:8]little_vect[0+:8]首先查看变量big_vect的大小端,记住一点,转化后的与原来的大小端是
little_ox
·
2024-01-11 08:45
数字IC设计
m基于FPGA的基础OFDM调制解调
verilog
实现,包括IFFT和FFT,包含testbench
目录1.算法仿真效果2.算法涉及理论知识概要3.
Verilog
核心程序4.完整算法代码文件1.算法仿真效果其中Vivado2019.2仿真结果如下:2.算法涉及理论知识概要正交频分复用(OrthogonalFrequencyDivisionMultiplexing
我爱C编程
·
2024-01-11 08:15
FPGA通信和信号处理
fpga开发
OFDM调制解调
Verilog
+: -:语法
“+:”、"-:"语法看到这个语法的时候是在分析AXIlite总线源码时碰见的,然后查阅了资料,做出如下解释。1.用处这两个应该算是运算符,运用在多位的变量中,如下:slv_reg0[(byte_index8)+:8]变量[(起始地址+数据位宽-1):起始地址]data[0+:8]data[7:0]data[15+:2]data[16:15]3."-:"变量[结束地址-:数据位宽]变量[结束地址:
王不哭
·
2024-01-11 08:44
verilog
Vivado中使用VSCode方法(最全面最详细,所有问题这里都有答案)
目录安装使用方法在vscode中显示
verilog
语法错误好用的VSCODE插件异常问题记录更新记录20230906更新20230720更新注:win7系统支持VSCode1.54.1及以下;Python
Njustxiaobai
·
2024-01-11 08:41
软件使用技巧
vscode
ide
编辑器
fpga开发
【AHB总线协议】主机接口的
Verilog
实现
目录一、实验目的二、实验工具及环境三、实验内容及步骤1.实验3.1主机八位增量突发传输写入RAM(1)设计思路(2)状态机实现2.实验3.2主机FIFO十六位增量突发传输写入RAM(1)设计思路(2)状态机实现四、实验结论及分析1.实验3.1主机八位增量突发的验证2.实验3.2主机十六位增量突发的验证【附录】AHB_Master.vAHB_Masrer_FIFO.v一、实验目的学习并掌握基本的AH
LionelZhao
·
2024-01-11 08:10
fpga开发
verilog
实现计算均值
verilog
实现计算均值:在需要对大量数值求均值的场景下会用到
verilog
实现计算均值代码://先写入所有RAM所有数据,然后写计数器比读计数器慢一拍,形成加一个数同时减一个数。
FPGA从业者
·
2024-01-11 08:09
FPGA/IC笔试题
fpga开发
面试
硬件工程
开发语言
Verilog
语法中+:和-:用法
关注、星标公众号,精彩内容每日送达来源:网络素材
Verilog
语法中使用+:和-:主要用来进行位选择,语法如下:reg [31:0] value;value[base_expr +: width_expr
Hack电子
·
2024-01-11 08:39
verilog
中的“+”
verilog
中的“+”“+:”、"-:"语法看到这个语法的时候是在分析AXIlite总线源码时碰见的,初次遇见是在奇偶校验模块(ram_parity)然后查阅了资料,做出如下解释。
yigexuwang
·
2024-01-11 08:08
fpga开发
Modelsim10.4安装
它能提供友好的仿真环境,采用单内核支持VHDL和
Verilog
混合仿真的仿真器。它采用直接优化的编译技术、Tcl/Tk技术和单一内核仿真技术,编译仿真速度快且编译的代码与平台无关。
Ephtiny
·
2024-01-11 08:38
fpga开发
Verilog
实现FPGA平均值计算
Verilog
实现FPGA平均值计算在数字电路设计中,计算平均值是一个非常基础的操作。本文将通过
Verilog
语言来实现在FPGA中计算一个数据流的平均值。
uote_e
·
2024-01-11 08:37
fpga开发
matlab
基于FPGA的电子密码锁设计论文(含视频代码仿真)
写在前面:本设计仅供学习参考,不保证正确,免费分享,恳请关注一下源码来自大佬:http://t.csdn.cn/Oxtcg稍作改动实物演示视频:基于FPGA的电子密码锁,
Verilog
HDL语言实现_哔哩哔哩
GP2
·
2024-01-11 08:06
FPGA
fpga开发
【
Verilog
】期末复习——设计带异步清零且高电平有效的4位循环移位寄存器
期末复习——
Verilog
HDL描述数字逻辑电路的建模方式有哪三种?它们的特点是?期末复习——解释下列名词(FPGA、ASIC、IP、RTL、EDA、HDL、FS
不怕娜
·
2024-01-10 13:09
Verilog
HDL
fpga开发
verilog
verilog
计数分频
clk_div.vmoduleclk_div(inputrst,inputclk,input[31:0]max_count_value,outputregclk_o);reg[31:0]cnt;always@(posedgeclkornegedgeclk)beginif(rst==1'd0)beginclk_o<=1'd0;cnt<=0;endelsebeginif(cnt==max_count_
csdn_gddf102384398
·
2024-01-10 13:38
fpga开发
【
Verilog
】期末复习——分别画出下面两个程序综合后的电路图/reg型数据和wire型数据的区别
期末复习——
Verilog
HDL描述数字逻辑电路的建模方式有哪三种?它们的特点是?期末复习——解释下列名词(FPGA、ASIC、IP、RTL、EDA、HDL、FS
不怕娜
·
2024-01-10 08:43
Verilog
HDL
fpga开发
verilog
【
Verilog
】期末复习——设计有32个16位存储器的ROM
期末复习——
Verilog
HDL描述数字逻辑电路的建模方式有哪三种?它们的特点是?期末复习——解释下列名词(FPGA、ASIC、IP、RTL、EDA、HDL、FS
不怕娜
·
2024-01-10 08:13
Verilog
HDL
fpga开发
verilog
【
Verilog
】期末复习——设计11011序列检测器电路
期末复习——
Verilog
HDL描述数字逻辑电路的建模方式有哪三种?它们的特点是?期末复习——解释下列名词(FPGA、ASIC、IP、RTL、EDA、HDL、FS
不怕娜
·
2024-01-10 08:42
Verilog
HDL
fpga开发
verilog
IC基础——如何用
verilog
编写半加器
半加法器
Verilog
代码modulehalf_adder(inputa,b,outputs,Cout);ass
攻城狮Adam
·
2024-01-09 11:04
数字IC
fpga开发
verilog
FPGA状态机学习
Verilog
是硬件描述语言,硬件电路是并行执行的,当需要按照流程或者步骤来完成某个功能时,代码中通常会使用很多个if嵌套语句来实现,这样就增加了代码的复杂度,以及降低了代码的可读性,这个时候就可以使用状态机来编写代码
QYH2023
·
2024-01-09 09:52
fpga开发
【
Verilog
】期末复习——举重比赛有三名裁判,当运动员将杠铃举起后,须有两名或两名以上裁判认可,方可判定试举成功,若用A、B、C分别代表三名裁判的意见输入,同意为1,否定为0;F为裁判结果输出,试
期末复习——
Verilog
HDL描述数字逻辑电路的建模方式有哪三种?它们的特点是?期末复习——解释下列名词(FPGA、ASIC、IP、RTL、EDA、HDL、FS
不怕娜
·
2024-01-08 22:22
fpga开发
verilog
【
Verilog
】期末复习——解释下列名词(FPGA、ASIC、IP、RTL、EDA、HDL、FSM)
期末复习——
Verilog
HDL描述数字逻辑电路的建模方式有哪三种?它们的特点是?系列文章FPGA:现场可编程逻辑门阵列ASIC:专用集成电路IP:知识产权RTL
不怕娜
·
2024-01-08 22:52
fpga开发
verilog
【
Verilog
】期末复习——设计带进位输入和输出的8位全加器,包括测试模块
期末复习——
Verilog
HDL描述数字逻辑电路的建模方式有哪三种?它们的特点是?期末复习——解释下列名词(FPGA、ASIC、IP、RTL、EDA、HDL、FS
不怕娜
·
2024-01-08 22:52
fpga开发
verilog
【
Verilog
】组合电路的设计和时序电路的设计
系列文章数值(整数,实数,字符串)与数据类型(wire、reg、mem、parameter)运算符数据流建模行为级建模结构化建模系列文章组合电路的设计时序电路的设计组合电路的设计组合电路的特点是,电路中任意时刻的稳态输出仅仅取决于该时刻的输入,而与电路原来的状态无关。组合电路没有记忆功能.例4.2-1设计一个3个裁判的表决电路,当两个或两个以上裁判同意时,判决器输出“1”,否则输出“0”。真值表法
不怕娜
·
2024-01-08 22:22
fpga开发
【
Verilog
】有限状态机的定义和分类
系列文章数值(整数,实数,字符串)与数据类型(wire、reg、mem、parameter)运算符数据流建模行为级建模结构化建模组合电路的设计和时序电路的设计系列文章状态机定义状态机分类状态机定义有限状态机(FiniteStateMachine,FSM)简称状态机,是用来表示系统中的有限个状态及这些状态之间的转移和动作的模型。这些转移和动作依赖于当前状态和外部输入,它下一步的状态逻辑通常是重新建立
不怕娜
·
2024-01-08 22:22
fpga
verilog
【
Verilog
】期末复习——数字逻辑电路分为哪两类?它们各自的特点是什么?
系列文章数值(整数,实数,字符串)与数据类型(wire、reg、mem、parameter)运算符数据流建模行为级建模结构化建模组合电路的设计和时序电路的设计有限状态机的定义和分类系列文章数字逻辑电路分为哪两类?它们各自的特点是什么?数字逻辑电路分为哪两类?它们各自的特点是什么?分为组合逻辑电路和时序逻辑电路。组合逻辑电路的特点是任意时刻的输出只取决于当时的输入,与电路原来的状态无关。而时序逻辑电
不怕娜
·
2024-01-08 22:22
fpga
verilog
【
Verilog
】期末复习——
Verilog
HDL描述数字逻辑电路的建模方式有哪三种?它们的特点是?
系列文章
Verilog
HDL描述数字逻辑电路的建模方式有哪三种?它们的特点是?
Verilog
HDL描述数字逻辑电路的建模方式有哪三种?它们的特点是?数据流建模。输
不怕娜
·
2024-01-08 22:22
fpga
verilog
【
Verilog
】数据流建模
系列文章数值(整数,实数,字符串)与数据类型(wire、reg、mem、parameter)运算符系列文章数据流建模连续赋值语句数据流建模在数字电路中,输入信号经过组合逻辑电路传到输出时类似于数据流动,而不会在其中存储。可以通过连续赋值语句这种特性进行建模,这种建模方式通常被称为数据流建模。数据流建模方式是比较简单的行为建模,它只有一种描述方式,即通过连续赋值语句进行逻辑描述。最基本的语句是由as
不怕娜
·
2024-01-08 22:52
fpga
verilog
【
Verilog
】行为级建模
系列文章数值(整数,实数,字符串)与数据类型(wire、reg、mem、parameter)运算符数据流建模系列文章定义过程语句initial过程语句always过程语句过程语句使用中的注意事项过程赋值语句连续赋值语句条件分支语句循环语句定义行为描述常常用于复杂数字逻辑系统的顶层设计中,也就是通过行为建模把一个复杂的系统分解成可操作的若干个模块,每个模块之间的逻辑关系通过行为模块的仿真加以验证。这
不怕娜
·
2024-01-08 22:52
fpga开发
【
Verilog
】结构化建模
系列文章数值(整数,实数,字符串)与数据类型(wire、reg、mem、parameter)运算符数据流建模行为级建模系列文章定义定义结构描述方式就是将硬件电路描述成一个分级子模块系统,通过逐层调用这些子模块构成功能复杂的数字逻辑电路和系统的一种描述方式。在这种描述方式下,组成硬件电路的各个子模块之间的相互层次关系以及相互连接关系都需要得到说明。根据所调用子模块的不同抽象级别,可以将模块的结构描述
不怕娜
·
2024-01-08 22:52
fpga
【
Verilog
】数值(整数,实数,字符串)与数据类型(wire、reg、mem、parameter)
数值整数实数字符串数据类型wirereg存储器型参数型数值
Verilog
HDL有四种基本的逻辑数值状态,用数字或字符表达数字电路中传送的逻辑状态和存储信息。
不怕娜
·
2024-01-08 22:51
fpga开发
verilog
【
Verilog
】运算符
系列文章数值(整数,实数,字符串)与数据类型(wire、reg、mem、parameter)系列文章算术运算符关系运算符相等关系运算符逻辑运算符按位运算符归约运算符移位运算符条件运算符连接和复制运算符算术运算符
Verilog
HDL
不怕娜
·
2024-01-08 22:51
fpga开发
上一页
4
5
6
7
8
9
10
11
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他