E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
xilinx
Xilinx
的FIR滤波器IP的设计与仿真
active)语言:VerilogHDL参考文件:pg149.下载地址FIRCompilerLogiCOREIPProductGuide•FIRCompiler(PG149)•阅读器•AMD自适应计算文档门户(
xilinx
.com
爱漂流的易子
·
2023-10-24 09:23
fpga开发
matlab
整理——
xilinx
FPGA 在线升级
一:
xilinx
FPGA在线升级方案:(系统搭建:MicroBlaze软核处理器,uart控制器,Axi-lite-user用户通信接口,MIGDDR3控制器,中断控制器等,以太网控制器)1.跑一个microblaze
燎原星火*
·
2023-10-24 04:24
fpga开发
Tcl基础知识
静态时序分析中多用的SynopsysTcl语言,主要服务于IC设计,其他的FPGA厂商比如
Xilinx
的.ucf文件.xdc文件也都是Tcl语言编写,这与Synopsys半导体公司的Tcl语言基本相同。
apple_ttt
·
2023-10-24 02:10
fpga基础
fpga开发
Tcl
fpga
eda
qt-everywhere-opensource-src-5.6.2 编译
2、QMAKESPEC环境变量的设置,指定QT/qtbase/mkspecs下编译器描述文件夹的路径3、mkspecs下创建自己服务器交叉编译器描述目录,我的目录为
xilinx
,所以为arm-
xilinx
idealearn
·
2023-10-23 21:29
linux
c++
芯片手册自用
技术参考手册Zynq7000SoCTechnicalReferenceManual•Zynq7000SoCTechnicalReferenceManual(UG585)•阅读器•AMD自适应计算文档门户(
xilinx
.com
NoNoUnknow
·
2023-10-23 14:10
FPGA学习
读书笔记
fpga开发
XIlinx
提供的DDR3 IP与 UG586
DDR系统需要关注的三样东西:控制器、PHY、SDRAM颗粒,但这是实现一个DDR3IP所需要的,如果只希望调用IP的话,则只需要调用IP即可,目前时间紧急,我先学一学如何使用IP,解决卡脖子的问题,自研日后再说。使用的DDR3器件:MT41J128M16JT-093K总览DDR3IP配置第一部分CreateDesign选择此选项可生成内存控制器。生成内存控制器将创建RTL、XDC、impleme
NoNoUnknow
·
2023-10-23 14:09
tcp/ip
服务器
网络协议
图像信号处理板设计原理图:2-基于6U VPX的双TMS320C6678+
Xilinx
FPGA K7 XC7K420T的图像信号处理板
一、板卡概述图像信号处理板包括2片TI多核DSP处理器-TMS320C6678,1片
Xilinx
FPGAXC7K420T-1FFG1156,1片
Xilinx
FPGAXC3S200AN。
hexiaoyan827
·
2023-10-22 01:04
软件无线电系统
基带信号处理
无线仿真平台
高速图像采集
高速图像处理
axi时序图_S02_CH12_ AXI_Lite 总线详解
12.2AXI总线与ZYNQ的关系AXI(AdvancedeXtensibleInterface)本是由ARM公司提出的一种总线协议,
Xilinx
从6系列的FPGA开始对AXI总线提供支持,此时AXI已经发展到了
我不上层楼了
·
2023-10-21 19:59
axi时序图
ZYNQ之FPGA学习----RAM IP核使用实验
1RAMIP核介绍RAM的英文全称是RandomAccessMemory,即随机存取存储器,它可以随时把数据写入任一指定地址的存储单元,也可以随时从任一指定地址中读出数据,其读写速度由时钟频率决定
Xilinx
7
鲁棒最小二乘支持向量机
·
2023-10-21 15:52
笔记
一起学ZYNQ
fpga开发
RAM
IP核
ZYNQ
经验分享
【TES600】青翼科技基于XC7K325T与TMS320C6678的通用信号处理平台
板卡概述TES600是一款基于FPGA+DSP协同处理架构的通用高性能实时信号处理平台,该平台采用1片TI的KeyStone系列多核浮点/定点DSPTMS320C6678作为主处理单元,采用1片
Xilinx
北京青翼科技
·
2023-10-21 08:08
fpga开发
信号处理
图像处理
PXIE板卡,4口QSFP+,PCIE GEN3 X8,
XILINX
FPGA XCVU3P设计
PXIE板卡,4口QSFP+,PCIEGEN3X8,基于
XILINX
FPGAXCVU3P设计。
anhuihbo
·
2023-10-21 04:42
FPGA
fpga开发
XCVU3P
DatenLord前沿技术分享 No.12
1、演讲题目OPAE-
Xilinx
平台级复用开源项目介绍2、演讲时间2022年12月11日上午10:303、演讲人杨碧波,微软亚洲工程院BrainwaveBeijing项目组经理4、引言FPGA以其“快速原型
达坦科技DatenLord
·
2023-10-21 02:31
前沿技术分享
前沿技术分享
DatenLord
达坦科技
fpga
开源项目
Xilinx
FPGA的专用时钟引脚及时钟资源相关
主要参考了https://www.eefocus.com/liu1teng/blog/12-02/237897_4533d.html、
Xilinx
UG471、UG472以及
Xilinx
Forum上的一些问答
wu_shun_sheng
·
2023-10-20 21:25
FPGA及其开发工具
【关于FPGA内部die到pin的延时数据,即pin delay获取方法】
首先,本文只介绍
Xilinx
的,Alteral的以后。。第一,生成平台
Xilinx
目前在用的是ISE,和Vivado;二者之间并不是可以互相替代的,或者说这两者不完全是迭代的关系。
hcoolabc
·
2023-10-20 21:07
FPGA
fpga开发
ZCU106 Board Interface Test (BIT)
参考:参考xpt491、xpt495、xpt497,WIN11、vivado2019.2收到了
xilinx
官方ZCU106,进行BoardInterfaceTest遇到的问题遇到问题1)、安装SiLabsCP210xUSBUARTDrivers
lwd_up
·
2023-10-20 20:57
Zynq
UltraScale+
MPSoC
经验分享
【IBIS 模型与仿真 - IBISWriter and Write_IBIS】
本文是SelectIO解决方案中心(
Xilinx
答复50924)的设计助手部分(
Xilinx
答复50926)的一部分。
hcoolabc
·
2023-10-20 13:52
FPGA
fpga开发
硬件工程
【PXIE301-211】基于PXIE总线的16路并行LVDS数据采集、4路低速、2路隔离RS422数据处理平台
板卡概述PXIE301-211A是一款基于PXIE总线架构的16路高速LVDS、4路低速LVDS采集、2路隔离RS422数据处理平台,该平台板卡采用
Xilinx
的高性能Kintex7系列FPGAXC7K325T
北京青翼科技
·
2023-10-20 00:41
fpga开发
图像处理
信号处理
【PXIE301-211】青翼科技基于PXIE总线的16路并行LVDS数据采集、1路光纤数据收发处理平台
板卡概述PXIE301-211是一款基于PXIE总线架构的16路并行LVDS数据采集、1路光纤收发处理平台,该板卡采用
Xilinx
的高性能Kintex7系列FPGAXC7K325T作为实时处理器,实现各个接口之间的互联
北京青翼科技
·
2023-10-20 00:39
fpga开发
图像处理
arm开发
嵌入式实时数据库
Xilinx
FPGA 10G Ethernet Subsystem example
The10GEthernetsubsystemprovides10Gb/sEthernetMAC,PhysicalCodingSublayer(PCS)andPhysicalMediumAttachment(PMA)transmitandreceivefunctionalityoveranAXI4-Streaminterface.Thesubsystemisdesignedtointerfacew
青城扬沙
·
2023-10-20 00:31
FPGA技术开发
fpga开发
Xilinx
Alveo加速卡开发环境搭建
参考网页版帮助官网AlveoU200DataCenterAcceleratorCard首页VitisUnifiedSoftwareDevelopmentPlatform2020.1Documentation
Xilinx
Runtime
三遍猪
·
2023-10-20 00:58
FPGA
alveo
Xilinx
IP 10 Gigabit Ethernet Subsystem IP
Xilinx
IP10GigabitEthernetSubsystemIP10Gb以太网子系统在10GBASE-R/KR模式下提供10Gb以太网MAC和PCS/PMA,以提供10Gb以太网端口。
LEEE@FPGA
·
2023-10-20 00:26
FPGA接口开发
tcp/ip
网络协议
网络
Verilog中function函数的使用说明
平台:vivado2017.4仿真:modelsin10.6d最近在看
XILINX
的IP仿真时,发现他们做的仿真模型里面使用了很多task和function。
爱漂流的易子
·
2023-10-19 19:46
fpga开发
Xilinx
DDR4 MIG 的调试
xcku115-flva1517-2-i(active)语言:VerilogHDL参考文件:pg150.下载地址pg150-ultrascale-memory-ip.pdf•查看器•AMD自适应计算文档门户(
xilinx
.com
爱漂流的易子
·
2023-10-19 19:11
fpga开发
vitis hls 20.02 在 ubuntu 20.04 上 c simulation 和 cosimulation 编译报错的问题
AXI_masterport'coef'hasadepthof'0'.Insufficientdepthmayresultinsimulationmismatchorfreeze.Buildusing"/home/godfly/
Xilinx
God__fly
·
2023-10-18 17:04
ubuntu
【PCIE733】基于PCI Express总线架构的2路160MSPS AD采集、12路LVDS图像数据采集卡
该板卡遵循PCIExpress2.0规范,全高半长尺寸,板卡采用
Xilinx
的28nm高性能FPGA处理器XC7K325T作为主控制器,板卡ADC器件采用TI公司的ADC16DV160芯片,实现2路16bit
北京青翼科技
·
2023-10-17 06:55
express
架构
【TES720D】青翼科技基于复旦微的FMQL20S400全国产化ARM核心模块
该款核心板的主芯片兼容
XILINX
的ZYNQ7010或ZYNQ7020系列FPGA。核心板上布了DDR3SDRAM、E
北京青翼科技
·
2023-10-17 06:55
fpga开发
图像处理
信号处理
【TES745D】基于复旦微的FMQL45T900 全国产化ARM 核心模块(100%国产化)方案设计中文资料
该核心板将复旦微的FMQL45T900(与
XILINX
的XC7Z045-2FFG900I兼容)的最小系统集成在了一个87*117mm的核心板上,可以作为一个核心模块,进行功能性扩展,能够快速的搭建起一个信号平台
北京青翼科技
·
2023-10-17 06:24
国产化
核心板系列
工控/智能信号处理
fpga开发
国产化
上海复旦微FMQL45T900
ARM
核心板
【TES710D】基于复旦微的FMQL10S400全国产化ARM核心模块
该款核心板的主芯片兼容
XILINX
的ZYNQ7010或ZYNQ7020系列FPGA。核心板上布了DDR3SDRAM、E
北京青翼科技
·
2023-10-17 06:24
核心板系列
工控/智能信号处理
国产化
fpga开发
复旦微的FMQL10S400
百分百国产化
紫光国微
使用JTAG更新BRAM的方法
使用的软件是vivado2019.2,芯片型号
xilinx
.com:vcu118:part0:2.0。如果和我不一样请自己在tcl脚本里面修改。引言做SOC原型
月落乌啼霜满天@3760
·
2023-10-17 00:40
硬件
调试
fpga开发
verilog
经验分享
ZYNQ7000 #3 - Linux环境下在用户空间使用AXI-DMA进行传输
使用了国外开源的
xilinx
_axidma操作库,完成了用户空间上的AXI-DMA传输。
AE_小良
·
2023-10-16 15:03
fpga如何约束走线_手把手课堂:
Xilinx
FPGA设计时序约束指南
作为赛灵思用户论坛的定期访客,我注意到新用户往往对时序收敛以及如何使用时序约束来达到时序收敛感到困惑。为帮助FPGA设计新手实现时序收敛,让我们来深入了解时序约束以及如何利用时序约束实现FPGA设计的最优结果。何为时序约束?为保证设计的成功,设计人员必须确保设计能在特定时限内完成指定任务。要实现这个目的,我们可将时序约束应用于连线中——从某FPGA元件到FPGA内部或FPGA所在PCB上后续元件输
weixin_39966465
·
2023-10-16 14:44
fpga如何约束走线
FPGA纯verilog代码实现H.264/AVC视频解码,提供工程源码和技术支持
、前言本设计是一种verilog代码实现的低功耗H.264/AVC解码器(baseline),硬件ASIC设计,不使用任何GPP/DSP等内核,完全有可综合的verilog代码实现,没有任何ip,可在
Xilinx
9527华安
·
2023-10-16 11:21
菜鸟FPGA图像处理专题
FPGA视频图像编解码
fpga开发
h.264
视频解码
verilog
图像处理
Xilinx
Vivado 驱动问题:无法连接到 JTAG 接口
Xilinx
Vivado驱动问题:无法连接到JTAG接口在使用
Xilinx
Vivado进行FPGA开发时,有时会遇到无法连接到JTAG接口的问题。这可能导致无法进行芯片编程、调试和调试等关键任务。
ByteWhiz
·
2023-10-16 01:47
Matlab
fpga开发
matlab
vitis报错:platform out-of-date,编译时makefile error;修改后application编译报undefined reference
参考资料:https://forums.
xilinx
.com/t5/Embedded-Development-Tools/Drivers-and-Makefiles-problems-in-Vitis-
不缺席的阳光
·
2023-10-15 22:31
fpga
vitis HLS 创建IP核步骤
Xilinx
版本:2021.2PC系统Windows101、打开vitisHLS,点击CreateProject,填写项目名称以及选择项目位置因为我们创建的为空项目,顶层函数目前为空,直接点击next,
521zhangxx
·
2023-10-15 22:31
fpga开发
自定义AXI IP核实验——FPGA Vitis篇
文章目录1.前言2.Vivado工程的编写2.1创建自定义IP2.2添加自定义IP到工程3.Vitis工程的编写A.工程源码下载1.前言
Xilinx
官方为大家提供了很多IP核,在Vivado的IPCatalog
BIGMAC_1017
·
2023-10-15 22:00
FPGA
fpga开发
verilog
arm
Vitis HLS 导出IP核报错,详细解决办法
VitisHLS|ExportRTL时报错“ERROR:[IMPL213-28]FailedtogenerateIP,这个情况是官方bug导致具体原因在官网有解释,链接如下:https://support.
xilinx
.com
smallbright
·
2023-10-15 22:29
fpga开发
XILINX
2020.1自制IP导入vitis编译工程报错,修改makefile
=====================VitisHLS-High-LevelSynthesisfromC,C++andOpenCLv2020.1(64-bit)Copyright1986-2020
Xilinx
tly11
·
2023-10-15 22:29
fpga开发
Xilinx
SDK移植工程到vitis
自2019年起,SDK被Vitis取代,且旧版本的SDK工程无法被Vitis直接打开,这里介绍一下移植旧版本SDK工程到Vitis的方法。 官方移植教程链接步骤:新建一个文件夹用于保存vitis工作空间点击ImportProject选择导入Eclipse工作空间选择之前的SDK工作空间,点击Finish完成导入
wjh776a68
·
2023-10-15 22:58
#
Xilinx入门
vitis
解决
Xilinx
Vitis的platform out-of-date
使用Vitis进行Zynq的TCP开发通信,建立Platform工程后,需要修改BSP设置,加入Lwip支持才能使用Lwip的函数,但在修改后,平台平台工程提示out-of-date,依然无法添加Lwip的函数。我想是因为修改了还没build,但重新build了很多次,每次都提升“BuildFinish”,依然是Out-of-date。排查了很久,发现原因在于,build过程出错,由于consol
dumpo
·
2023-10-15 22:27
ZYNQ
vitis自定义IP编译报错解决方法
arm-
xilinx
-eabi-gcc.exe:error:*.c:Invalidargumentarm-
xilinx
-eabi-gcc.exe:fatalerror:noinputf
芯语新源
·
2023-10-15 21:52
fpga开发
基于FPGA的图像去雾算法实现,附带工程源码
基于FPGA的图像去雾算法实现,附带工程源码开发板:
Xilinx
Artix-7-35T开发板;IDE:vivado2019.1;图像分辨率:720P;输入:HDMI视频;输出:HDMI接口输出;理论:csdn
9527华安
·
2023-10-15 11:53
菜鸟FPGA图像处理专题
fpga开发
什么是Vivado
文章目录Vivado设计套件VivadoHLSVivado设计套件Vivado设计套件,是赛灵思(
Xilinx
)公司最新的为其产品定制的集成开发环境,支持BlockDesign、Verilog、VHDL
普通的晓学生
·
2023-10-15 00:32
FPGA
fpga开发
FPGA学习3-Vivado简易使用方法
一、创建Vivado工程1)启动Vivado,在Windows中可以通过双击Vivado快捷方式启动;linux在终端source/tools/
Xilinx
/Vivado/.....
udddhu
·
2023-10-15 00:57
FPGA学习
fpga开发
Vivado2017.4软件安装
Vivado软件安装三、证书配置四、关闭更新提示总结Vivado2017.4软件安装Vivado2017.4软件安装的详细流程以下是本篇文章正文内容一、下载Vivado安装文件打开https://china.
xilinx
.com
儒雅随和锅包肉
·
2023-10-15 00:55
FPGA
深度学习
Vivado安装教程(非常详细),从零基础入门到精通,看完这一篇就够了
进入正题,
Xilinx
官网下载软件地址还是很好找的,点击_https://china.
xilinx
.com/support/download.htm
Python_chichi
·
2023-10-15 00:45
互联网
程序员
职业发展
网络安全
安全
系统安全
FPGA设计入门:Vivado综合简介
Vivado是
Xilinx
公司推出的一款开发工具,可以用来对FPGA进行综合、布局、布线、生成比特流等操作。本篇文章将从Vivado综合的基本流程入手,详细介绍如何使用Vivado对FPGA进行综合。
追逐程序梦想者
·
2023-10-15 00:11
fpga开发
matlab
【Vivado HLS Bug】Ubuntu环境下Vivado HLS导出IP报错:HLS ERROR: [IMPL 213-28]
ExportIPInvalidArgument/RevisionNumberOverflowIssue(Y2K22)(
xilinx
.com)一.问题描述:在Ubuntu20.04环境中使用VivadoHLS
LionelZhao
·
2023-10-14 18:47
踩坑记录
bug
【PCIE732】基于Kintex UltraScale系列FPGA的2路40G光纤通道适配器(5GByte/s带宽)
板卡采用
Xilinx
的高性能KintexUltraScale系列FPGA作为实时处理器,板载2组独立的72位DDR4SDRAM大容量缓存。板卡具有1个RJ45千兆以太网口以及若干IO信号。
北京青翼科技
·
2023-10-14 02:15
fpga开发
图像处理
ZYNQ 7020内核kernel源码解析
**
Xilinx
ZYNQ7020ARM内核kernel源码解析**还记得2018年的时候,kernel还是4.9.0,到了2022变成了5.15了,三年疫情过去了,我们的技术一直在精进。
landyjzlai
·
2023-10-14 02:38
Zynq
linux
运维
服务器
上一页
6
7
8
9
10
11
12
13
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他