E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
真值表
Verilog 编程实验(4)-7位译码器的设计与实现
数码管7位译码器的
真值表
:Implementationpart:moduleSeven_Decoder_B(data_in,data_out,EN);input[3:0]data_in;inputEN;
超超级钢铁侠
·
2020-08-07 16:20
Verilog
51单片机学习笔记(8)——74HC573锁存器
②管脚定义和说明OELEGNDVCC1D-8D1Q-8Q使能端锁存控制端地电源数据输入端数据输出端③
真值表
(L表示低电平,H表示高电平,X表示任意电平,Z表示高阻抗,Q0表示输出端上一次的输出数据)由
真值表
可以知道
Horse~
·
2020-08-07 15:36
51单片机学习笔记
用多种方案设计1位全减器电路
真值表
为ABCZ0Z10000000111010110110110010101001100011111(1)用74HC138和少量的与非门设计Z0=A'B'C+A'BC'+AB'C'+ABCZ1=A'B'C
jingqiong
·
2020-08-07 14:13
~~~~~~
译码器的应用
表示非号)除了完全译码器之外,还有4-10线译码器,七段显示译码器,相对也比较简单,这里简单进行介绍:-4-10译码器由
真值表
可以看出,当A3A2A1A0的取值为[0000~1001]时,输出有效,其它情况均为无效
iosJohnson
·
2020-08-07 14:34
教学
数字逻辑
8、存储器
下面再来看看它的电路图以及
真值表
。现在我们对输入端和输出端重新命名,如下所示:现在Q的输出被命令为数据输出,时钟输入端被命名为写操作端。
wyr_
·
2020-08-07 13:50
编码
-
隐匿在计算机软硬件背后的语言
3-8译码器的设计
要求根据
真值表
编写出3-8译码器VHDL语言程序,并利用开发工具软件对其进行编译和仿真,最后通过实验开发系统对其进行硬件验证。原理1.DM74LS138的引脚图和
真值表
如图2-1和图2-2所示。
Lower_Lamb
·
2020-08-07 12:49
EDA
74HC597( 8位输入锁存移位存放器) 使用总结
管脚图:典型应用:
真值表
:时序图://应用程序sbitHC597_PL0=P0^3;//并行加载(高电平时禁止输出(高阻态))sbitHC597_STcp=P0^2;//移位时钟(上升沿时移位寄存器的数据进入数据存储寄存器
wenkic 小琪
·
2020-08-07 12:37
单片机
74LS138设计一位二进制全减器
全减器
真值表
如图。下面来讲解一下这个全减器。这里的CiAB是输入信号,CoD是输出信号。这个非常重要。
时光荒凉了来时路
·
2020-08-07 11:44
判断1位十进制数是奇数还是偶数
题目要求:要求设计一个逻辑电路,能够判断1位十进制数十奇数还是偶数,当十进制数为奇数时,电骡输出为1;当十进制数为偶数时,电路输出为0.第一步,写出
真值表
:第二步,根据
真值表
写出逻辑表达式。
Ding_ding_fly
·
2020-08-07 11:28
FPGA
Verilog
HDL
8-3编码器
8-3编码器的功能
真值表
输入sw[n]输出led[n]0000000100000000010001000001000100000100001100010000100001000001010100000011010000000111
Ding_ding_fly
·
2020-08-07 11:58
FPGA
Verilog
HDL
74HC138译码器在【数码管】显示中的使用
把
真值表
对着电路图一看,芯片的作用就了解的一清二楚,也不会有误解,因为
真值表
里的输入输出都是相互对应的。数码管的显示用的是74HC138译码器,这是一种三通道输入,八通道输出译码器。
whalefall
·
2020-08-07 11:56
#
51单片机学习
数电4_3——常见组合逻辑电路(2)译码器
译码器1.简介2.二进制译码器2.1
真值表
和输出逻辑表达式2.2逻辑电路的实现采用二极管与门阵列实现CMOS门实现2.3拓展3.二-十进制译码器4.用译码器设计组合逻辑电路4.1实现特定的逻辑表达式4.1.1
必修居士
·
2020-08-07 11:37
数字逻辑电路
利用74LS138实现4-16译码器,并在QuartusⅡ上进行仿真
下图分别是74138芯片的管脚定义、
真值表
以及内部逻辑结构二.利用74LS138实现4-16译码器设计要求:·用2片3-8译码器拼接成4-16译码器·仿真验证电路的正确性·注意观察输出信号的毛刺(竞争冒险
·如烟·
·
2020-08-07 11:05
3-8译码器
S1高电平有效,~S2、~S3低电平有效,即当S1=1、(~S2)=(~S3)=0时,译码器正常工作,否则译码器不能正常译码,所有输出端都输出高电平3-8译码器的
真值表
程序代码如下:mo
Ding_ding_fly
·
2020-08-07 10:39
FPGA
Verilog
HDL
基于proteus的51单片机仿真实例七十三、3-8译码器74HC138应用实例
具体操作需要参照74HC138的
真值表
来进行。
老马识途单片机
·
2020-08-07 10:49
51单片机
python循环语句和跳出语句详解
两条循环语句:while语句、for语句While语句:作用:根据一定条件,重复执行一条语句或多条语句语法:while
真值表
达式:语句块1else:(else语句可以省略)语句块2说明:1、先判断
真值表
达式
浅巷墨漓_K
·
2020-08-05 15:34
Python
【C语言】宏定义实现位运算
一、常用位操作符1.1位与&
真值表
&10110000特点有0为0,全1为11.2位或|
真值表
|10111010特点有1为1,全0为01.3位异或^
真值表
^10101010特点相同为0,相异为11.4位取反
Baymaxly
·
2020-08-05 03:14
C语言
51单片机学习笔记(7)——74HC138三八译码器
(由于单片机I/O口资源有限,因此我们可以用它来实现I/O口的扩充)②管脚定义和说明③
真值表
(L:低电平H:高电平X:状态未定)E1、E2、E3是芯片使能控制端口,A0、A1、A2是芯片的数据输入端口,
Horse~
·
2020-08-05 01:39
51单片机学习笔记
2016年哈工大数理逻辑A期末考试参考答案
(10分)
真值表
如下:
真值表
如下:
真值表
如下:pppqqqrrrp→¬rp\to\negrp→¬r¬p↔q\negp\leftrightarro
酒腌咸鱼
·
2020-08-04 21:02
2017年哈工大数理逻辑B期末考试参考答案(1)
(10分)
真值表
如下:
真值表
如下:
真值表
如下:pqr¬p\negp¬p¬p→q\negp\toq¬p→qq→rq\torq→r(¬q→q)→(q→r)(\negq\toq)\to(q
酒腌咸鱼
·
2020-08-04 21:01
LCD段码液晶屏设计图纸分析
完整的一份LCD段码液晶屏的设计图纸应该包含四个部分:尺寸参数图、
真值表
图、走线图、显示效果图。
qq_43188920
·
2020-08-04 17:25
74HC165的使用
看一下74HC165的
真值表
:可见,当PL为低时,165通过D0到D7从外部读取输入,读取到一个8位的寄存器中。然后当PL拉高时,CP给一个上升沿,8位寄存器中的值就通过Q7输出一位。
qlexcel
·
2020-08-04 16:54
器件&传感器
北大之计算机为什么能进行计算(布尔运算)?
2.1、与运算:
真值表
如下:ABF0000101001112.2、或运算:
真值表
如下:ABF0000110111011112
Richard678
·
2020-08-02 22:20
java
Python老手都不一定知道的秘密:while和if语句原来还可以这样用
说到:while语句先执行
真值表
达式,条件满足成立,输出语句块的内容,再次判断
真值表
达式,依次循环,直到条件不满足,输出后边的语句,这就是循环语句的真谛。
Python大师兄
·
2020-08-02 17:19
Python教程
深度学习之学习笔记(四)—— 感知机——神经网络的雏形
简单逻辑电路(与门、与非门、或门)的
真值表
如下:如果用
肖恩林
·
2020-08-02 13:56
人工智能
神经网络激活函数总结
如果熟悉神经网络的前向传播,容易看出,这个网络的输出就是我们的异或
真值表
,而网
xuezhan123
·
2020-08-01 07:32
深度学习
js中~符号的操作,像!~这种的简单运算,项目里边偶尔之间碰到了!~运算符,查了查记录一下
非操作的
真值表
:9(base10)=00000000000000000000000000001001(base2)--------------------------------~9(base10)=11111111111111111111111111110110
喜大普奔⁶⁶⁶
·
2020-07-31 22:24
js
华大单片机HC32L136笔段式段码LCD显示
LCD框图LCD驱动波形LCDBias产生电路内部电阻模式外部电容模式外部电阻模式LCD三种驱动方式对比LCD显示模式LCD显示模式0(MODE=0)LCD显示模式1(MODE=1)LCD驱动讲解LCD屏
真值表
开发板接口电路
芯缘意码
·
2020-07-30 05:52
华大单片机教程
【实验】实验课总结1 绘制简单电路图
想想只搞网上的电路图似乎有点过于简单,开始自己搞事情,首先分析
真值表
,上图的实验要求说明了
ssss1s2s1s3s8
·
2020-07-29 23:15
protues
《计算机系统概论》-第3章-习题答案
换句话说,就是可能的
真值表
数目)?16种,每样8种试在图中空缺的地方画上“有连线”还是“没
wzlayer
·
2020-07-29 16:30
introduction
to
computing
systems
计算机系统概论
两片74ls138组成4/16译码器-20151030
用两片74LS138组合成4/16译码器如图
真值表
对应如下:输入输出D0D1D2D3Y0Y1Y2Y3Y4Y5Y6Y7Y8Y9Y10Y11Y12Y13Y14Y15000001111111111111110010101111111111111101001101111111111111011011101111111111111000111101111111111110101111101111111111
zc_zhao
·
2020-07-29 13:42
MCU
Think
logisim入门
四位全加器仿真图一位全加器
真值表
一.安装logisim双击打开即可,前提是电脑上安装有java(安装java网址:java.com/zh_CN/)二.初始界面1.菜单栏1.FileNew(新建),Open
是草莓味的啊
·
2020-07-29 12:05
三人表决电路——Verilog HDL语言
三人表决电路任务描述相关知识逻辑原理三人表决器
真值表
编程要求源代码任务描述根据所学的组合逻辑及数字电路的知识完成三人表决电路的设计,实现少数服从多数的表决规则,根据逻辑
真值表
和逻辑表达式完成表决功能。
MMagicLoren
·
2020-07-29 10:26
Verilog
HDL
JavaScript 中的强制类型转换
比如下面这张JavaScript
真值表
类型转换发生在静态类型语言的编译阶段,而强制类型转换则发生在动态类型语言运行时。
ArtisanLin
·
2020-07-29 07:50
JavaScript
【蓝桥杯】单片机学习(3)——数码管的显示+定时器+中断
1、定时器基础知识2、定时器的寄存器(TCON&TMOD)3、定时器的应用二、中断1、中断的概念2、51单片机内与中断控制有关的寄存器3、中断的响应条件及应用三、数码管1、数码管的原理介绍2、数码管的
真值表
Ω snow
·
2020-07-25 19:36
单片机学习(蓝桥)
单片机
[数字逻辑] 全加器的多种电路设计方案
其
真值表
如下:AiA_{i}AiBiB_{i}BiCi−1C_{i-1}Ci−1SiS_{i}SiCiC_{i}Ci00000001100101001101100101010111001111110x01
gooding300
·
2020-07-15 23:55
数字逻辑
第二章 由全加器的
真值表
到代数表达
全加器的
真值表
全加器的代数表达和S的推导:由
真值表
可写出S=A‾B‾C+A‾BC‾+AB‾C‾+ABCS=\overlineA\\overlineB\C+\overlineA\B\\overlineC+
gaopinglzu
·
2020-07-15 23:56
#
第二章
Python if语句的语法和应用
if语句作用:让程序根据条件选择性的执行某条语句或某些语句语法:if
真值表
达式1:(四个空格)语句块1elif
真值表
达式2:(四个空格)语句块2elif
真值表
达式3:(四个空格)语句块3...else:
璟*
·
2020-07-15 18:30
隔离模块介绍-隔离信号模块-光耦
隔离模块介绍-隔离信号模块-光耦光耦的内容可能比较多,可能会从以下几个方面进行介绍:光耦电阻的选择光耦电路的
真值表
光耦电路的应用1.介绍1.
碎碎思
·
2020-07-15 18:50
电路小常识
Verilog的三种描述方式(结构化描述、数据流描述、行为级描述)
目录一、结构化描述1、概念2、特点3、示例
真值表
:电路抽象:实现代码:测试文件:仿真结果:实现电路:二、数据流描述1、概念2、特点3、示例实现代码:实现电路:三、行为级描述1、概念2、特点3、示例实现代码
CLL_caicai
·
2020-07-15 17:45
FPGA/Verilog基础
实用一位加法电路-全加器(全加器
真值表
、全加器的逻辑组合电路)、几种基本组合逻辑电路
真值表
补充:逻辑电路基础:与门、或门、非门----计算机组成原理
目录一、全加器的
真值表
二、全加器逻辑组合电路的构建三、补充:逻辑电路基础3.1与门3.2或门3.3非门四、几种基本逻辑组合电路的
真值表
4.1缓冲门4.2与非门4.3或非门4.4异或门4.5同或门一、全加器的
真值表
真值表
的理解记忆
我一个超级无敌可爱的人啊
·
2020-07-15 14:42
计算机基础
计算机视觉
图论
数字逻辑触发器(一)
2.基本RS触发器逻辑功能分析①
真值表
ps:R
平平无奇的取名小天才
·
2020-07-15 08:25
数字逻辑
一些异或运算以及掩码的奇技淫巧
2、从异或的
真值表
可以看出,不管是0还是1,和0做异或值不变,和1做异或得到原值的相反值。可以利用这个特性配合掩码实现某些位的翻转,例如:unsigned
weixin_30627341
·
2020-07-15 03:07
或操作(||)和与操作(&&)的执行顺序以及返回结果
逻辑与(&&)varresult=true&&false;(一)逻辑与的
真值表
(有假即假)第一个操作数第二个操作数结果truetruetruetruefalsefalsefalsetruefalsefalsefalsefalse
野野YE
·
2020-07-15 01:23
离散数学学习笔记【第一篇】
目录第一篇数理逻辑第一章命题逻辑1-1命题及其表示法1-2联结词1-3命题公式与翻译1-4
真值表
与等价公式1-5重言式与蕴含式1-6其他联结词1-7对偶与范式1-8推理理论第二章谓词逻辑2-1谓词的概念与表示
你先画个包络面
·
2020-07-14 21:13
其他笔记
C语言 位操作 (转)
2、
真值表
:1&0=01&1=10&0=00&1=03、从
真值表
可以看出:位与操作的特点是,只有1和1位与结
Ghost丶
·
2020-07-14 01:35
编程技术
数字电路之布尔代数与逻辑化简
文章目录思维导图布尔运算布尔代数定律布尔代数常用基本法则狄摩根定理布尔表达式的标准形式布尔表达式和
真值表
卡诺图布尔运算是逻辑门的基础,逻辑门和布尔代数的定律构成了数字电路的基础。
yuzhong_沐阳
·
2020-07-13 23:40
数字电路设计
数字电路之组合逻辑电路
但无论逻辑门或者表达式如何改变,
真值表
永远不变。用逻辑门进行组合的电路就叫做组合逻辑电路。
yuzhong_沐阳
·
2020-07-13 23:40
数字电路设计
组合逻辑电路
狄摩根定理
加法器
多路复用器
奇偶校验器
数电4_2——常用的组合逻辑电路(1)编码器
常用的组合逻辑电路编码器编码器1普通编码器1.1电路特点1.2写出
真值表
1.3写出逻辑表达式1.4逻辑电路2优先编码器2.1电路特点2.2
真值表
2.3逻辑表达式2.4逻辑电路图3总结与例子总结例子编码器编码
必修居士
·
2020-07-13 20:05
数字逻辑电路
计算机为什么采用补码来进行运算
例如,十进制整数23,二进制
真值表
示为10111,其原码表示为00010111。十进制整数-23,二进制
真值表
示为-10111,原码表示为10010111。
weixin_33716154
·
2020-07-13 17:21
上一页
5
6
7
8
9
10
11
12
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他